0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

深入了解实现最高效数据转换的Achronix JESD204C解决方案

Achronix 来源:Achronix 2023-12-26 18:14 次阅读

长期以来,Achronix为不同行业的数据密集型和高带宽应用提供了创新性的FPGA产品和技术,并帮助客户不断打破性能极限。其中一些应用需要与先进的模拟/数字转换器ADC)和数字/模拟转换器(DAC)进行对接——可由JESD204C完美地完成这项任务。

JESD204B/C是由JEDEC定义和开发的高速数据转换器串行接口标准。该标准减少了高速数据转换器和其他高性能器件(如Achronix Speedster7t FPGA)之间的数据输入和输出数量。这种数字和模拟信号链的组合使设计人员能够获得简化的小尺寸电路板布局,同时不会对终端系统的性能产生不利影响,从而使设计人员受益。通过高速通用I/O(GPIO)或SerDes通道来实现数据转换器件之间的接口/互连。

Achronix在其Speedster7t FPGA器件上已经实现了JESD204C接口,使客户能够使用他们所选择的ADC或DAC。由于是在同构FPGA架构上实现了软的JESD204C接口,客户可以使用他们喜欢的ADC/DAC器件并使其设计实现定制化。本文讨论了基于Achronix Speedster7t FPGA器件的JESD204C解决方案。

Achronix JESD204C解决方案支持该标准提及的所有功能,并对以前的版本进行改善。旨在实现由标准机构提出的所有的四个目标:

高通道速率以支持所需的更高总带宽——Achronix的解决方案目前支持每SerDes通道高达24.75 Gbps的数据速率。SerDes可以支持32 Gbps的JESD204C上限通道速率。用于测试设计的数据转换器使用的是Analog Devices(ADI)的AD9082,它支持的最大数据速率为24.75 Gbps。

提升有效载荷传输效率——Achronix的用户可以使用FPGA逻辑来对其设计进行定制和优化。

链路稳健性——Achronix的解决方案展示了在单通道和多通道模式链路的高度稳健性,同时保持确定性的延迟。例如,对于那些没有量化效应的模式,采样率可以达到AD9082支持的最高极限。

向后兼容先前的JESD204B版本——Achronix将会提供JESD204B解决方案。

实验室测试方案

Achronix已成功实现并演示了Speedster7t JESD204C的解决方案,该解决方案可连ADI的AD9082,AD9082带有四通道16位DAC和双通道12位ADC转换件。实验环回设置(如图1所示)包括以下组件:

Bittware的VectorPath S7t-VG6加速卡。板上使用的是Achronix Speedster7t FPGA器件。

连接VectorPath和ADI的EVAL-AD9082连接器。Achronix开发了一块4-lane的QSFP到FMC的连接器,如果有需要的话,还可以调整为8通道或16通道。

配备FMC连接器的ADI EVAL-AD9082 ADC/DAC板卡。

所需的测试设备和其它配件。

e4232318-a3d3-11ee-8b88-92fbcf53809c.png

图1:连接VectorPath和ADI的EVAL-AD9082连接器板卡

实验设置给发送(Tx)的和接收(Rx)的方向上提供完整的信号链。各组件的功能如下:

在VectorPath加速卡上的Speedster7t AC7t1500 FPGA器件中实现JESD204C发送/接收IP功能。通过连接的PC上的Linux控制台运行特定的测试脚本。

Speedster7t SerDes通道通过定制的FMC-QSFP连接器板卡连接到ADC/DAC。QSFP28模块支持四个SerDes通道,每个通道的运行速度为24.75 Gbps。

通过所连PC调用API,完成对ADI的AD9082-FMCA-EBZ评估板上数千个寄存器进行编程配置。另外,也可以使用FPGA上的软CPU核或SoC中的硬CPU核对寄存器进行编程配置。

外部时钟源使VectorPath加速卡和AD9082-FMCA-EBZ评估板同步。也可以通过使用AD9082-FMCA-EBZ上的振荡器来生成内部时钟,并通过FMC-QSFP连接器馈送到VectorPath加速卡。

由一个任意波形发生器(AWG)产生波形被通过外部直传送给ADC0和ADC1。

环回发生在Speedster7t FPGA内部,处于JESD204C接收和发送模块之间,而DAC输出显示在示波器上。

DAC0和DAC1输出的预期波形显示在连接的示波器上。

e44c4ba8-a3d3-11ee-8b88-92fbcf53809c.png

图2:四通道环回示例

上图显示了一个四通道环回配置。信号路径为AWG(I/Q信号)→AD9082-FMCA-EBZ(ADC)→FMC QSFP56→Speedster7t JESD204C Rx→环回→Speedster7t JESD204C Tx→FMC QSFP56→AD9082-FMCA-EBZ (DAC)→示波器。

AD9082-FMCA-EBZ的ADC0和ADC1的输入I/Q波形具有相同的频率,但相位相差90度。频率取决于AD9082-FMCA-EBZ支持的模式,该设置可以在最小且可接受的抖动下,实现该特定模式所声明的最高频率。

基于Speedster7t FPGA器件,实现的先进的Achronix JESD204C解决方案,可以实现JESD204C数据转换器所支持的最高速率。该解决方案为连接的ADC/DAC设备提供了一个与供应商无关的接口,从而支持客户可以选择他们喜欢的ADC/DAC供应商。






审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 连接器
    +关注

    关注

    96

    文章

    12632

    浏览量

    133137
  • soc
    soc
    +关注

    关注

    38

    文章

    3745

    浏览量

    215685
  • FMC
    FMC
    +关注

    关注

    0

    文章

    74

    浏览量

    19548
  • QSFP
    +关注

    关注

    2

    文章

    63

    浏览量

    19530
  • 数据转换器
    +关注

    关注

    1

    文章

    336

    浏览量

    27790

原文标题:实现最高效的数据转换:深入了解Achronix JESD204C解决方案

文章出处:【微信号:Achronix,微信公众号:Achronix】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    JESD204B的系统级优势

    这种应用,您应该考虑 LVDS 接口,因此它没有在 JESD204B 上进行数据串行化的延迟。如欲了解有关 JESD204B 的更得意详情,敬请参考其它资源:
    发表于 09-18 11:29

    JESD204接口简介

    /about-jedec/jedec-history)。 JESD204接口可提供这种高效率,较之其前代产品在速度、尺寸和成本上更有优势。采用JESD204的设计拥有更快的接口带来的好处,能与
    发表于 05-29 05:00

    JESD204标准解析

    和速度的提高,对更高效率接口的需求也随之增长。JESD204接口可提供这种高效率,较之CMOS和LVDS接口产品在速度、尺寸和成本上更有优势。采用JESD204的设计具有更高的接口速率
    发表于 06-17 05:00

    JESD204B串行接口时钟的优势

    器的时钟规范,以及利用TI 公司的芯片实现其时序要求。1. JESD204B 介绍1.1 JESD204B 规范及其优势 JESD204 是基于SerDes 的串行接口标准,主要用于数
    发表于 06-19 05:00

    JESD204C标准值得注意的新特性

    JESD204C入门系列的 第1部分 中,通过描述它解决的一些问题,对JESD204标准的新版本进行了说明。通过描述新的术语和特性来总结B和C版本标准之间的差异,然后逐层概述这些差异。因为第1部分已经奠定了理解基础,现在我们来
    发表于 12-28 06:15

    JESD204C的标准和新变化

    器的应用的更高带宽需求。该标准的最新版本JESD204C于2017年底发布,以继续支持当前和下一代多千兆数据处理系统性能要求的上升趋势。JESD204C 小组委员会为该标准的新修订版制定了四个高水平目标:提高通道
    发表于 01-01 07:44

    如何去实现JESD204B时钟?

    JESD204B数模转换器的时钟规范是什么?JESD204B数模转换器有哪些优势?如何去实现JESD20
    发表于 05-18 06:06

    JESD204B协议介绍

    的优势。有了 JESD204B,您无需再:使用数据接口时钟(嵌入在比特流中)担心信道偏移(信道对齐可修复该问题)使用大量 I/O(高速串行解串器实现高吞吐量)担心用于同步多种 IC 的复杂方法(子类…
    发表于 11-21 07:02

    JESD204C入门第2部分:新特性及其内容

    JESD204C入门系列的第1部分中,通过描述它解决的一些问题,对JESD204标准的新版本进行了说明。通过描述新的术语和特性来总结B和C版本标准之间的差异,然后逐层概述这些差异。因为第1部分已经奠定了理解基础,现在我们来进一步研究一下
    的头像 发表于 09-12 16:23 5985次阅读
    <b class='flag-5'>JESD204C</b>入门第2部分:新特性及其内容

    Intel AN-916 (AD9081/AD9082 JESD204C Interoperability with Stratix 10)

    Intel AN-916 (AD9081/AD9082 JESD204C Interoperability with Stratix 10)
    发表于 01-30 09:46 6次下载
    Intel AN-916 (AD9081/AD9082 <b class='flag-5'>JESD204C</b> Interoperability with Stratix 10)

    LTC6952:超低抖动、4.5 GHz PLL,带11个输出和JESD204B/JESD204C支持数据

    LTC6952:超低抖动、4.5 GHz PLL,带11个输出和JESD204B/JESD204C支持数据
    发表于 04-22 15:52 9次下载
    LTC6952:超低抖动、4.5 GHz PLL,带11个输出和<b class='flag-5'>JESD204</b>B/<b class='flag-5'>JESD204C</b>支持<b class='flag-5'>数据</b>表

    LTC6953:超低抖动、4.5 GHz时钟分配器,带11个输出和JESD204B/JESD204C支持数据

    LTC6953:超低抖动、4.5 GHz时钟分配器,带11个输出和JESD204B/JESD204C支持数据
    发表于 05-19 15:23 14次下载
    LTC6953:超低抖动、4.5 GHz时钟分配器,带11个输出和<b class='flag-5'>JESD204</b>B/<b class='flag-5'>JESD204C</b>支持<b class='flag-5'>数据</b>表

    JESD204C标准的新特性和问题解决方案

      为了满足未来几年对数据密集型应用的更快数据处理需求,JESD204C 将多千兆接口定义为数据转换器和逻辑器件之间所需的通信通道。
    的头像 发表于 06-30 11:02 1659次阅读
    <b class='flag-5'>JESD204C</b>标准的新特性和问题<b class='flag-5'>解决方案</b>

    JESD204C标准的介绍和新功能

      为了实现以更高通道速率提供更强大链路的目标,JESD204C 中包含了 FEC 选项。该算法基于防火规范,可能对仪表应用特别有用。这是一项可选功能,仅在使用 64 位编码方案之一时可用。
    的头像 发表于 06-30 11:09 6032次阅读
    <b class='flag-5'>JESD204C</b>标准的介绍和新功能

    AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet

    电子发烧友网为你提供ADI(ADI)AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet相关产品参数、数据手册,更有AD9207
    发表于 10-16 19:02
    AD9207: 12-Bit, 6 GSPS, <b class='flag-5'>JESD204</b>B/<b class='flag-5'>JESD204C</b> Dual ADC Data Sheet AD9207: 12-Bit, 6 GSPS, <b class='flag-5'>JESD204</b>B/<b class='flag-5'>JESD204C</b> Dual ADC Data Sheet