0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技重磅发布全新RISC-V处理器系列扩大ARC IP组合

新思科技 来源:新思科技 2023-11-10 12:50 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

新思科技全新32位和64位ARC-V处理器IP建立在其数十年的处理器开发经验之上,为设计者提供更广泛的RISC-V IP选择空间

经验证且成熟的新思科技MetaWare软件开发工具链能够帮助软件工程师基于新思科技ARC-V处理器IP高效开发高度优化的软件代码

Synopsys.ai全栈式AI驱动型EDA解决方案和Fusion快速入门设计实现套件(QIK)提高了基于新思科技ARC-V处理器IP设计的生产率和结果质量(QoR)

包括硬件辅助验证和虚拟原型在内的新思科技验证解决方案可加快验证、确认和软件开发周期

新思科技(Synopsys)近日宣布扩展其ARC处理器IP产品组合,重磅推出全新RISC-V ARC-V处理器IP,为客户提供一系列灵活、可扩展的处理器选择,助力他们的目标应用实现行业领先的功耗性能效率。新思科技基于自身数十年处理器IP和软件开发工具链经验,成功开发了这款全新ARC-V处理器IP。该IP建立在新思科技现有ARC处理器成熟的微架构基础之上,并将受益于持续扩展的RISC-V软件生态系统优势。

新思科技ARC-V处理器IP提供了高性能、中端和超低功耗选项以及相应功能安全版本,可满足各类应用广泛的工作负载需求。为了加速软件开发,新思科技ARC-V处理器IP还配套了强大且经验证的MetaWare开发工具包,可生成高效代码。此外,Synopsys.ai全栈式AI驱动型EDA解决方案与ARC-V处理器IP可进行协同优化,提供了开箱即用的开发和验证环境,有助于提高基于ARC-V片上系统(SoC)的生产率和结果质量(QoR)。

“汽车系统中芯片数量的不断增加要求半导体生态系统具有更好的灵活性,为此业界正在推动采用RISC-V等开放式标准。新思科技开发了经安全认证的RISC-V处理器IP,我们期待继续与新思科技开展合作,共同打造面向未来的产品。”

“开放标准RISC-V ISA被全球广泛采用,正持续定义半导体设计的未来。正是通过新思科技等全球领先技术创新型企业的承诺和行动,RISC-V将推动加速计算的未来发展。新思科技ARC-V处理器IP及其协同优化的EDA和验证解决方案,有助于提高RISC-V生态系统的灵活性和选择性,并让各行各业的芯片设计广泛受益。”

数十年引领处理器IP开发,持续满足细分市场需求

新思科技已提供多代高能效、高度可扩展的ARC处理器,应用于数十亿个汽车、存储、消费和物联网SoC。新思科技基于在商业处理器IP开发、交付和支持方面的领先经验,不断扩展产品组合以支持RISC-V ISA。通过ARC-V IP,新思科技提供了高度可配置、可扩展的处理器,帮助开发者设计具有差异化优势的SoC,并优化实现行业领先的功耗、性能和面积(PPA)的平衡。

“越来越多的开发者需要更大的设计灵活性和更多的选择,RISC-V处理器因此越来越受欢迎。新思科技顺应了这一市场趋势,全新升级ARC处理器IP组合,为我们的客户提供更广泛的选择,并基于经验证、可扩展的RISC-V ISA,帮助他们应对不同的工作负载需求。”

新思科技ARC-V功能安全(FS,Functional Safety)处理器IP集成了硬件安全功能,可检测系统失效,支持ASIL B和ASIL D安全级别,并加速ISO 26262功能安全认证和ISO 21434汽车网络安全认证。ARC-V FS处理器IP基于新思科技ISO 9001质量管理体系(QMS)开发,可助力开发者满足具有挑战性的ASIL D系统开发标准。此外,MetaWare安全开发工具包还能帮助软件开发者加速开发符合ISO 26262标准的代码。

新思科技ARC-V SoC设计和全面验证解决方案组合

新思科技提供广泛的全球领先的工具和技术,以加速采用RISC-V ARC-V处理器IP的SoC设计和验证,其中包括:

Synopsys.ai全栈式AI驱动型EDA解决方案,从系统架构到设计和制造都通过AI的力量优化功耗、性能和面积(PPA)并缩短上市时间。

新思科技Fusion快速入门实现套件,提供脚本、参考指南和基线布局规划,帮助客户最大限度提高基于ARC-V设计的PPA。

新思科技验证解决方案,包括用于系统级分析和功耗、性能优化的架构设计,基于新思科技ARC-V模型的虚拟原型、硬件辅助验证以及用于加速验证和软件开发的验证IP。

新思科技云SaaS平台,可提供基于浏览器访问无限EDA使用授权且预优化过的计算资源权限,帮助开发者提前交付更高质量的芯片。

同时,新思科技还宣布加入RISC-V International董事会和技术指导委员会,支持业界采用RISC-V指令集架构(ISA),并参与未来计算架构标准的制定。







审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    20333

    浏览量

    255046
  • 半导体
    +关注

    关注

    339

    文章

    31248

    浏览量

    266604
  • 新思科技
    +关注

    关注

    5

    文章

    979

    浏览量

    52990
  • ARC
    ARC
    +关注

    关注

    0

    文章

    53

    浏览量

    17254
  • RISC-V
    +关注

    关注

    49

    文章

    2952

    浏览量

    53559

原文标题:新思科技重磅发布全新RISC-V处理器系列,进一步扩大ARC处理器IP组合

文章出处:【微信号:Synopsys_CN,微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    思科技ImperasDV解决方案让RISC-V处理器验证效率翻倍

    由于 RISC-V 是一个开放性的 ISA,它允许任何开发者自由设计和扩展定制处理器。基于 RISC-V处理器必须保持与不断增长的支持工具和软件生态系统的兼容性。
    的头像 发表于 03-25 13:56 347次阅读

    思科技邀您共赴2026玄铁RISC-V生态大会

    2026 年玄铁 RISC-V 生态大会,展示新思科RISC-V 整体解决方案如何深度赋能玄铁全系列产品的研发与演进。
    的头像 发表于 03-19 17:41 1772次阅读

    RISC-V高级指令融合如何实现性能密度跃升

    Synopsys ARC-V 处理器中的高级指令融合引入了一种新型机制,用于融合常见的 RISC-V 指令对,旨在提高处理器流水线效率,特别是针对资源受限的嵌入式
    的头像 发表于 12-29 11:22 507次阅读
    <b class='flag-5'>RISC-V</b>高级指令融合如何实现性能密度跃升

    思科ARC-V处理器驱动RISC-V市场无限机遇

    RISC-V 发展得极快。据咨询公司 The SHD Group 在 2025 北美 RISC-V 峰会上发布的报告中给出的市场增长预测,到 2031 年,RISC-V 芯片出货量将
    的头像 发表于 12-24 17:17 1480次阅读
    新<b class='flag-5'>思科</b>技<b class='flag-5'>ARC-V</b><b class='flag-5'>处理器</b>驱动<b class='flag-5'>RISC-V</b>市场无限机遇

    重磅合作!Quintauris 联手 SiFive,加速 RISC-V 在嵌入式与 AI 领域落地

    据科技区角报道半导体解决方案提供商 Quintauris 最近宣布和 RISC-V 处理器 IP 领域的头部厂商 SiFive 达成战略合作,目标直接瞄准加速 RISC-V 在嵌入式、
    发表于 12-18 12:01

    Andes晶心科技推出全新32位RISC-V处理器D23-SE

    Andes晶心科技为高效能、低功耗32/64位元RISC-V处理器的领先供应商,今日宣布推出全新D23-SE核心。这款处理器体积小巧且具备功能安全设计,专为功能车用安全应用打造。 D2
    的头像 发表于 12-17 10:51 2067次阅读

    思科技全栈工具链助力RISC-V设计高效进阶

    RISC-V 架构席卷全球的当下,新思科技(Synopsys)通过在整个硅生命周期开发工具、验证平台与定制 IP 方面的深厚积累,成为 RISC-V 生态中最为关键的“隐形推手”,在
    的头像 发表于 12-17 10:29 887次阅读
    新<b class='flag-5'>思科</b>技全栈工具链助力<b class='flag-5'>RISC-V</b>设计高效进阶

    突破!深圳诺奖实验室发布量产级RISC-V处理器IP

    11月14日到16日,在第27届中国国际高新技术成果交易会(简称“高交会”)上,来自图灵奖得主大卫·帕特森教授团队建立的RISC-V国际开源实验室(RIOS)正式发布其高性能开源RISC-V
    的头像 发表于 11-19 07:03 9273次阅读
    突破!深圳诺奖实验室<b class='flag-5'>发布</b>量产级<b class='flag-5'>RISC-V</b><b class='flag-5'>处理器</b><b class='flag-5'>IP</b>

    直播预约 |开源芯片系列讲座第30期:“一生一芯”计划——从零开始设计自己的RISC-V处理器芯片

    鹭岛论坛开源芯片系列讲座第30期「“一生一芯”计划从零开始设计自己的RISC-V处理器芯片」11月17日(周三)20:00精彩开播期待与您云相聚,共襄学术盛宴!|直播信息报告题目“一生一芯”计划
    的头像 发表于 11-10 12:03 1145次阅读
    直播预约 |开源芯片<b class='flag-5'>系列</b>讲座第30期:“一生一芯”计划——从零开始设计自己的<b class='flag-5'>RISC-V</b><b class='flag-5'>处理器</b>芯片

    Andes晶心科技推出AndesCore 46系列处理器家族

    Andes晶心科技,作为高效能、低功耗32/64位RISC-V处理器核的领导供货商及RISC-V国际组织的创始首席会员,今日宣布推出具有4个成员的AndesCore 46系列
    的头像 发表于 08-13 14:02 2998次阅读

    明晚开播 |开源芯片系列讲座第28期:高性能RISC-V处理器芯片

    鹭岛论坛开源芯片系列讲座第28期「高性能RISC-V处理器芯片」明晚(30日)20:00精彩开播期待与您云相聚,共襄学术盛宴!|直播信息报告题目高性能RISC-V
    的头像 发表于 07-29 17:02 1522次阅读
    明晚开播 |开源芯片<b class='flag-5'>系列</b>讲座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>处理器</b>芯片

    2025新思科RISC-V科技日活动圆满结束

    思科技深度参与2025 RISC-V中国峰会并于2025年7月16日举办同期活动“新思科RISC-V科技日”技术论坛,聚焦“从芯片到系统重构RI
    的头像 发表于 07-25 17:31 1604次阅读

    直播预约 |开源芯片系列讲座第28期:高性能RISC-V处理器芯片

    鹭岛论坛开源芯片系列讲座第28期「高性能RISC-V处理器芯片」7月30日(周三)20:00精彩开播期待与您云相聚,共襄学术盛宴!|直播信息报告题目高性能RISC-V
    的头像 发表于 07-14 17:34 1449次阅读
    直播预约 |开源芯片<b class='flag-5'>系列</b>讲座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>处理器</b>芯片

    RT-Thread BSP全面支持玄铁全系列RISC-V 处理器 | 技术集结

    RT-ThreadBSP全面支持玄铁全系列RISC-V处理器。玄铁系列RISC-V处理器由阿里达
    的头像 发表于 07-03 18:03 3485次阅读
    RT-Thread BSP全面支持玄铁全<b class='flag-5'>系列</b><b class='flag-5'>RISC-V</b> <b class='flag-5'>处理器</b> | 技术集结

    HPM5E31IGN单核 32 位 RISC-V 处理器

    HPM5E31IGN单核 32 位 RISC-V 处理器在当今嵌入式系统领域,RISC-V架构正以开源、灵活和高性价比的优势快速崛起。HPM5E31IGN作为先楫半导体的一款单核32位RISC
    发表于 05-29 09:23