0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Sigma-Delta小数分频PLL中的分频器该怎么做?

冬至子 来源:一片冰芯 作者:一片冰芯 2023-10-31 12:54 次阅读

**1 **分频器结构及原理

文献给出的分频器结构如图1所示。该分频器最高输入频率(f in )为16.3GHz,也就是一个周期只有(T in ,T in = 1/ f in )61.3ps。为了避免后级PFD无法分辨如此小的脉宽,线路中增加了脉宽拓展电路,通过3-bit Ripple Down-Counter将最小脉宽拓展了8倍。

8 bit分频比控制字(N)通过控制8-bit Ripple Down-Counter使分频器从16-257连续整数分频。总的分频比为N+2。

图片

Fig1. PLL Divider

图1中的DFF应包含一个外部复位信号,用于保证DFF初始输出(图1中的Load)为高电平。

初始Load为高电平时,8-bit Ripple Down-Counter将8bit分频比控制字(图1中Divide Control, N)上的每bit配置(1或0)Load到8-bit Ripple Down-Counter DFF的输出端,第一个CKin上升沿(或下降沿)到来时Load变为0,直到8个DFF输出全部清零,Load信号再次置高,如此反复,实现N分频。

每个DFF输出(dq)与输入(di)相连实现二分频,最终实现N+2分频,如要实现257分频时,配置N=8'b11111111即可。

**2 **电路实现

图1中的Ripple Down-Counter可参考脉冲吞咽计数器中的脉冲计数器或吞咽计数器 ^[3-5]^ ,如图2所示。只需要8个DFF级联并加上一些逻辑门就可实现,有这方面需求的人,最好亲自试一下,这里不再给出具体做法,要提醒的是计数器里的DFF最好用差分结构。

图片

Fig2. 基于脉冲呑咽计数器结构的可编程分频器

图1中的SR Latch可由图3实现。

图片

Fig3. SR Latch的电路、符号图及真值表

**3 **仿真结果

图4给出了输入频率为10GHz,分频比控制字N=00110000时的仿真结果。从上到下依次为输入时钟、拓展脉宽之前的输出信号及8倍脉宽拓展后的输出信号。图中ckp频率为10GHz,loadn为200MHz,脉宽为100ps,ckout为200MHz,脉宽为800ps。

图片

Fig4. 分频器仿真结果

**4 **思考与讨论

图1中的脉宽展宽电路,为什么用时序电路实现,用组合逻辑也可以实现,两者有什么区别?用组合逻辑如何实现?工业上实用吗?

利用这个分频器如何实现小数分频呢?小数分频为何要引入Sigma-Delta?噪声整形的原理是什么?

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 逻辑门
    +关注

    关注

    1

    文章

    123

    浏览量

    23837
  • 仿真器
    +关注

    关注

    14

    文章

    988

    浏览量

    82998
  • 分频器
    +关注

    关注

    43

    文章

    433

    浏览量

    49319
  • 计数器
    +关注

    关注

    32

    文章

    2126

    浏览量

    93008
  • PLL电路
    +关注

    关注

    0

    文章

    91

    浏览量

    6282
收藏 人收藏

    评论

    相关推荐

    基于FPGA的任意数值分频器的设计

    【摘要】:介绍了基于FPGA的任意分频系数的分频器的设计,分频器能实现分频系数和占空比均可以调节的3类
    发表于 04-26 16:09

    基于FPGA的小数分频器如何去实现?

    双模前置小数分频原理是什么?如何对小数分频器进行仿真测试?
    发表于 04-29 07:29

    怎么把小数分频控制字与整数分频控制字结合起来去控制可编程分频器

    要设计小数分频PLL,基本架构已经确定:使用基于MASH111的DSM,双模预分频器+PScounter实现。现在遇到的问题是,不知道怎么把小数分频控制字经过DSM后的输出与整
    发表于 06-24 07:20

    任意分频系数小数分频器相关文档及源代码

    任意分频系数小数分频器相关文档及源代码
    发表于 08-03 09:49 75次下载
    任意<b class='flag-5'>分频</b>系数<b class='flag-5'>小数分频器</b>相关文档及源代码

    小数分频锁相环的工作原理

    议程PLL介绍及小数分频锁相环的优点小数分频锁相环的错误使用小数分频锁相环详解参考杂散及如何减少杂散总结
    发表于 05-28 14:58 0次下载

    FPGA实现小数分频器

    介绍了一种基于FPGA的双模前置小数分频器分频原理及电路设计,并用VHDL编程实现分频器的仿真.
    发表于 11-29 16:43 48次下载
    FPGA实现<b class='flag-5'>小数分频器</b>

    △∑小数频率合成器中的小数分频器设计

    △∑小数频率合成器中的小数分频器设计设计方案、技术指标、调试等。
    发表于 05-24 10:03 9次下载

    分频器的作用是什么 半整数分频器原理图分析

    分频器主要分为偶数分频、奇数分频、半整数分频小数分频,如果在设计过程中采用参数化设计,就可以随时改变参量以得到不同的
    发表于 02-01 01:28 1.6w次阅读
    <b class='flag-5'>分频器</b>的作用是什么 半整<b class='flag-5'>数分频器</b>原理图分析

    如何使用FPGA进行任意小数分频器的设计

    论文分析了双模前置小数分频器分频原理和电路实现。结合脉冲删除技术,提出了一种适于硬件电路实现的任意小数分频的设计方案 ,用 VerilogHDL语 言编程 ,在 QuartusII下对 此方案进 行 了仿 真 ,并用 Cycl
    发表于 08-02 08:00 5次下载
    如何使用FPGA进行任意<b class='flag-5'>小数分频器</b>的设计

    数分频器的设计

    所谓“分频”,就是把输入信号的频率变成成倍数地低于输入频率的输出信号。数字电路中的分频器主要是分为两种:整数分频小数分频。其中整数分频又分
    的头像 发表于 03-23 15:06 1024次阅读
    偶<b class='flag-5'>数分频器</b>的设计

    数分频器的设计

    上一篇文章介绍了偶分频,今天来介绍一下奇数分频器的设计。
    的头像 发表于 03-23 15:06 737次阅读
    奇<b class='flag-5'>数分频器</b>的设计

    小数分频器的设计

    前面分别介绍了偶数和奇数分频(即整数分频),接下来本文介绍小数分频
    的头像 发表于 03-23 15:08 724次阅读
    <b class='flag-5'>小数分频器</b>的设计

    分频器小数分频设计

    对于要求相位以及占空比严格的小数分频,建议采用模拟电路实现。而使用数字电路实现只能保证尽量均匀,在长时间内进行分频
    的头像 发表于 06-05 17:20 1081次阅读
    <b class='flag-5'>分频器</b>之<b class='flag-5'>小数分频</b>设计

    FPGA学习-分频器设计

    是用于满足设计的需求。 分频:产生比板载时钟小的时钟。 倍频:产生比板载时钟大的时钟。 二:分频器的种类 对于分频电路来说,可以分为整数分频小数分
    的头像 发表于 11-03 15:55 576次阅读
    FPGA学习-<b class='flag-5'>分频器</b>设计

    锁相环整数分频小数分频的区别是什么?

    锁相环整数分频小数分频的区别是什么? 锁相环(PLL)是一种常用的电子电路,用于将输入的时钟信号与参考信号进行同步,并生成输出信号的一种技术。在PLL中,
    的头像 发表于 01-31 15:24 609次阅读