0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

AM62x基于GPMC的ARM+FPGA通信方案

FPGA开源工作室 来源:Tronlong创龙科技 2023-09-25 12:18 次阅读

GPMC并口简介

GPMC(General Purpose Memory Controller)是TI处理器特有的通用存储器控制器接口,支持8/16bit数据位宽,支持128MB访问空间,最高时钟速率133MHz。 GPMC是AM62x、AM64x、AM437x、AM335x、AM57x等处理器专用于与外部存储器设备的接口,如:

(1)FPGA器件

(2)ADC器件

(3)SRAM内存

(4)NOR/NAND闪存

62f137ac-5b54-11ee-939d-92fbcf53809c.png

图 1 GPMC功能框图

GPMC并口3大特点

(1)小数据-低时延

工业自动化控制领域中,如工业PLC、驱控一体控制器、运动控制器、CNC数控主板、继电保护设备、小电流接地选线等,极其注重精确性与快速性,GPMC并口“小数据-低时延”的特点显得格外耀眼,能够很好地提高数据传输效率,降低传输成本。

(2)大数据-高带宽

大数据时代对能源电力领域的数据量传输、数据处理等方面提出了更高的要求。GPMC提供了最大的灵活性,以支持四个可配置片选中不同的时序参数和位宽配置。可根据外部设备的特点,使用最佳的片选设置。可通过配置GPMC接口的时序参数和不同工作模式,最大速率可超过100MB/s。因此,GPMC“大数据-高带宽”的特点在能源电力领域扮演着重要角色。

(3)低成本-低功耗

“低成本、低功耗、高性能”是如今智能设备发展趋势,GPMC并口相对于PCIe串行接口,成本更低、功耗更低。两者都为常用的通信接口,均可满足高速通信要求,但在与FPGA通信的时候,用户往往更喜欢选用GPMC并口,因为:

1、使用低成本FPGA即可实现高速通信,而具备PCIe接口的FPGA成本则成倍增长。

2、具备PCIe接口的FPGA功耗往往较大,而低成本FPGA功耗较小。一般而言,低功耗器件的使用寿命也将更长。

AM62x基于GPMC的ARM+FPGA通信方案

(立即点击,1分钟了解AM62x最新工业处理器平台)

基于CPU直接访问方式

以AM62x为例,通过GPMC接口与FPGA连接,采用CPU直接访问方式读取FPGA端的数据,写速度可达15.501MB/s,读速度可达5.744MB/s。

此方式适合“小数据-低时延”场合。

6325b7a2-5b54-11ee-939d-92fbcf53809c.png

图 2 CPU直接访问方式测试结果

程序流程说明:

(1)ARM端通过GPMC总线将数据写入FPGA BRAM;

(2)ARM端通过GPMC总线从FPGA BRAM读取数据;

(3)判断写入与读取数据的正确性,并计算读写速率。

基于UDMA访问方式

以AM62x为例,通过GPMC接口与FPGA连接,采用UDMA的方式读取FPGA端的数据,写速度可达73.90MB/s,读速度可达77.47MB/s,实际上通过配置GPMC接口的时序参数和不同工作模式,最大速率可超过100MB/s。

此方式适合“大数据-高带宽”场合。

6336c614-5b54-11ee-939d-92fbcf53809c.png

图 3 UDMA访问方式测试结果

备注:由于测试受线材限制影响,因此测得误码率会过高。

程序流程说明

ARM端:

(1) 采用UDMA方式;

(2)将数据写入至dma_memcpy驱动申请的连续内存空间(位于DDR);

(3)配置UDMA,如源地址、目标地址、传输的数据大小等;

(4)写操作:通过ioctl函数启动UDMA,通过GPMC总线将数据搬运至FPGA BRAM;

(5)程序接收驱动上报input事件后,将通过ioctl函数获取UDMA搬运数据耗时,并计算UDMA传输速率(即写速率);

(6)读操作:通过ioctl函数启动UDMA,通过GPMC总线将FPGA BRAM中的数据搬运至dma_memcpy驱动申请的连续内存空间;

(7)程序接收驱动上报input事件后,将数据从内核空间读取至用户空间,然后校验数据,同时通过ioctl函数获取UDMA搬运数据耗时,并计算UDMA传输速率(即读速率)。

FPGA端:

(1)根据ARM端GPMC时序解析数据,对FPGA内部BRAM资源进行访问。BRAM的地址位宽为10bit,数据位宽为16bit,内存空间大小为2KByte(1024 x 16bit)。

63529880-5b54-11ee-939d-92fbcf53809c.png

图 4 程序流程图

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    18275

    浏览量

    222157
  • FPGA
    +关注

    关注

    1602

    文章

    21320

    浏览量

    593194
  • ARM
    ARM
    +关注

    关注

    134

    文章

    8651

    浏览量

    361780
  • 接口
    +关注

    关注

    33

    文章

    7639

    浏览量

    148485
  • adc
    adc
    +关注

    关注

    95

    文章

    5651

    浏览量

    539459

原文标题:分享ARM+FPGA低成本通信方案!轻松实现GPMC并口“小数据-低时延,大数据-高带宽”

文章出处:【微信号:leezym0317,微信公众号:FPGA开源工作室】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    工程师深谈ARM+FPGA的设计架构

    最近学习了ARM+FPGA的设计架构,ARMFPGA结构的通信大致可以分为两种。
    发表于 05-25 10:35 2.2w次阅读

    AM62x GPMC并口如何实现“小数据-低时延,大数据-高带宽”—ARM+FPGA低成本通信方案

    133MHz。GPMCAM62xAM64x、AM437x、AM335x、AM57x等处理器专
    的头像 发表于 08-17 09:25 668次阅读
    <b class='flag-5'>AM62x</b> <b class='flag-5'>GPMC</b>并口如何实现“小数据-低时延,大数据-高带宽”—<b class='flag-5'>ARM+FPGA</b>低成本<b class='flag-5'>通信</b><b class='flag-5'>方案</b>

    基于TI AM62x的SPI接口配置

    了空间上的优化和便捷。正因为它简单易用的特点,现在越来越多的芯片选择集成SPI通信协议。 作为TI Sitara™产品线新一代MPU产品,TI AM62x处理器特别配备了多达4路的SPI接口以及1路
    发表于 03-22 15:52

    找兼职 beaglebone black(am335x) 通过GPMC管脚实现与FPGA通信

    采用beaglebone black(am335x) 的GPMC管脚实现与FPGA通信。同步读写,A/D复用,16bit数据地址。FPGA
    发表于 05-05 17:35

    AM437x开发板FPGAARM基于GPMC通信测试

    ``最近都在研究AM437xFPGAARM基于GPMC通信测试,入手的是创龙TL437xF-EVM,图片如下:以下简单介绍:本测试程序将
    发表于 05-16 14:28

    am335xGPMC驱动问题

    STNOR_GPMC_CONFIG7 0x00000f50 请问各位在board_am335xevm.c中的static void gpmc_fpga_init(void)  函数
    发表于 06-04 15:45

    基于AM437xFPGAARM通信测试

    ,分别为0xC0、0xA0。​图 62FPGAARM基于GPMC通信测试表 2开发板型号是否支持本实验TL437
    发表于 09-03 11:08

    TI AM62x处理器的SPI总线怎么用

    协议。TI [AM62x]处理器拥有4路[SPI]以及1路QSPI,丰富的SPI接口可以同时接多个设备,[飞凌]OK6254-C[开发板]的NOR Flash就接在了OSPI(QSPI)总线上。一、SPI
    发表于 10-31 09:06

    AM62x相比AM335x,到底升级了什么?

    正式推出极有可能引领未来10年工业潮流的最新明星处理器平台-AM62x,创龙科技作为TI的官方合作伙伴,亦紧跟潮流正式推出搭载AM62x处理器的工业核心板-SOM-TL62x
    发表于 05-03 23:37

    AM62x GPMC并口如何实现“小数据-低时延,大数据-高带宽”—ARM+FPGA低成本通信方案

    总线将数据写入FPGA BRAM;(2)ARM端通过GPMC总线从FPGA BRAM读取数据;(3)判断写入与读取数据的正确性,并计算读写速率。 基于UDMA访问方式 以
    发表于 08-22 10:58

    GPMC并口如何实现“小数据-低时延,大数据-高带宽”

    速率133MHz。GPMCAM62xAM64xAM437xAM335xAM57x等处理
    发表于 09-30 23:43

    【正式发售】TI AM335x升级平台-AM62x,强势来袭!主频1.4GHz

    【正式发售】TI AM335x升级平台-AM62x,强势来袭!主频1.4GHz
    的头像 发表于 05-04 09:24 456次阅读
    【正式发售】TI <b class='flag-5'>AM</b>335x升级平台-<b class='flag-5'>AM62x</b>,强势来袭!主频1.4GHz

    TI AM62x接替AM335x,米尔核心板开发板

    TI AM62x接替AM335x,续写下一个十年 AM62x是TI在智能工控领域新一代高性能、超高效处理器
    的头像 发表于 08-08 11:58 766次阅读
    TI <b class='flag-5'>AM62x</b>接替<b class='flag-5'>AM</b>335x,米尔核心板开发板

    TI Sitara系列AM62x开发板(4核ARM)规格书

    评估板简介创龙科技TL62x-EVM是一款基于TI Sitara系列AM62x单/双/四核ARM Cortex-A53 + 单核ARM Cortex-M4F异构多核处理器设计的高性能低
    发表于 09-21 14:54 3次下载

    米尔AM62x核心板,高配价低,AM335x升级首选

    、医疗等领域的应用面临迫切的升级需求,AM62x处理器作为TI Sitara™产品线新一代MPU产品,相比上一代经典处理器AM335x具备更高性能及功能扩展性,在内核、GPU、存储、显示、安全、外设
    的头像 发表于 11-20 11:32 369次阅读
    米尔<b class='flag-5'>AM62x</b>核心板,高配价低,<b class='flag-5'>AM</b>335x升级首选