0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PLL和DLL都是锁相环,区别在哪里?

工程师邓生 来源:未知 作者:刘芹 2023-09-02 15:06 次阅读

PLL和DLL都是锁相环,区别在哪里?

PLL和DLL都是常用的锁相环(Phase Locked Loop)结构,在电路设计中具有广泛的应用。它们的共同作用是将输入信号和参考信号的相位差控制在一定范围之内,并输出一个与参考信号相位同步的输出信号。

PLL和DLL的最大区别是它们反馈环路的作用方式不同。在PLL中,反馈环路通过相位检测器检测输入信号和参考信号之间的相位差,并通过一个VCO(Voltage Controlled Oscillator)来调整输出信号的相位,使其与参考信号相位保持同步。而在DLL中,则是通过一个延时线或模拟电路来实现反馈环路来控制输出信号的相位。

PLL(Phase Locked Loop)锁相环

PLL在数字系统中广泛使用,能够精确地控制输出信号的频率。其主要由VCO、相位检测器、低通滤波器和反馈电路组成

输入信号经过相位检测器以后,输出的误差信号进入了低通滤波器,使其成为一个平滑的DC信号。这个DC信号输入到VCO中,通过调节其频率来控制输出信号的相位与参考信号相位同步。

PLL的主要应用包括频率合成、频率变换、时钟恢复和同步通信等领域。

PLL的优点包括高稳定性、高精度和易于控制等。但是,PLL也存在一些缺点,例如输出的相位误差较大,且需要精确的参考时钟源。

DLL(Delay Locked Loop)延时锁相环

DLL主要用于时钟生成、时钟对齐、数据采样和数据提取等领域。其主要由延时线、相位检测器和环路滤波器等部分组成。其工作原理是将输入的时钟信号延时一定时间后再与原时钟信号图像重合,从而实现时钟对齐,

延时线的长度可以通过众所周知的基准参考时钟频率进行控制,从而使其延迟具有可预测的、一致的、相对稳定的性质。因此,延时线可以克服信号传输距离中的时延变化。

相位检测器检测输入时钟信号和延时后的时钟信号之间的相位差,将其转换为数字信号,并送入环路滤波器,以控制延时线的长度,从而实现输出信号与输入信号相位同步。

DLL的优点在于输出的相位误差较小、速度较快、成本较低,适用于高速通信和数字存储等领域。但是,DLL所实现的是延时,而不是频率合成,对频率的改变较为敏感。

总结:

PLL和DLL都是基于反馈控制的锁相环结构,可以有效地控制输出信号的相位。它们的主要区别在于其反馈环路的作用方式。PLL在数字系统中应用广泛,能够实现高稳定性和高精度的信号输出,而DLL适用于高速通信和数字存储等领域,其输出相位误差较小、速度相对较快。选择哪种锁相环结构应该根据具体应用场景和性能要求来进行。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 锁相环
    +关注

    关注

    35

    文章

    551

    浏览量

    87249
  • 检测器
    +关注

    关注

    1

    文章

    811

    浏览量

    47292
  • dll
    dll
    +关注

    关注

    0

    文章

    113

    浏览量

    45018
  • 低通滤波器
    +关注

    关注

    13

    文章

    448

    浏览量

    46925
  • pll
    pll
    +关注

    关注

    6

    文章

    741

    浏览量

    134577
收藏 人收藏

    评论

    相关推荐

    为什么说锁相环相当于一个窄带跟踪滤波器

    锁相环路与自动频率控制电路有何区别?为什么说锁相环相当于一个窄带跟踪滤波器 锁相环路(PLL)和自动频率控制电路(AFC)是常见的频率调节电
    的头像 发表于 01-31 15:24 230次阅读

    锁相环同步带与捕获带有区别吗?

    锁相环同步带与捕获带有区别吗? 锁相环(简称PLL)同步带和捕获带是锁相环中两个重要的工作模式,它们在功能和应用上存在一些
    的头像 发表于 01-31 11:31 327次阅读

    AD9963 DLL锁相环输出频率不对怎么解决?

    32M,在第一版的PCB上跑,AD9963的DLL输出频率就是32M,但是在第二版PCB上跑时,AD9963的输出频率有的时候自己就变成了64M,并且和32M是随机出现的。配置锁相环是根据手册上的例子配置的,求大家帮帮忙,最近项目很急。
    发表于 12-22 07:42

    锁相环PLL是什么?它是如何工作的?

    今天想来聊一下芯片设计中的一个重要macro——PLL,全称Phase lock loop,锁相环。我主要就介绍一下它是什么以及它是如何工作的。
    的头像 发表于 12-06 15:21 550次阅读

    频繁地开关锁相环芯片的电源会对锁相环有何影响?

    频繁地开关锁相环芯片的电源会对锁相环有何影响? 锁相环PLL)是一种被广泛应用在现代电子技术中的集成电路,它是一种反馈控制系统,可以将输入信号和本地参考信号同步。
    的头像 发表于 10-30 10:16 298次阅读

    了解锁相环PLL)瞬态响应 如何优化锁相环PLL)的瞬态响应?

    了解锁相环PLL)瞬态响应 如何优化锁相环PLL)的瞬态响应? 锁相环PLL)是一种广泛应
    的头像 发表于 10-23 10:10 968次阅读

    锁相环(PLL)基本原理 当锁相环无法锁定时该怎么处理的呢?

    锁相环(PLL)基本原理 当锁相环无法锁定时该怎么处理的呢? 锁相环(Phase Locked Loop, PLL)是一种电路系统,它可以将
    的头像 发表于 10-23 10:10 1690次阅读

    siumlink中三相锁相环PLL的输入怎么实现?

    siumlink中三相锁相环PLL的输入怎么实现? siumlink中三相锁相环PLL的输入是通过输入三相交流电压来实现的。在交流电力系统中,多数情况下使用的是三相电压,因此三相
    的头像 发表于 10-13 17:39 627次阅读

    什么是锁相环PLLDLL都是锁相环区别在哪里

    什么是锁相环PLLDLL都是锁相环区别在哪里锁相环(Phase Locked Loop,
    的头像 发表于 10-13 17:39 780次阅读

    pll锁相环的作用 pll锁相环的三种配置模式

    pll锁相环的作用 pll锁相环的三种配置模式  PLL锁相环是现代电子技术中广泛应用的一种电路
    的头像 发表于 10-13 17:39 1628次阅读

    锁相环电路设计与讲解!

    我有一个锁相环电路的pcb板和proteus仿真电路。
    发表于 10-04 07:58

    用FPGA的锁相环PLL给外围芯片提供时钟

    用FPGA的锁相环PLL给外围芯片提供时钟 FPGA锁相环PLL(Phase-Locked Loop)是一种广泛使用的时钟管理电路,可以对输入时钟信号进行精确控制和提高稳定性,以满足各
    的头像 发表于 09-02 15:12 1508次阅读

    锁相环PLL和锁频环FLL的区别

    锁相环PLL和锁频环FLL的区别 锁相环PLL,Phase Locked Loop)和锁频环(FLL,Frequency Locked L
    的头像 发表于 09-02 15:06 4819次阅读

    pll锁相环倍频的原理

    pll锁相环倍频的原理  PLL锁相环倍频是一种重要的时钟信号处理技术,广泛应用于数字系统、通信系统、计算机等领域,具有高可靠性、高精度、快速跟踪等优点。
    的头像 发表于 09-02 14:59 1727次阅读

    FPGA零基础学习之Vivado-锁相环使用教程

    说,上货。 锁相环使用教程 锁相环是我们比较常用的IP核之一。PLL的英文全称是Phase locked loop即锁相环,是一种反馈电路。具有分频、倍频、相位偏移和占空比可调的功能
    发表于 06-14 18:09