0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PLL和DLL都是锁相环,区别在哪里?

工程师邓生 来源:未知 作者:刘芹 2023-09-02 15:06 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

PLL和DLL都是锁相环,区别在哪里?

PLL和DLL都是常用的锁相环(Phase Locked Loop)结构,在电路设计中具有广泛的应用。它们的共同作用是将输入信号和参考信号的相位差控制在一定范围之内,并输出一个与参考信号相位同步的输出信号。

PLL和DLL的最大区别是它们反馈环路的作用方式不同。在PLL中,反馈环路通过相位检测器检测输入信号和参考信号之间的相位差,并通过一个VCO(Voltage Controlled Oscillator)来调整输出信号的相位,使其与参考信号相位保持同步。而在DLL中,则是通过一个延时线或模拟电路来实现反馈环路来控制输出信号的相位。

PLL(Phase Locked Loop)锁相环

PLL在数字系统中广泛使用,能够精确地控制输出信号的频率。其主要由VCO、相位检测器、低通滤波器和反馈电路组成

输入信号经过相位检测器以后,输出的误差信号进入了低通滤波器,使其成为一个平滑的DC信号。这个DC信号输入到VCO中,通过调节其频率来控制输出信号的相位与参考信号相位同步。

PLL的主要应用包括频率合成、频率变换、时钟恢复和同步通信等领域。

PLL的优点包括高稳定性、高精度和易于控制等。但是,PLL也存在一些缺点,例如输出的相位误差较大,且需要精确的参考时钟源。

DLL(Delay Locked Loop)延时锁相环

DLL主要用于时钟生成、时钟对齐、数据采样和数据提取等领域。其主要由延时线、相位检测器和环路滤波器等部分组成。其工作原理是将输入的时钟信号延时一定时间后再与原时钟信号图像重合,从而实现时钟对齐,

延时线的长度可以通过众所周知的基准参考时钟频率进行控制,从而使其延迟具有可预测的、一致的、相对稳定的性质。因此,延时线可以克服信号传输距离中的时延变化。

相位检测器检测输入时钟信号和延时后的时钟信号之间的相位差,将其转换为数字信号,并送入环路滤波器,以控制延时线的长度,从而实现输出信号与输入信号相位同步。

DLL的优点在于输出的相位误差较小、速度较快、成本较低,适用于高速通信和数字存储等领域。但是,DLL所实现的是延时,而不是频率合成,对频率的改变较为敏感。

总结:

PLL和DLL都是基于反馈控制的锁相环结构,可以有效地控制输出信号的相位。它们的主要区别在于其反馈环路的作用方式。PLL在数字系统中应用广泛,能够实现高稳定性和高精度的信号输出,而DLL适用于高速通信和数字存储等领域,其输出相位误差较小、速度相对较快。选择哪种锁相环结构应该根据具体应用场景和性能要求来进行。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 锁相环
    +关注

    关注

    36

    文章

    633

    浏览量

    90801
  • 检测器
    +关注

    关注

    1

    文章

    924

    浏览量

    49646
  • dll
    dll
    +关注

    关注

    0

    文章

    120

    浏览量

    46668
  • 低通滤波器
    +关注

    关注

    15

    文章

    528

    浏览量

    48821
  • pll
    pll
    +关注

    关注

    6

    文章

    976

    浏览量

    137568
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    ‌CDCVF2510 3.3V锁相环时钟驱动器技术文档总结

    该CDCVF2510是一款高性能、低偏斜、低抖动、锁相环PLL) 时钟驱动器。它使用锁相环PLL) 将反馈 (FBOUT) 输出与时钟 (CLK) 输入信号在频率和相位上精确对
    的头像 发表于 10-08 10:00 569次阅读
    ‌CDCVF2510 3.3V<b class='flag-5'>锁相环</b>时钟驱动器技术文档总结

    ‌CDCVF2509 3.3V锁相环时钟驱动器技术文档总结

    该CDCVF2509是一款高性能、低偏斜、低抖动、锁相环PLL) 时钟驱动器。该器件使用 PLL 将反馈 (FBOUT) 输出与时钟 (CLK) 输入信号在频率和相位上精确对齐。该器件专为与同步
    的头像 发表于 09-22 16:22 674次阅读
    ‌CDCVF2509 3.3V<b class='flag-5'>锁相环</b>时钟驱动器技术文档总结

    ‌CDCVF25081 3.3-V 锁相环时钟驱动器技术文档总结

    CDCVF25081是一款高性能、低偏斜、低抖动、锁相环时钟驱动器。它使用 PLL 将输出时钟在频率和相位上精确对齐输入时钟信号。输出分为 2 个组,总共 8 个缓冲 CLKIN 输出。当不存在 CLKIN 信号时,该器件会自动将输出置于低电平状态(掉电模式)。
    的头像 发表于 09-22 15:39 601次阅读
    ‌CDCVF25081 3.3-V <b class='flag-5'>锁相环</b>时钟驱动器技术文档总结

    ‌CDCVF2510A 3.3V锁相环时钟驱动器技术文档总结

    该CDCVF2510A是一款高性能、低偏斜、低抖动、锁相环PLL) 时钟驱动器。该CDCVF2510A使用锁相环PLL) 将反馈 (FBOUT) 输出在频率和相位上精确对齐到时
    的头像 发表于 09-22 09:21 295次阅读
    ‌CDCVF2510A 3.3V<b class='flag-5'>锁相环</b>时钟驱动器技术文档总结

    ‌TLC2932A 高性能锁相环芯片技术文档摘要

    该TLC2932A专为锁相环PLL)系统而设计,由压控振荡器(VCO)和边沿触发型相位频率检测器(PFD)组成。VCO的振荡频率范围由外部偏置电阻(R ~偏见~ ).VCO在输出级有一个1/2
    的头像 发表于 09-19 15:09 614次阅读
    ‌TLC2932A 高性能<b class='flag-5'>锁相环</b>芯片技术文档摘要

    ‌TLC2933A 高性能锁相环 (PLL) 芯片技术文档摘要

    该TLC2933A专为锁相环PLL)系统设计,由压控振荡器(VCO)和边沿触发型相位频率检测器(PFD)组成。VCO的振荡频率范围由外部偏置电阻(R ~偏见~ ).VCO在输出级有一个1/2分频器
    的头像 发表于 09-19 14:50 643次阅读
    ‌TLC2933A 高性能<b class='flag-5'>锁相环</b> (<b class='flag-5'>PLL</b>) 芯片技术文档摘要

    【RK3568+PG2L50H开发板实验例程】FPGA部分 | Pango 的时钟资源——锁相环

    : Window11 PDS2022.2-SP6.4 芯片型号: PG2L50H-484 2.实验原理 2.1. PLL 介绍 锁相环作为一种反馈控制电路,其特点是利用外部输入的参考信号来控制环路内部
    发表于 07-10 10:28

    高压放大器在锁相环稳定重复频率研究中的应用

    实验名称: 锁相环稳定重复频率的系统分析 实验内容: 针对重复频率的漂移,引入两套锁相环系统反馈控制两个激光器的重复频率,将其锁定在同一个稳定的时钟源上。本章主要阐述了经典锁相环的原理,稳定重复
    的头像 发表于 06-06 18:36 499次阅读
    高压放大器在<b class='flag-5'>锁相环</b>稳定重复频率研究中的应用

    Analog Devices Inc. ADF4382x小数N分频锁相环 (PLL)数据手册

    Analog Devices ADF4382x小数N分频锁相环 (PLL) 是一款高性能、超低抖动、小数N分频锁相环 (PLL)。它集成了压控振荡器 (VCO),是5G或数据转换器时钟
    的头像 发表于 06-04 11:15 762次阅读
    Analog Devices Inc. ADF4382x小数N分频<b class='flag-5'>锁相环</b> (<b class='flag-5'>PLL</b>)数据手册

    锁相环(PLL)电路设计与应用(全9章)

    内容介绍本文档主要介绍锁相环(PLL)电路的设计与应用,内容包括PLL工作原理与电路构成、PLL电路的传输特性、PLL电路中环路滤波器的设计
    发表于 04-18 15:34

    锁相环是什么意思

    锁相环(Phase-Locked Loop,简称PLL)是一种广泛应用于电子系统中的反馈控制系统,主要用于频率合成和相位同步。本文将从锁相环的工作原理、基本组成、应用案例以及设计考虑等方面进行详细阐述,以帮助读者全面理解这一重要
    的头像 发表于 02-03 17:48 2132次阅读

    AN-1420:利用数字锁相环(DPLL)实现相位增建和无中断切换

    电子发烧友网站提供《AN-1420:利用数字锁相环(DPLL)实现相位增建和无中断切换.pdf》资料免费下载
    发表于 01-13 14:07 0次下载
    AN-1420:利用数字<b class='flag-5'>锁相环</b>(DPLL)实现相位增建和无中断切换

    可编程晶振的锁相环原理

    锁相环(Phase-LockedLoop,PLL)是一个能够比较输出与输)入相位差的反馈系统,利用外部输入的参考信号控制环路内部振荡信号的频率和相位,使振荡信号同步至参考信号。而锁相环
    的头像 发表于 01-08 17:39 973次阅读
    可编程晶振的<b class='flag-5'>锁相环</b>原理

    基于锁相环法的载波提取方案

    电子发烧友网站提供《基于锁相环法的载波提取方案.pdf》资料免费下载
    发表于 01-07 14:41 2次下载

    SN74ALVC164245与SNALVC164245-EP区别在哪里呢?

    SN74ALVC164245与它的增强型器件SNALVC164245-EP区别在哪里呢?我对比了数据手册发现两种产品在电气性能上并没有什么差别,这个“增强”体现在哪里
    发表于 12-12 08:31