该TLC2933A专为锁相环(PLL)系统设计,由压控振荡器(VCO)和边沿触发型相位频率检测器(PFD)组成。VCO的振荡频率范围由外部偏置电阻(R 偏见 ).VCO在输出级有一个1/2分频器。带有内部电荷泵的高速PFD检测参考频率输入和外部计数器输入的信号频率之间的相位差。VCO和PFD都具有抑制功能,可用作掉电模式。由于TLC2933A高速和稳定的振荡能力,该TLC2933A适合用作高性能PLL。
*附件:tlc2933a.pdf
特性
- VCO(压控振荡器):
- 仅使用一个外部偏置电阻 (RBIAS) 的完整振荡器
- 锁定频率:
- 30 MHz 至 55 MHz(VDD = 3 V ±5%,T
一个= -20°C 至 75°C,x1 输出) - 30 MHz 至 60 MHz(VDD = 3.3 V ±5%,T
一个= -20°C 至 75°C,x1 输出) - 43 MHz 至 110 MHz(VDD = 5 V ±5%,T
一个= -20°C 至 75°C,x1 输出)
- 30 MHz 至 55 MHz(VDD = 3 V ±5%,T
- 可选输出频率
- PFD(相位频率检测器):带内部电荷泵的高速边沿触发检测器
- 独立VCO、PFD掉电模式
- 薄型小外形封装(14 端子)
- CMOS技术
- 引脚兼容TLC2933IPW
参数

1. 核心功能模块
- 压控振荡器 (VCO)
- 仅需1个外部偏置电阻(RBIAS)即可实现完整振荡器功能。
- 锁频范围:
- 3V供电时30-55MHz(×1输出)
- 3.3V供电时30-60MHz(×1输出)
- 5V供电时43-110MHz(×1输出)
- 支持输出频率分频选择(通过SELECT引脚控制×1或×1/2输出)。
- 具有抑制功能(VCO INHIBIT),可进入低功耗模式。
- 相位频率检测器 (PFD)
- 高速边沿触发型检测器,内置电荷泵。
- 检测FIN-A(参考频率)与FIN-B(外部计数器反馈频率)的相位差。
- 支持抑制功能(PFD INHIBIT),可关闭检测并进入高阻态。
2. 关键特性
- 封装与兼容性
- 14引脚TSOP封装(PW),与TLC2933IPW引脚兼容。
- 采用CMOS工艺,逻辑与VCO电源分离设计以减少串扰。
- 工作条件
- 温度范围:-20°C至75°C
- 供电电压:3V/3.3V/5V(±5%容差)
3. 功能控制逻辑
VCO分频选择
SELECT引脚状态 输出频率 低电平 fOSC(原始频率) 高电平 1/2 fOSC 抑制功能
抑制引脚 效果 VCO INHIBIT高 停止振荡,输出低电平,进入低功耗 PFD INHIBIT高 PFD输出高阻态,停止相位检测
4. 应用场景
- 适用于高性能锁相环系统,如时钟同步、频率合成等场景。
- 高稳定性和宽频率范围使其适合对时序要求严格的应用。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
锁相环
+关注
关注
36文章
633浏览量
90848 -
检测器
+关注
关注
1文章
926浏览量
49686 -
pll
+关注
关注
6文章
976浏览量
137621 -
压控振荡器
+关注
关注
10文章
174浏览量
30379 -
信号频率
+关注
关注
0文章
25浏览量
2201
发布评论请先 登录
相关推荐
热点推荐
锁相环芯片TLC2932电子资料
概述:TLC2932是德州仪器公司出品的一款锁相环电路(PLL)芯片,它由压控振荡器和以沿触发方式工作的鉴相器(PFD:phflse frequency deteclor)组成。
发表于 04-08 07:48
LabVIEW锁相环(PLL)
LabVIEW锁相环(PLL) 锁相环是一种反馈电路,其作用是使得电路上的时钟和某一外部时钟的相位同步。PLL通过比较外部信号的相位和由压控晶振(VCXO)的相位来实现同步的,在比较的
发表于 05-31 19:58
锁相环(PLL)电路设计与应用
本书是图解电子工程师实用技术丛书之一,本书主要介绍锁相环(PLL)电路的设计与应用,内容包括PLL工作原理与电路构成、PLL电路的传输特性、
发表于 09-14 17:55
•0次下载
如何实现高性能的锁相环(PLL)设计
锁相环(PLL)是现代通信系统的基本构建模块,通常用在无线电接收机或发射机中,主要提供"本振"(LO)功能;也可用于时钟信号分配和降噪,而且越来越多地用作高采样速率模数或数模转换的时钟源。
锁相环(PLL)的工作原理及应用
锁相环路是一种反馈控制电路,简称锁相环(PLL,Phase-Locked Loop)。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。
锁相环PLL的基础知识
锁相环 (PLL) 电路存在于各种高频应用中,从简单的时钟清理电路到用于高性能无线电通信链路的本振 (LO),再到矢量网络分析仪 (VNA) 中的超快速开关频率合成器。本文解释了锁相环
pll锁相环倍频的原理
pll锁相环倍频的原理 PLL锁相环倍频是一种重要的时钟信号处理技术,广泛应用于数字系统、通信系统、计算机等领域,具有高可靠性、高精度、快
TLC2932A 高性能锁相环芯片技术文档摘要
该TLC2932A专为锁相环(PLL)系统而设计,由压控振荡器(VCO)和边沿触发型相位频率检测器(PFD)组成。VCO的振荡频率范围由外部偏置电阻(R ~偏见~ ).VCO在输出级有一个1/2

TLC2933A 高性能锁相环 (PLL) 芯片技术文档摘要
评论