0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence发布面向TSMC 3nm 工艺的 112G-ELR SerDes IP 展示

jf_pJlTbmA9 来源:jf_pJlTbmA9 作者:jf_pJlTbmA9 2023-07-10 09:26 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

3nm 时代来临了!Cadence 在 2023 年 TSMC 北美技术研讨会期间发布了面向台积电 3nm 工艺(N3E)的 112G 超长距离(112G-ELR)SerDes IP 展示,这是 Cadence 112G-ELR SerDes IP 系列产品的新成员。在后摩尔时代的趋势下,FinFET 晶体管的体积在 TSMC 3nm 工艺下进一步缩小,进一步采用系统级封装设计(SiP)。通过结合工艺技术的优势与 Cadence 业界领先的数字信号处理(DSP)SerDes 架构,全新的 112G-ELR SerDes IP 可以支持 45dB 插入损耗,拥有卓越的功耗、性能、面积(PPA)指标,是超大规模 ASICs,人工智能/机器学习AI/ML)加速器,交换矩阵片上系统(SoCs)和 5G 基础设施应用的理想选择。

Cadence 112G-ELR SerDes 在 TSMC 3nm 工艺环境下的眼图(106.25 Gbps PAM4)

ELR SerDes PHY 符合 IEEE 和 OIF 长距离(LR)标准,在基础规格之外提供了额外的性能裕度。上方图片展示了三个张大的眼图,它们在 PAM4 模式下具有良好的对称性,将四个信号电平分开。3nm 演示展示了 E-10 级的卓越误码率(BER)性能以及 39dB bump 间通道,与 28dB Ball 间插损误码率小于 1E-4 的标准规格相比提供了充足的性能余量。

112G-ELR SerDes IP 同时支持中距离(MR)和超短距离(VSR)应用,实现不同信道更灵活的功耗节省。NRZ 和 PAM4 信号下的数据传输速率从 1G 到 112G,实现背板,直连线缆(DAC),芯片间以及芯片到模块的可靠高速数据传输。

SerDes IP 采用领先的基于 DSP 的架构,通过最大可能性序列检测(MLSD)和反射抵消技术实现损耗及反射信道的系统稳定。MLSD 技术可以优化 BER,提供更强大的突发性错误处理能力。通过专有的实现技术,Cadence 能确保 MLSD 的功耗开销最小。反射消除技术消除了具有实际走线和连接器的产品环境中的杂散、远距离反射,从而提供稳健的 BER 结果。

3nm 工艺下的 Cadence 112G-ELR SerDes 解决方案进一步强化了我们在高性能互联 IP 领域的领导力,是大规模数据中心的理想选择,客户也可以从 TSMC 的 3nm 工艺中获得更显著的功耗和性能优化,是目前在 PPA 和晶体管领域最先进的技术。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • TSMC
    +关注

    关注

    3

    文章

    179

    浏览量

    86228
  • Cadence
    +关注

    关注

    68

    文章

    1000

    浏览量

    146261
  • 线缆
    +关注

    关注

    5

    文章

    656

    浏览量

    30217
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    小米自研3nm旗舰SoC、4G基带亮相!雷军回顾11年造芯路

    XRING O1旗舰芯片。除了大芯片之外,还有此前未有曝光的,搭载小米自研4G基带的玄戒T1手表芯片,以及小米首款豪华高性能SUV小米YU7。下面我们来回顾一下发布会上的亮点,以及小米自研芯片的更多细节。 玄戒O1:第二代3nm
    的头像 发表于 05-23 09:07 6639次阅读
    小米自研<b class='flag-5'>3nm</b>旗舰SoC、4<b class='flag-5'>G</b>基带亮相!雷军回顾11年造芯路

    华为发布面向移动网络的多智能体系统创新成果

    近日,华为无线MAE产品线总裁赵振龙在主题发言《AgenticRAN,多智能体协同激发无线网络数智化生产力》中正式向业界发布面向移动网络的多智能体系统(RAN Multi-Agent System
    的头像 发表于 10-09 16:44 2210次阅读

    智多晶SerDes 2.0 IP介绍

    为了满足用户对SerDes日益增涨和多样化的要求。智多晶SerDes IP推出了2.0版本的升级,本次升级相比1.0版本主要带来了以下的变化。
    的头像 发表于 08-16 15:32 1020次阅读
    智多晶<b class='flag-5'>SerDes</b> 2.0 <b class='flag-5'>IP</b>介绍

    创飞芯40nm HV工艺OTP IP完成上架

    珠海创飞芯科技有限公司实现新突破!我司基于40HV(40nm 1.1V / 8V / 32V high voltage process)工艺制程的一次性可编程存储IP核已在国内两家头部晶圆代工厂经过
    的头像 发表于 08-14 17:20 1207次阅读

    奥比中光发布面向机器人领域的全新感知产品矩阵

    8月8日,在北京举办的2025世界机器人大会上,奥比中光以“灵机宜动”为主题,发布面向机器人领域的全新感知产品矩阵。其中,Pulsar ME450是国内首款支持多种扫描模式的dToF 3D激光雷达;Gemini 345Lg是专为户外机器人打造的双目
    的头像 发表于 08-12 11:28 1782次阅读

    448G的路径 | Samtec与Cadence合作的224G测试平台具备可扩展性、成本优势

    多个224G实时产品演示,包括本视频中呈现的内容。Samtec的Ralph Page将带我们了解这款与Cadence合作展示的224G测试平台的信号路径和性能表现。 该平台的核心连接器
    的头像 发表于 08-06 15:38 1113次阅读
    448<b class='flag-5'>G</b>的路径 | Samtec与<b class='flag-5'>Cadence</b>合作的224<b class='flag-5'>G</b>测试平台具备可扩展性、成本优势

    智原推出最新SerDes IP持续布局联电22纳米IP解决方案

    ASIC设计服务暨IP研发销售厂商智原科技(Faraday Technology Corporation,TWSE:3035)今日宣布其10G SerDes硅智财现已导入联电22纳米工艺
    的头像 发表于 06-25 15:22 538次阅读

    智原科技推出最新SerDes IP持续布局联电22纳米IP解决方案

    ASIC设计服务暨IP研发销售厂商智原科技(Faraday Technology Corporation,TWSE:3035)今日宣布其10G SerDes硅智财现已导入联电22纳米工艺
    的头像 发表于 06-24 16:41 1410次阅读

    Cadence推出HBM4 12.8Gbps IP内存系统解决方案

    需求。Cadence HBM4 解决方案符合 JEDEC 的内存规范 JESD270-4,与前一代 HBM3E IP 产品相比,内存带宽翻了一番。Cadence HBM4 PHY 和控
    的头像 发表于 05-26 10:45 1228次阅读

    雷军:小米自研芯片采用二代3nm工艺 雷军分享小米芯片之路感慨

    Ultra,小米首款SUV小米yu7 等。 雷军还透露,小米玄戒O1,采用第二代3nm工艺制程,力争跻身第一梯队旗舰体验。此次小米发布会的最大亮点之一肯定是小米自研手机SoC芯片「玄戒O1」,这标志着小米在芯片领域的自主研发能
    的头像 发表于 05-19 16:52 1065次阅读

    跨越摩尔定律,新思科技掩膜方案凭何改写3nm以下芯片游戏规则

    电子发烧友网报道(文/黄山明)在半导体行业迈向3nm及以下节点的今天,光刻工艺的精度与效率已成为决定芯片性能与成本的核心要素。光刻掩模作为光刻技术的“底片”,其设计质量直接决定了晶体管结构的精准度
    的头像 发表于 05-16 09:36 5483次阅读
    跨越摩尔定律,新思科技掩膜方案凭何改写<b class='flag-5'>3nm</b>以下芯片游戏规则

    Cadence UCIe IP在Samsung Foundry的5nm汽车工艺上实现流片成功

    我们很高兴能在此宣布,Cadence 基于 UCIe 标准封装 IP 已在 Samsung Foundry 的 5nm 汽车工艺上实现首次流片成功。这一里程碑彰显了我们持续提供高性能车
    的头像 发表于 04-16 10:17 771次阅读
    <b class='flag-5'>Cadence</b> UCIe <b class='flag-5'>IP</b>在Samsung Foundry的5<b class='flag-5'>nm</b>汽车<b class='flag-5'>工艺</b>上实现流片成功

    台积电加大亚利桑那州厂投资,筹备量产3nm/2nm芯片

    据最新消息,台积电正计划加大对美国亚利桑那州工厂的投资力度,旨在推广“美国制造”理念并扩展其生产计划。据悉,此次投资将着重于扩大生产线规模,为未来的3nm和2nm等先进工艺做准备。
    的头像 发表于 02-12 17:04 953次阅读

    消息称台积电3nm、5nm和CoWoS工艺涨价,即日起效!

    )计划从2025年1月起对3nm、5nm先进制程和CoWoS封装工艺进行价格调整。 先进制程2025年喊涨,最高涨幅20% 其中,对3nm、5nm
    的头像 发表于 01-03 10:35 1041次阅读

    台积电2nm工艺将量产,苹果iPhone成首批受益者

    。然而,最新的供应链消息却透露了一个不同的方向。据悉,A19系列芯片将采用台积电的第三代3nm工艺(N3P)进行制造,并将由即将发布的iPhone 17系列首发搭载。 虽然A19系列未
    的头像 发表于 12-26 11:22 1041次阅读