0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Codasip的系列RISC-V处理器助力RISC-V生态建设

Codasip 科达希普 来源:Codasip 科达希普 2023-07-03 16:13 次阅读

德国慕尼黑,2023年6月—RISC-V定制计算领域的领导者Codasip日前宣布,其已选择 SmartDV Technologies 作为其外设设计硅知识产权(IP)的首选提供商。Codasip的客户现在可以根据同一授权协议和合同去购买一系列精选的SmartDV外设IP的授权。这一合作伙伴关系支持使用Codasip RISC-V处理器芯片设计人员,通过使用已验证过兼容性和集成便捷性等特性的IP来加速和简化其设计项目。

Codasip的系列RISC-V处理器可以通过使用功能强大的Codasip Studio处理器设计自动化工具进行定制。这一优势赋能Codasip的客户们在广泛的竞争性行业和包括人工智能/机器学习AI/ML)、无线和物联网IoT)等应用中实现创新性和差异化。他们现在还可以轻松地从多元化的SmartDV外设中进行选择以与内核IP集成,从而形成一种整体性价比更高的解决方案。

SmartDV可提供一个多样化的基于标准的设计IP和验证IP (VIP)产品组合。公司的产品被用于全球电子行业中数百个网络、存储、汽车、总线、MIPI和显示芯片项目中。SmartDV专注于其VIP和设计IP的易于集成性和直接定制特性,支持客户去实现其独特的设计目标。

Codasip战略和生态副总裁Mike Eftimakis表示:“SmartDV提供了最为完整的外设IP产品组合。通过与我们的RISC-V处理器IP相结合,使我们的定制计算客户能够以非常简捷的方式轻松选择、设计和获取一套完整的系统。这就是拥有一个全面的生态系统所赋予的力量。通过与SmartDV合作,我们可以让我们的工程团队专注于为定制计算提供最大价值,同时使我们客户的生活更轻松。从外设IP的领导者那里获取标准的外设,也给他们带来了使用同业最佳IP的信心,同时支持他们将时间花在对其应用至关重要的差异化特性上。”

“得益于当今蓬勃发展的RISC-V生态系统,芯片设计人员在处理器设计方面拥有比以往更多的选择,”SmartDV首席商务官Erik Panu表示。“我们与Codasip结为合作伙伴的决定不仅植根于他们作为RISC-V领导者的地位,而且我们也认识到他们拥有与SmartDV一样专注于定制解决方案的热情,这是我们用户成功的关键。将SmartDV成熟的外设IP与Codasip具领先优势的处理器相结合,为我们的共同客户去更快速、更经济且更可靠地实现其ASIC、SoC和FPGA设计目标铺平了道路。”

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    18283

    浏览量

    222166
  • RISC-V
    +关注

    关注

    41

    文章

    1904

    浏览量

    45047
  • codasip
    +关注

    关注

    0

    文章

    36

    浏览量

    6180

原文标题:Codasip与SmartDV建立伙伴关系以携手加速芯片设计项目,助力RISC-V生态建设。

文章出处:【微信号:Codasip 科达希普,微信公众号:Codasip 科达希普】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    RISC-V在服务方面应用与发展前景

    RISC-V在服务方面的应用与发展前景十分广阔。作为一种开源、开放、简洁、灵活的指令集,RISC-V近年来在芯片产业中发展迅速,并逐渐引领新一轮处理器芯片技术与产业的变革浪潮。 在服
    发表于 04-28 09:04

    RISC-V有哪些优点和缺点

    模块化设计提高了RISC-V的适应性和灵活性。 简洁的指令集:RISC-V的设计简洁,指令数量相对较少,这有助于提高处理器的执行速度和降低功耗。 强大的社区支持:RISC-V拥有庞大的
    发表于 04-28 09:03

    RISC-V有哪些优缺点?是坚持ARM方向还是投入risc-V的怀抱?

    。这种模块化设计提高了RISC-V的适应性和灵活性。 简洁的指令集 :RISC-V的设计简洁,指令数量相对较少,这有助于提高处理器的执行速度和降低功耗。 强大的社区支持 :RISC-V
    发表于 04-28 08:51

    国产RISC-V MCU推荐

    ESP32-C3很好,物联网小产品首选,单芯片搞定Wi-Fi和蓝牙,够用好用,现在已经用到产品中了。 ESP32-C3系列芯片搭载低功耗RISC-V 32位单核处理器,四级流水线架构,支持 160 MHz
    发表于 04-17 11:00

    RISC-V 基础学习:RISC-V 基础介绍

    缩写 [###] 用于标识处理器位宽,取值[32, 64,128],也就是处理器的寄存位宽 [abc...xyz] 标识该处理器支持的指令模块集合 比如:RV64IMAC, 表示6
    发表于 03-12 10:25

    什么是RISC-V

    siFive搞RISC-V 赛昉搞RISC-V 香山搞RISC-V 到底什么是RISC-V? 先不问有什么用,RISC-V目前的能力来说,工
    发表于 02-02 10:41

    RISC-V处理器对应什么开发环境?

    RISC-V处理器是开源的,那开发环境需要厂商自己开发还是沿用传统的开发环境呢?比如keil
    发表于 01-13 19:18

    RISC-V强势崛起为芯片架构第三极

    出货量,显示出这个新出现的处理器架构旺盛生命力。 平头哥是国内RISC-V产业链的重要玩家之一。在近日推出首个自研RISC-V AI平台时,平头哥生态副总裁杨静甚至说“随着软硬件
    发表于 08-30 13:53

    RISC-V产业论坛召开,专利联盟正式成立

    。 上海市经济信息化委副主任汤文侃表示,指令集是芯片设计的基础,也是集成电路产业发展的基石。凭借开放、精简、灵活的优秀性能,RISC-V有望成为万物互联时代的核心处理器架构之一。上海是最早支持RISC-V
    发表于 08-30 10:40

    2023 RISC-V中国峰会:RISC-V深圳技术分享会(同期会议)

    本届峰会将以“RISC-V生态共建”为主题,结合当下全球新形势,把握全球新时机,呈现RISC-V全球新观点、新趋势。 由电子发烧友主办的RISC-V技术分享会(深圳站)将于8月26
    发表于 08-15 17:27

    RISC-V在快速发展的处理器生态系统中找到立足点

    但是开源处理器架构需要从软件开发社区获得更多支持,然后才能在数据中心与x86和ARM架构竞争:巴塞罗那RISC-V峰会的总结。 Developers have grown up hearing ARM
    发表于 08-11 18:20

    两大架构RISC-V 和 ARM 的各种关系

    ,然后返回到内存中。RISC-V 和 ARM 都支持 32 位或 64 位指令集。 二、RISC-V 和 ARM 的区别 尽管 RISC-V 和 ARM 处理器技术的功能相似,但也有显
    发表于 06-21 20:31

    RISC-V软件生态计划“RISE”启动,平头哥成中国大陆唯一董事会成员

    软件生态建设。”RISE(RISC-V Software Ecosystem)成员将紧密协同合作,优化和拓展RISC-V基础软件及应用,推动RISC-V架构在不同操作系统上实现快速移植
    发表于 06-02 15:29

    RISC-V,正在摆脱低端

    出货量已经超过10亿颗,以50%以上的份额成为国内蓝牙市场的翘楚...,国内RISC-V产品广泛涵盖MCU、语音处理器、视频处理器、网络处理器等诸多领域。 在不久前召开的“第六届数字中
    发表于 05-30 14:11

    Occamy RISC-V 前景如何

    由欧洲航天局支持,由苏黎世联邦理工学院和博洛尼亚大学的工程师开发的 Occamy 处理器现已流片。它使用了两个 216 个 32 位 RISC-V 内核的 chiplet 小芯片、未知数量的 64
    发表于 05-13 08:44