0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电平设计基础:差分逻辑电平匹配

冬至子 来源:牧神园地 作者:牧神园地 2023-06-25 14:56 次阅读

二,差分逻辑电平匹配

差分逻辑电平之间的匹配,主要应用于时钟和高速信号。通过之前章节关于差分逻辑电平的电路结构分析,为保证差分信号输出与输入的匹配,则要满足如下几个条件:

  1. 对于输出端来说,要保证从输出±端的回流通路(电流模式);
  2. 对于输入端来说,要保证输入共模电压和差分摆幅(差模电压)满足输入端要求(如下图所示);

图片

  1. 对于传输线来说,要保证传输线阻抗匹配(终端并联),保证信号传输质量。

LVPECL,LVDS,HSTL以及CML差分逻辑电平之间的输出和输入判断电平如下图所示。

图片

1,LVPECL驱动输出

LVPECL电路逻辑输出必须要有对地直流偏置通路,作为其共模输出电压。

1.1 LVPECL to LVPECL

LVPECL直流耦合输出的两种匹配电路如下图所示。

  1. 左下图中终端上下来电阻用于阻抗匹配和共模电压设置:

1, 终端上下拉电阻(83Ω和130Ω)用于传输线阻抗匹配: 83//130 = 50Ω;

2, 直流耦合方式中终端匹配接至Vcc-2V偏置电压,达到Vcc-1.3V = 2V的共模输入电压要求(具体原因请参考《ECL电平》章节相关内容)。

  1. 右下图中终端匹配电阻网络的设计,此方案相比于第一个方案节省了一个电阻。

图片

LVPECL交流耦合输出的两种匹配电路如下图所示。

  1. 左下图中输出端采用150Ω下拉,终端上下来电阻用于阻抗匹配和共模电压设置:

1, 终端上下拉电阻(83Ω和130Ω)用于传输线阻抗匹配:83//130 = 50Ω;并提供LVPECL共模输入电压:Vcc -1.3V = 2V;

2, 150Ω下拉电阻用于提供LVPECL输出直流偏置,以及为输出电流提供直流电流路径。

——细心的胖友们应该还记得,在《ECL电平》章节中推荐设计的终端上下拉电阻以及输出端下拉电阻阻值与本章计算的电阻值有所不同,这主要是跟器件本身相关,后续遇到LVPECL相关设计,需要根据器件资料的推荐进行设计。

  1. 右下图中终端匹配电阻网络设计中,带电容的终端匹配网络主要用于:消除差分信号抖动导致的共模噪声;VBB一般在接收端器件内部提供。

图片

1.2 LVPECL to LVDS

LVPECL直流耦合LVDS,如下左图所示,当LVPECL输出对于LVDS输入端电压太高时,通常需要33Ω串联电阻用于减小输入电压范围;但大多数LVDS接收机能够接收LVPECL信号,不需要在LVDS输入端对LVPECL信号进行衰减,因为LVDS输入端的共模范围很宽。

图片

LVPECL交流耦合LVDS,如下图所示;在交流耦合时LVPECL输出端的150Ω下拉电阻还是需要的,它为输出端提供了直流偏置通路;终端100Ω差分阻抗匹配电阻,用于提供足够的信号摆幅来驱动LVDS输入端,两个10kΩ电阻将LVDS共模输入电压设置为1.65V,在LVDS接收机共模电压范围内。

——很多LVDS输入端已经集成了100Ω电阻,那么外部的100Ω电阻可以去掉。

图片

1.3 LVPECL to CML

如下左图所示为直流耦合电路,为了匹配CML的输入,需要做复杂的电路匹配设计;所以交流耦合设计更加简洁、方便,推荐使用交流耦合匹配的方式。交流耦合LVPECL在输出端设计150Ω下拉电阻,用于提供直流偏置回路;LVPECL输出摆幅是750mv而CML要求输入摆幅是400mV(68%),那么如下图所示需要进行分压:50/(50+23) = 0.68,所以串联电阻Ra = 23Ω,实际设计选择Ra = 25Ω。

图片

1.4 LVPECL to HCSL

如下图所示,在LVPECL交流耦合HSCL,输出端150Ω电阻下拉提供直流偏置;为了将800mV的LVPECL摆幅衰减到700mV的HCSL摆幅时,必须在150Ω电阻之后放置一个衰减电阻(Ra =8Ω);HCSL输入端需要重新偏置,可以通过将470Ω电阻连接3.3V和56Ω电阻到GND上来实现HCSL输入端350 mV的共模偏置电压。

图片

2,LVDS驱动输出

2.1 LVDS to LVPECL

如下图所示,LVDS输出直流耦合LVPECL输入,83Ω与130Ω并联匹配提供LVPECL输入共模电压:2V;同时提供了差分线的阻抗匹配:83Ω//130Ω = 50Ω。

图片

如下图为交流耦合匹配电路,LVDS输出端不需要提供直流偏置回路,所以我们只需设计LVPECL输入端的共模偏置电压(Vcc – 1.3V = 2V),和终端阻抗匹配(差分:100Ω,单端:50Ω)。

图片

2.2 LVDS to LVDS

LVDS输出直流耦合LVDS输入,如下图所示;电路匹配非常简单,只需在终端跨接100Ω电阻,如果输入端已集成100Ω终端电阻,那么可以去掉外部电阻;共模偏置电压直接由输出端提供。

图片

LVDS输出交流耦合LVDS输入,同样只需要跨接100Ω作为终端端接;但此时输入端共模偏置电压需要外部提供,具体如下图所示。如果器件内部集成了100Ω终端电阻以及内部偏置,那么交流耦合直连即可,具体需要看器件规格书,再决定采用直流还是交流耦合更加方便。

图片

2.3 LVDS to CML

大多数CML接收器有片上终端匹配(100Ω),不需要额外电阻。而且只有当CML输入端不提供偏置电压时,才需要两个10KΩ电阻。但这些都需要根据实际的器件规格书来确定具体的匹配方式。

图片

3,CML驱动输出

3.1 CML to LVPECL

如下图所示,CML输出到LVPECL输入一般推荐使用交流耦合的方式;50Ω上拉电阻用于CML输出的直流偏置,并提供一个源端匹配(这个50Ω电阻本来是在CML输入端上拉的,需要外部匹配,具体参考《LVDS&CML 电平》相关章节内容);如下左图所示,LVPECL输入端器件内置了匹配电路。

如下右图交流耦合匹配电路,R1应大于50Ω以防止CML输出损耗和PCB损耗过大,无法满足LVPECL输入端的最小差分输入电压摆幅要求。

图片

3.2 CML to LVDS

一般来说CML输出到LVDS输入,建议采用AC耦合的方式;原理同上,输出端需要50Ω上拉电阻已提供CML输出直流偏置和匹配;LVDS输入端则需提供共模偏置电压和100Ω电阻以提供差模电压摆幅。如果输入端LVDS已经集成了100Ω电阻和共模偏置电压,那么可以直接通过交流耦合接至输入端。

图片

3.3 CML to CML

如果CML输出端和接收端都有相同的VCC电源电压和片上上拉电阻(50Ω),那么可以直接连接,无需外部元件;如果输出端不提供一个内部50Ω的上拉电阻,那么50Ω上拉电阻需要放置在输出端或接收端。而对于交流耦合方式,如下右图所示;只有当CML接收端不提供共模偏置电压,才需要两个10kΩ的电阻。匹配连接的方式需具体根据器件规格书再确定。

图片

4,HCSL驱动输出

3.1 HCSL to LVDS

如下图所示, HCSL输出端电流在0和14mA之间切换:当一个输出管脚为低电平(0)时,另一个为高电平(驱动14mA)。HCSL驱动器的等效负载电阻为43Ω,与50Ω阻抗并联后相当于23.11Ω,计算可得LVDS输入的摆幅为14mA * 23.11Ω= 323mV。LVDS输入需要重新偏置,可以通过将一个8.7KΩ电阻连接到3.3V和5KΩ电阻连接到GND来实现LVDS接收器输入共模的1.2V 直流电平;如果LVDS接收器差分输入端上已内置100Ω电阻和共模偏置电压,则不需要外部100Ω电阻和共模偏置电阻。

图片

写在最后

电平匹配设计并不是一成不变的,首先需要根据器件规格书从理论上对输出端和输入端的电路结构,高电平范围,摆幅等进行理论分析;然后进行电路匹配的设计,一般交流耦合更加简单方便(除非是相同电平标准,而且输出与输入规格相匹配的情况);最后单板回来后需要进行实际测试,确定匹配设计能够满足输入端的信号质量要求。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 上拉电阻
    +关注

    关注

    5

    文章

    346

    浏览量

    30259
  • 接收器
    +关注

    关注

    14

    文章

    2215

    浏览量

    70670
  • 电源电压
    +关注

    关注

    2

    文章

    895

    浏览量

    23604
  • 逻辑电平
    +关注

    关注

    0

    文章

    144

    浏览量

    14289
  • lvds接口
    +关注

    关注

    1

    文章

    115

    浏览量

    17230
收藏 人收藏

    评论

    相关推荐

    LVDS、CML、LVPECL不同逻辑电平之间的互连(二)

    本篇主要介绍LVDS、CML、LVPECL三种最常用的差分逻辑电平之间的互连。 下面详细介绍第二部分:不同逻辑电平之间的互连。 1、LVPECL的互连 1.1、LVPECL到CML的连
    的头像 发表于 12-20 11:49 2.1w次阅读
    LVDS、CML、LVPECL不同<b class='flag-5'>逻辑</b><b class='flag-5'>电平</b>之间的互连(二)

    电平设计基础:电平匹配设计

    单端逻辑电平匹配是我们平时在硬件设计中最经常碰到的,我们在《TTL&CMOS电平》章节中已经对TTL和COMS电平
    的头像 发表于 06-25 14:52 1531次阅读
    <b class='flag-5'>电平</b>设计基础:<b class='flag-5'>电平</b><b class='flag-5'>匹配</b>设计

    电平和低电平之间的电平芯片会识别成什么#硬声新人计划

    fpga逻辑电平电平
    小鱼教你模数电
    发布于 :2021年11月26日 22:18:02

    逻辑电平设计规范(一)

    被称为低电压逻辑电平,常用的为LVTTL电平。·低电压的逻辑电平还有2.5V和1.8V两种。·ECL/PECL和LVDS是
    发表于 06-24 09:38

    逻辑电平介绍

    的为LVTTL电平。 ·低电压的逻辑电平还有2.5V和1.8V两种。 ·ECL/PECL和LVDS是输入输出。 ·RS-422/485和
    发表于 04-12 12:03

    逻辑电平,LVDS、xECL、CML、HCSL/LPHCSL、TMDS等

    本篇主要介绍常用的逻辑电平,包括LVDS、xECL、CML、HCSL/LPHCSL、TMDS等。
    发表于 07-17 19:37

    二值数字逻辑逻辑电平

    二值数字逻辑逻辑电平   二进制数正好是利用二值数字逻辑中的0和1来表示的。二值数字逻辑是Binary Digital Logic的译称
    发表于 04-06 23:37 3634次阅读
    二值数字<b class='flag-5'>逻辑</b>和<b class='flag-5'>逻辑</b><b class='flag-5'>电平</b>

    逻辑电平设计

    逻辑电平设计,个人收集整理了很久的资料,大家根据自己情况,有选择性的下载吧~
    发表于 10-28 09:25 41次下载

    逻辑电平设计规范

    逻辑电平设计规范
    发表于 01-22 20:29 33次下载

    信号逻辑电平标准详解

    输入高电平门限Vih:保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于Vih时,则认为输入
    的头像 发表于 03-10 09:47 1.3w次阅读
    信号<b class='flag-5'>逻辑</b><b class='flag-5'>电平</b>标准详解

    逻辑电平0与1的世界

    逻辑电平0和1的世界
    的头像 发表于 02-05 11:46 4706次阅读
    <b class='flag-5'>逻辑</b><b class='flag-5'>电平</b>0与1的世界

    单端逻辑电平之互联综述

    单端逻辑电平之互联综述
    发表于 09-10 15:37 2次下载

    逻辑电平--差分信号(PECL、LVDS、CML)电平匹配

    由于各种逻辑电平的输入、输出电平标准不一致,所需的输入电流、输出驱动电流也不同,为了使不同逻辑电平能够安全、可靠地连接,
    的头像 发表于 11-10 10:01 9121次阅读

    【硬声推荐】逻辑电平视频合集

    为了精简电路 电器中会用到逻辑电平代替复杂的接线 他们都是如何设计的呢? CMOS器件与TTL器件    CMOS电平与TTL电平   如何利用MOS管实现双向
    的头像 发表于 12-14 11:36 460次阅读

    什么是逻辑电平?如何实现电平转换?(原理讲解+电路图)

    逻辑电平是数字电子系统中的关键概念之一。它决定了信号被认定为高电平还是低电平,并进一步影响着数字电路的正确操作。逻辑
    的头像 发表于 11-24 08:20 2564次阅读
    什么是<b class='flag-5'>逻辑</b><b class='flag-5'>电平</b>?如何实现<b class='flag-5'>电平</b>转换?(原理讲解+电路图)