0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

全新 IAR Embedded Workbench for RISC-V 支持 Andes CoDense™扩展

半导体芯科技SiSC 来源:半导体芯科技SiSC 作者:半导体芯科技SiS 2022-11-17 17:20 次阅读

来源:IAR Systems

IAR Embedded Workbench for RISC-V 3.11 版支持 AndeStar™ V5 RISC-V 处理器的 Andes CoDense™ 扩展,以帮助嵌入式开发人员缩减代码尺寸、提高应用性能

今日,嵌入式开发软件和服务的全球领导者 IAR Systems® 宣布其最新版本的 IAR Embedded Workbench for RISC-V 3.11版现已完全支持 Andes Technology(晶心科技)旗下 AndeStar™ V5 RISC-V 处理器的 CoDense™ 扩展。CoDense™ 是处理器 ISA(指令集架构)的专利扩展,能够帮助 IAR 的工具链生成紧凑的代码,从而节省目标处理器上的闪存,而在之前版本中已实现支持的 AndeStar™ V5 DSP/SIMD 和性能扩展则有助于提供更高的应用性能。AndesCore™ RISC-V CPU IP 推出后不久,IAR Systems 就率先适配支持,以便为客户提供完整的开发工具链,包括强大的 IAR C/C++ 编译器™ 和全面的调试器(符合 ISO 26262 的功能安全认证版本也有全面的调试器)。

晶心科技是 RISC-V International的创始成员之一,也是高性能/低功耗 32/64 位嵌入式处理器 IP 解决方案的领先供应商。此次晶心科技和 IAR Systems 联合推出的解决方案及其强大的安全应用设计方法将帮助客户加速开发,包括认证过程,从而加快他们的产品上市时间。AndeStar™ V5 中新加入的 CoDense™ 扩展是 Andes 在可扩展 RISC-V 标准指令基础上扩展的代码量压缩功能。该扩展功能已经在使用 AndeStar™ V3 处理器的超过 100 亿颗 SoC 中得到了验证。除了对 CoDense™ 的支持,最新 3.11 版本的 IAR Embedded Workbench for RISC-V 还将支持带有“P”扩展的 0.9.11(Packed-SIMD 指令的标准扩展)以及增强的 SMP(对称多处理)和 AMP(非对称多处理)多核调试。此外,开发人员肯定会喜欢专门为 Visual Studio Code 开发的新 IAR Build 和 IAR C-SPY Debug 扩展,方便他们利用 IAR Systems 的强大工具,在 Visual Studio Code 编辑器中构建和调试他们的代码。

久经考验的 IAR Embedded Workbench 以其一流的代码体积优化功能,在众多 RISC-V 开发者中久负盛名,旨在帮助企业使用体积更小的芯片或为现有平台增加更多的功能。由于代码是利用工具链的先进优化技术生成的,因此在 EEMBC 认证实验室的 CoreMark 测试中,其表现出令人信服的快速代码和行业领先的性能。内含的 C-SPY 调试器使开发人员能够完全实时地控制应用,其中包括使用复杂的断点、Profiling、代码覆盖、带有中断的时间线和功耗记录。而完全集成的代码分析工具确保代码能够符合特定的标准,如 MISRA C(2004 年和 2012 年),以及最佳编程实践,如CWE 和 CERT C 安全编码标准。此外,还有功能安全开发认证版本的 IAR Embedded Workbench for RISC-V,该版本配有安全报告和安全指南,适用于十个不同的标准,例如汽车或工业应用。

晶心科技总裁兼首席技术官 Charlie Su 博士表示:“我们很高兴 IAR Systems 能为 AndeStar™ V5 RISC-V 处理器提供全面的支持,特别是对专利 CoDense™ 扩展的增强。CoDense™ 将代码密度大幅增加了两位数,因此受到 MCUIoT 应用的欢迎。我们预计 IAR Embedded Workbench 与 AndeStar™ V5 RISC-V 扩展的强强联手,能为 RISC-V 社区提供高达 30% 的性能提升。”

IAR Systems 首席技术官 Anders Holmberg 表示:“得益于与晶心科技的密切合作,我们很早就为 AndeStar™ V5 DSP/SIMD 和性能扩展提供了支持,现在又将完全支持 Andes CoDense™,在 RISC-V C 扩展之上实现了代码量的压缩。在代码尺寸和性能之间取得平衡,将大幅提升产品或项目的总投资回报率。有了 CoDense™ 的支持,我们将赋能用户,帮助他们实现这种平衡。”

如需了解关于 IAR Embedded Workbench for RISC-V 的更多信息,该工具套件的功能安全认证版,以及 IAR Systems 为 RISC-V 提供的整体服务,请访问 https://www.iar.com/riscv。

关于IAR Systems

IAR Systems 为嵌入式开发提供世界领先的软件和服务,帮助世界各地的公司创造满足当前需求和未来趋势的创新产品。自 1983 年以来,IAR Systems 的解决方案已经辅助了超过一百万个嵌入式应用的开发,保证了其质量、可靠性和效率。如今,IAR Systems 支持来自全球 200 多家半导体合作伙伴的 14,000 多种芯片,为福布斯 2000 强企业、中小企业和初创企业的约 100,000 名开发人员提供服务。公司总部位于瑞典乌普萨拉,并在世界各地设有销售分公司和支持办事处。目前,IAR Systems集团在纳斯达克 OMX 斯德哥尔摩交易所上市。了解更多,请访问www.iar.com

审核编辑 黄昊宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    18237

    浏览量

    222015
  • 嵌入式
    +关注

    关注

    4981

    文章

    18265

    浏览量

    288193
收藏 人收藏

    评论

    相关推荐

    瑞萨电子推出采用自研RISC-V CPU内核的通用32位MCU

    )——R9A02G021。尽管多家MCU供应商最近加入了投资联盟以推动RISC-V产品的开发,但瑞萨已独立设计并测试了一款全新RISC-V内核——该内核现已在商用产品中实现应用,并可在全球范围内销售。
    发表于 03-30 22:08

    IAR爱亚系统宣布已率先支持瑞萨首款通用32位RISC-V MCU

    全球领先的嵌入式系统开发软件解决方案供应商IAR自豪地宣布:备受全球数百万开发者青睐的开发环境再次升级,已率先支持瑞萨首款通用32位RISC-V MCU,该MCU搭载了瑞萨自研的CPU内核。
    的头像 发表于 03-28 11:14 210次阅读

    IAR推出新版IAR Embedded Workbench for Arm功能安全版

    全球知名的嵌入式系统开发软件解决方案供应商IAR Systems近日宣布,其旗舰产品IAR Embedded Workbench for Arm功能安全版已更新至最新版本9.50.3。
    的头像 发表于 02-22 17:29 572次阅读

    Andes晶心科技正式推出AndesCore® AX65全新RISC-V乱序执行、超纯量、多核处理器

    高效率、低功耗、32/64 位 RISC-V 处理器核的领先供货商和 RISC-V 国际协会创始首席成员Andes晶心科技,宣布全面推出高性能AndesCore AX65--乱序执行、超纯量、多核处理器IP。
    的头像 发表于 01-17 13:48 561次阅读

    IAR Embedded Workbench中计算多个地址区间的Checksum

    在前面的文章“使用IAR Embedded Workbench和MCU的CRC模块来检查代码的完整性”中介绍了如何在IAR Embedded
    的头像 发表于 01-05 12:33 624次阅读
    在<b class='flag-5'>IAR</b> <b class='flag-5'>Embedded</b> <b class='flag-5'>Workbench</b>中计算多个地址区间的Checksum

    IAR全面支持恩智浦半导体全新电机控制芯片S32M2

    IAR Embedded Workbench for Arm已全面支持恩智浦最新的S32系列,可加速软件定义汽车的车身和舒适性应用的开发
    的头像 发表于 11-27 09:27 579次阅读

    Andes晶心科技将亮相RISC-V中国峰会

    Andes晶心科技将亮相RISC-V中国峰会;并为大家呈现四场精彩发表。RISC-V中国峰会将于8/23至8/25召开。
    的头像 发表于 08-22 19:02 607次阅读

    YRDKRL78G13 快速入门指南(IAR Embedded Workbench) Rev.1.01

    YRDKRL78G13 快速入门指南 (IAR Embedded Workbench) Rev.1.01
    发表于 08-10 18:31 0次下载
    YRDKRL78G13 快速入门指南(<b class='flag-5'>IAR</b> <b class='flag-5'>Embedded</b> <b class='flag-5'>Workbench</b>) Rev.1.01

    兆松科技ZCC工具链全面支持Andes晶心科技全系列的RISC-V 处理器

    : 6533)全系列的 RISC-V 处理器。ZCC工具链目前在嵌入式、高性能、AI芯片等多个领域的表现都处于国际领先水平。 Andes晶心科技是32及64位高效能、低功耗RISC-V处理器核心领导供货商
    的头像 发表于 08-08 11:33 1014次阅读
    兆松科技ZCC工具链全面<b class='flag-5'>支持</b><b class='flag-5'>Andes</b>晶心科技全系列的<b class='flag-5'>RISC-V</b> 处理器

    YRDKRX62N 快速入门指南(IAR Embedded Workbench)

    YRDKRX62N 快速入门指南 (IAR Embedded Workbench)
    发表于 08-04 18:30 0次下载
    YRDKRX62N 快速入门指南(<b class='flag-5'>IAR</b> <b class='flag-5'>Embedded</b> <b class='flag-5'>Workbench</b>)

    RISC-V设计支持工具,支持RISC-V技术的基础

    RISC-V设计支持工具,支持RISC-V技术的基础 ppt分享
    发表于 07-14 17:15 12次下载

    IAR发布最新IAR Embedded Workbench for Arm v9.40版本

      嵌入式软件和服务的全球领导者IAR发布了备受欢迎的IAR Embedded Workbench for Arm v9.40版本,最新版本引入了针对代码安全的增强功能:添加了针对Ar
    的头像 发表于 06-16 09:57 1753次阅读

    IAR Embedded Workbench中进行ARM+RISC-V多核调试

    当前IAR Embedded Workbench for Arm多核调试功能只支持I-jet和CMSIS-DAP,IAR
    发表于 06-14 16:55

    IAR 与先楫半导体宣布达成战略合作协议

    (HPMicro)共同宣布达成战略合作协议:IAR 最新的 Embedded Workbench for RISC-V 版本将全面支持先楫H
    的头像 发表于 06-14 14:18 390次阅读

    IAR Embedded Workbench中进行ARM+RISC-V多核调试

    在之前的文章中,我们介绍了如何在IAR Embedded Workbench for Arm中进行多核调试,其中所有的CPU内核都是基于ARM架构。近些年来,随着RISC-V的兴起,不
    发表于 06-13 17:38 615次阅读
    在<b class='flag-5'>IAR</b> <b class='flag-5'>Embedded</b> <b class='flag-5'>Workbench</b>中进行ARM+<b class='flag-5'>RISC</b>-V多核调试