0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Samsung Foundry已认证CDNS 8nm射频集成电路设计参考流程

Cadence楷登 来源:Cadence楷登 作者:Cadence楷登 2022-10-17 15:08 次阅读

8nm 射频集成电路流程支持射频集成电路设计过程的所有阶段,包括建模、兼顾电磁影响的 RF 仿真和完整签核验证流程

该流程加速了射频集成电路设计,有助于驱动广泛的 5G 应用

中国上海,2022 年 10 月 17 日 —— 楷登电子(美国 Cadence 公司NASDAQ:CDNS)今日宣布,Samsung Foundry 已认证 8nm 射频集成电路设计参考流程,以开发 6GHz 以下至毫米波(mmWave)应用的 5G 射频集成电路。该流程采用先进的设计方法,具备独特的功能,有助于提高生产力,提供全面的电气分析并加快设计收敛,帮助客户一次性成功设计出高质量的射频集成电路。新流程将支持 Cadence 和 Samsung Foundry 的共同客户满足全球对 5G 客户端设备日益增长的需求,包括智能手机通信基础设施设备,如蜂窝基站。

利用该设计流程,客户可以针对使用三星 8nm RF 工艺技术设计的集成电路,快捷地对比电路前仿和识别设计时的电磁效应,并完成版图寄生参数提取的后仿结果。该 8nm 射频集成电路流程是三星最新推出的技术,进一步补充了其广泛的 RF 解决方案产品组合。

Cadence 是业界公认的先进节点 RFIC 设计、版图和验证领域的领导者。Cadence Virtuoso RF Solution 基于经过硅验证的仿真引擎,在时域和频域范围提供射频分析。8nm 射频集成电路设计参考流程中支持的 Cadence 产品包括:

Virtuoso ADE Product Suite

Spectre RF Simulator

Quantus Extraction Solution

Pegasus Physical Verification System

EMX Planar 3D solver

“在 Samsung Foundry,我们一直努力为客户提供功能丰富的高性能技术和高效的设计流程,”三星电子代工设计技术团队副总裁 Sang-Yoon Kim 说,“我们的技术与 Cadence 射频集成电路工具流程相辅相成,为低功耗、高性能的射频集成电路设计设定了新的标准,助力我们众多的共同客户开发出高质量的射频集成电路。”

“Cadence 始终致力于推动先进节点集成电路设计的创新,在过去十年中,我们一直是工艺技术发展的关键推动者,”Cadence 公司高级副总裁兼定制 IC 与 PCB 事业部总经理 Tom Beckley 表示,“在射频集成电路领域,我们也延续了这种技术创新和领导地位。Cadence 和三星有着共同的客户,他们都在寻找创新的集成电路设计解决方案,以便设计和交付面向 5G 应用的新一代射频集成电路。”

审核编辑:彭静
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 集成电路
    +关注

    关注

    5321

    文章

    10746

    浏览量

    353470
  • 射频
    +关注

    关注

    101

    文章

    5361

    浏览量

    165858
  • 蜂窝
    +关注

    关注

    0

    文章

    118

    浏览量

    24960

原文标题:Cadence 和 Samsung Foundry 合作认证面向 8nm 工艺技术的射频集成电路设计参考流程

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    简述专用集成电路设计的基本要求有哪些

    专用集成电路(ASIC)设计是指根据特定的功能需求,为特定的应用领域设计和制造的集成电路。专用集成电路设计的基本要求包括以下几个方面: 一、功能需求:在进行专用集成电路设计之前,必须明
    的头像 发表于 04-19 14:45 132次阅读

    珠海南方集成电路设计服务中心引进芯华章全流程验证工具

    为更好地推动EDA工具国产化,加快构建产业生态体系,3月13日,芯华章科技宣布与珠海南方集成电路设计服务中心(珠海ICC)达成战略合作,后者将引进芯华章智V验证平台及数字验证全流程工具,为中心
    的头像 发表于 03-13 10:01 178次阅读

    Cadence 签核解决方案助力 Samsung Foundry 的 5G 网络 SoC 设计取得新突破

    月 4 日——楷登电子(美国 Cadence 公司, NASDAQ:CDNS )近日宣布, Samsung Foundry 使用 Cadence Quantus  Extraction Solution
    的头像 发表于 12-04 10:15 277次阅读

    Cadence EMX 3D Planar Solver 通过 Samsung Foundry 8nm LPP 工艺技术认证

    Samsung Foundry8nm Low Power Plus(LPP)先进制程工艺认证。 EMX Solver 是市面上首个获得此认证
    的头像 发表于 11-15 15:55 442次阅读
    Cadence EMX 3D Planar Solver 通过 <b class='flag-5'>Samsung</b> <b class='flag-5'>Foundry</b> <b class='flag-5'>8nm</b> LPP 工艺技术<b class='flag-5'>认证</b>

    罗德与施瓦茨亮相第29届中国集成电路设计业2023年会

    第29届中国集成电路设计业2023年会暨广州集成电路产业创新发展高峰论坛(ICCAD), 即将于11月10日至11日在广州盛大开幕。本届年会以“湾区有你,芯向未来”为主题,深入探讨当前形势下我国
    的头像 发表于 11-08 12:48 554次阅读

    国产EDA“夹缝”生存 集成电路设计和制造流程

    EDA有着“芯片之母”称号,一个完整的集成电路设计和制造流程主要包括工艺平台开发、集成电路设计集成电路制造三个阶段,三个设计与制造的主要阶段均需要对应的EDA工具作为支撑。
    发表于 09-28 14:31 953次阅读
    国产EDA“夹缝”生存 <b class='flag-5'>集成电路设计</b>和制造<b class='flag-5'>流程</b>

    Cadence射频集成电路解决方案

    和 N4PRF 制程射频设计参考流程,为移动、汽车、医疗保健和航空航天市场的雷达、5G 和 WiFi-7 无线应用开发经过优化且高度可靠的新一代 RFIC 设计。目前,双方的共同客户已开始在射频
    的头像 发表于 09-28 10:10 598次阅读

    师资培训 | 集成电路-华大九天模拟电路设计流程EDA工具系统师资培训圆满结束

    培训回顾—— 集成电路-华大九天模拟电路设计流程EDA工具系统师资培训 NEWS ” 8月12日至14日, 集成电路-华大九天模拟电路设计
    的头像 发表于 08-16 17:55 696次阅读
    师资培训 | <b class='flag-5'>集成电路</b>-华大九天模拟<b class='flag-5'>电路设计</b>全<b class='flag-5'>流程</b>EDA工具系统师资培训圆满结束

    Cadence 推出经过认证的创新背面实现流程,以支持 Samsung Foundry SF2 技术

    已在 SF2 测试芯片的成功流片中证实了其价值 中国上海,2023 年 7 月 10 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布推出一套完整的、经过认证的背面实现流程
    的头像 发表于 07-10 10:45 308次阅读
    Cadence 推出经过<b class='flag-5'>认证</b>的创新背面实现<b class='flag-5'>流程</b>,以支持 <b class='flag-5'>Samsung</b> <b class='flag-5'>Foundry</b> SF2 技术

    Cadence数字和定制/模拟流程通过Samsung Foundry的SF2、SF3工艺技术认证

    最新节点进行优化 中国上海, 2023 年 7 月 5 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布,其数字和定制/模拟流程已通过 Samsung Foundr
    的头像 发表于 07-05 10:12 417次阅读

    Cadence 数字和定制/模拟设计流程获得 Samsung Foundry SF2 和 SF3 工艺技术认证

    ,已针对最新节点进行优化 中国上海, 2023 年 7 月 5 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布,其数字和定制/模拟流程已通过 Samsung Found
    的头像 发表于 07-05 10:10 355次阅读

    Cadence Virtuoso Studio流程获得Samsung Foundry认证,支持先进工艺技术的模拟IP自动迁移

     Studio 现已支持经过认证的节点到节点设计迁移流程。 该流程Samsung Foundry 的先进节点兼容。Cadence 和
    的头像 发表于 07-04 10:10 519次阅读

    Cadence基于AI的Cadence Virtuoso Studio设计工具获得认证

    ● Samsung Foundry 有众多 PDK 系列,可搭配 Virtuoso Studio 用于简化模拟、定制和射频设计,最高支持 SF 2nm 技术 ● Virtuoso St
    的头像 发表于 06-30 10:08 779次阅读

    Cadence 与 Samsung Foundry 达成多年期协议以扩展其设计 IP 产品组合

    CDNS)近日宣布与 Samsung Foundry 签订一份多年期协议,扩大 Cadence 设计 IP 产品组合在 Samsung Found
    的头像 发表于 06-16 12:15 460次阅读
    Cadence 与 <b class='flag-5'>Samsung</b> <b class='flag-5'>Foundry</b> 达成多年期协议以扩展其设计 IP 产品组合

    EDA集成电路设计实现流程讲解

    外部世界是一个模拟世界,故所有需要与外部世界接口的部分都需要模拟集成电路,模拟集成电路将采集到的外部信息转化成0/1 交给数字集成电路运算处理,再将数字集成电路运算处理完的信号转化成模
    发表于 06-05 11:46 746次阅读
    EDA<b class='flag-5'>集成电路设计</b>实现<b class='flag-5'>流程</b>讲解