0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Samsung Foundry已认证CDNS 8nm射频集成电路设计参考流程

Cadence楷登 来源:Cadence楷登 作者:Cadence楷登 2022-10-17 15:08 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

8nm 射频集成电路流程支持射频集成电路设计过程的所有阶段,包括建模、兼顾电磁影响的 RF 仿真和完整签核验证流程

该流程加速了射频集成电路设计,有助于驱动广泛的 5G 应用

中国上海,2022 年 10 月 17 日 —— 楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日宣布,Samsung Foundry 已认证 8nm 射频集成电路设计参考流程,以开发 6GHz 以下至毫米波(mmWave)应用的 5G 射频集成电路。该流程采用先进的设计方法,具备独特的功能,有助于提高生产力,提供全面的电气分析并加快设计收敛,帮助客户一次性成功设计出高质量的射频集成电路。新流程将支持 Cadence 和 Samsung Foundry 的共同客户满足全球对 5G 客户端设备日益增长的需求,包括智能手机通信基础设施设备,如蜂窝基站。

利用该设计流程,客户可以针对使用三星 8nm RF 工艺技术设计的集成电路,快捷地对比电路前仿和识别设计时的电磁效应,并完成版图寄生参数提取的后仿结果。该 8nm 射频集成电路流程是三星最新推出的技术,进一步补充了其广泛的 RF 解决方案产品组合。

Cadence 是业界公认的先进节点 RFIC 设计、版图和验证领域的领导者。Cadence Virtuoso RF Solution 基于经过硅验证的仿真引擎,在时域和频域范围提供射频分析。8nm 射频集成电路设计参考流程中支持的 Cadence 产品包括:

Virtuoso ADE Product Suite

Spectre RF Simulator

Quantus Extraction Solution

Pegasus Physical Verification System

EMX Planar 3D solver

“在 Samsung Foundry,我们一直努力为客户提供功能丰富的高性能技术和高效的设计流程,”三星电子代工设计技术团队副总裁 Sang-Yoon Kim 说,“我们的技术与 Cadence 射频集成电路工具流程相辅相成,为低功耗、高性能的射频集成电路设计设定了新的标准,助力我们众多的共同客户开发出高质量的射频集成电路。”

“Cadence 始终致力于推动先进节点集成电路设计的创新,在过去十年中,我们一直是工艺技术发展的关键推动者,”Cadence 公司高级副总裁兼定制 IC 与 PCB 事业部总经理 Tom Beckley 表示,“在射频集成电路领域,我们也延续了这种技术创新和领导地位。Cadence 和三星有着共同的客户,他们都在寻找创新的集成电路设计解决方案,以便设计和交付面向 5G 应用的新一代射频集成电路。”

审核编辑:彭静
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 集成电路
    +关注

    关注

    5464

    文章

    12686

    浏览量

    375742
  • 射频
    +关注

    关注

    106

    文章

    6123

    浏览量

    173855
  • 蜂窝
    +关注

    关注

    0

    文章

    143

    浏览量

    25728

原文标题:Cadence 和 Samsung Foundry 合作认证面向 8nm 工艺技术的射频集成电路设计参考流程

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    集成电路版图设计的核心组成与关键步骤

    集成电路设计中,版图(Layout)是芯片设计的核心环节之一,指芯片电路的物理实现图。它描述了电路中所有元器件(如晶体管、电阻、电容等)及其连接方式在硅片上的具体布局。版图是将电路设计
    的头像 发表于 12-26 15:12 1109次阅读
    <b class='flag-5'>集成电路</b>版图设计的核心组成与关键步骤

    不同维度下半导体集成电路的分类体系

    半导体集成电路的分类体系基于集成度、功能特性、器件结构及应用场景等多维度构建,历经数十年发展形成多层次、多维度的分类框架,并随技术演进持续扩展新的细分领域。
    的头像 发表于 12-26 15:08 1141次阅读
    不同维度下半导体<b class='flag-5'>集成电路</b>的分类体系

    东莞理工学院“小眼睛科技杯”第四届集成电路设计与创新应用竞赛圆满落幕

    BASEDINNOVATION“小眼睛科技杯”集成电路设计与创新应用竞赛2025年11月23日,东莞理工学院第四届集成电路设计与创新应用竞赛于学术会议中心圆满落幕。本届竞赛由校团委、学生工作部
    的头像 发表于 12-08 08:03 582次阅读
    东莞理工学院“小眼睛科技杯”第四届<b class='flag-5'>集成电路设计</b>与创新应用竞赛圆满落幕

    奇捷科技邀您共赴ICCAD-Expo 2025

    奇捷科技 (Easy-Logic)将于2025年11月20日-21日参展2025集成电路发展论坛(成渝)暨三十一届集成电路设计业展览会。本届大会共设置1场高峰论坛、10场分论坛,主题囊括IC设计、EDA、IP、Foundry工艺
    的头像 发表于 11-17 15:29 451次阅读

    2.4 GHz CMOS WLAN 射频前端集成电路,带 PA、带旁路的 LNA 以及用于 WLAN 和蓝牙®信号功能的 SP3T 开关 skyworksinc

    电子发烧友网为你提供()2.4 GHz CMOS WLAN 射频前端集成电路,带 PA、带旁路的 LNA 以及用于 WLAN 和蓝牙®信号功能的 SP3T 开关相关产品参数、数据手册,更有2.4
    发表于 10-29 18:32
    2.4 GHz CMOS WLAN <b class='flag-5'>射频</b>前端<b class='flag-5'>集成电路</b>,带 PA、带旁路的 LNA 以及用于 WLAN 和蓝牙®信号功能的 SP3T 开关 skyworksinc

    你的芯片送达请签收 , 电子元器件 芯片 集成电路 IC .

    集成电路
    芯广场
    发布于 :2025年10月28日 17:37:41

    集成电路制造中薄膜刻蚀的概念和工艺流程

    薄膜刻蚀与薄膜淀积是集成电路制造中功能相反的核心工艺:若将薄膜淀积视为 “加法工艺”(通过材料堆积形成薄膜),则薄膜刻蚀可称为 “减法工艺”(通过材料去除实现图形化)。通过这一 “减” 的过程,可将
    的头像 发表于 10-16 16:25 3689次阅读
    <b class='flag-5'>集成电路</b>制造中薄膜刻蚀的概念和工艺<b class='flag-5'>流程</b>

    PDK在集成电路领域的定义、组成和作用

    PDK(Process Design Kit,工艺设计套件)是集成电路设计流程中的重要工具包,它为设计团队提供了与特定制造工艺节点相关的设计信息。PDK 是集成电路设计和制造之间的桥梁,设计团队依赖 PDK 来确保设计能够在晶圆
    的头像 发表于 09-08 09:56 3102次阅读

    ​三维集成电路的TSV布局设计

    在三维集成电路设计中,TSV(硅通孔)技术通过垂直互连显著提升了系统集成密度与性能,但其物理尺寸效应与寄生参数对互连特性的影响已成为设计优化的核心挑战。
    的头像 发表于 08-25 11:20 2797次阅读
    ​三维<b class='flag-5'>集成电路</b>的TSV布局设计

    华大九天Empyrean Liberal工具助力数字集成电路设计

    数字集成电路设计中,单元库和IP库宛如一块块精心打磨的“积木”,是数字IC设计的重要基础。从标准单元库(Standard Cell)、输入输出接口(I/O Interface)、存储器单元(如
    的头像 发表于 07-09 10:14 3066次阅读
    华大九天Empyrean Liberal工具助力数字<b class='flag-5'>集成电路设计</b>

    新思科技携手是德科技推出AI驱动的射频设计迁移流程

    新思科技与是德科技宣布联合推出人工智能(AI)驱动的射频设计迁移流程,旨在加速从台积公司N6RF+向N4P工艺的迁移,以满足当今要求严苛的无线集成电路应用对性能的需求。全新的射频设计迁
    的头像 发表于 06-27 17:36 1720次阅读

    CMOS超大规模集成电路制造工艺流程的基础知识

    本节将介绍 CMOS 超大规模集成电路制造工艺流程的基础知识,重点将放在工艺流程的概要和不同工艺步骤对器件及电路性能的影响上。
    的头像 发表于 06-04 15:01 3025次阅读
    CMOS超大规模<b class='flag-5'>集成电路</b>制造工艺<b class='flag-5'>流程</b>的基础知识

    掌握SMA插座原理图封装,提升电路设计可靠性

    的全流程质量管控体系,通过 ISO 9001 与 IATF 16949 双认证,为全球超 5000 家企业提供可靠的 SMA 插座解决方案。无论是电路设计新手还是
    的头像 发表于 06-04 09:08 878次阅读
    掌握SMA插座原理图封装,提升<b class='flag-5'>电路设计</b>可靠性

    通过交互式对称性校验提升集成电路设计流程

    在高性能集成电路 (IC) 设计领域,对称性不仅仅是一种美学偏好,同时也是确保器件正常运行的关键因素。尤其是在模拟和射频 (RF) 设计中,对称性设计有助于电性保持一致。然而,在 IC 设计中确保
    发表于 05-22 11:07 1524次阅读
    通过交互式对称性校验提升<b class='flag-5'>集成电路设计</b><b class='flag-5'>流程</b>