0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何巧妙利用PCB分层堆叠控制EMI辐射?

Torex产品资讯 来源:Torex产品资讯 作者:Torex产品资讯 2022-09-26 16:18 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

解决EMI问题的办法很多,现代的EMI抑制方法包括:利用EMI抑制涂层、选用合适的EMI抑制零配件和EMI仿真设计等。本文从最基本的PCB布板出发,讨论PCB分层堆叠在控制EMI辐射中的作用和设计技巧。

电源汇流排

在IC的电源引脚附近合理地安置适当容量的电容,可使IC输出电压的跳变来得更快。然而,问题并非到此为止。由于电容呈有限频率响应的特性,这使得电容无法在全频带上生成干净地驱动IC输出所需要的谐波功率。 除此之外,电源汇流排上形成的瞬态电压在去耦路径的电感两端会形成电压降,这些瞬态电压就是主要的共模EMI干扰源。我们应该怎么解决这些问题? 就我们电路板上的IC而言,IC周围的电源层可以看成是优良的高频电容器,它可以收集为干净输出提供高频能量的分立电容器所泄漏的那部份能量。此外,优良的电源层的电感要小,从而电感所合成的瞬态信号也小,进而降低共模EMI。 当然,电源层到IC电源引脚的连线必须尽可能短,因为数位信号的上升沿越来越快,最好是直接连到IC电源引脚所在的焊盘上,这要另外讨论。 为了控制共模EMI,电源层要有助于去耦和具有足够低的电感,这个电源层必须是一个设计相当好的电源层的配对。有人可能会问,好到什么程度才算好?问题的答案取决于电源的分层、层间的材料以及工作频率(即IC上升时间的函数)。通常,电源分层的间距是6mil,夹层是FR4材料,则每平方英寸电源层的等效电容约为75pF。显然,层间距越小电容越大。 上升时间为100到300ps的器件并不多,但是按照目前IC的发展速度,上升时间在100到300ps范围的器件将占有很高的比例。对于100到300ps上升时间的电路,3mil层间距对大多数应用将不再适用。那时,有必要采用层间距小于1mil的分层技术,并用介电常数很高的材料代替FR4介电材料。现在,陶瓷和加陶塑料可以满足100到300ps上升时间电路的设计要求。 尽管未来可能会采用新材料和新方法,但对于今天常见的1到3ns上升时间电路、3到6mil层间距和FR4介电材料,通常足够处理高端谐波并使瞬态信号足够低,就是说,共模EMI可以降得很低。本文给出的PCB分层堆叠设计实例将假定层间距为3到6mil。

电磁屏蔽

从信号走线来看,好的分层策略应该是把所有的信号走线放在一层或若干层,这些层紧挨着电源层或接地层。对于电源,好的分层策略应该是电源层与接地层相邻,且电源层与接地层的距离尽可能小,这就是我们所讲的“分层"策略。

PCB堆叠

什么样的堆叠策略有助于屏蔽和抑制EMI?以下分层堆叠方案假定电源电流在单一层上流动,单电压或多电压分布在同一层的不同部份。多电源层的情形稍后讨论。

4层板

4层板设计存在若干潜在问题。首先,传统的厚度为62mil的四层板,即使信号层在外层,电源和接地层在内层,电源层与接地层的间距仍然过大。 如果成本要求是第一位的,可以考虑以下两种传统4层板的替代方案。这两个方案都能改善EMI抑制的性能,但只适用于板上元件密度足够低和元件周围有足够面积(放置所要求的电源覆铜层)的场合。 第一种为首选方案,PCB的外层均为地层,中间两层均为信号/电源层。信号层上的电源用宽线走线,这可使电源电流的路径阻抗低,且信号微带路径的阻抗也低。 从EMI控制的角度看,这是现有的最佳4层PCB结构。第二种方案的外层走电源和地,中间两层走信号。该方案相对传统4层板来说,改进要小一些,层间阻抗和传统的4层板一样欠佳。 如果要控制走线阻抗,上述堆叠方案都要非常小心地将走线布置在电源和接地铺铜岛的下边。另外,电源或地层上的铺铜岛之间应尽可能地互连在一起,以确保DC和低频的连接性。

6层板

如果4层板上的元件密度比较大,则最好采用6层板。但是,6层板设计中某些叠层方案对电磁场的屏蔽作用不够好,对电源汇流排瞬态信号的降低作用甚微。下面讨论两个实例。 第一例将电源和地分别放在第2和第5层,由于电源覆铜阻抗高,对控制共模EMI辐射非常不利。不过,从信号的阻抗控制观点来看,这一方法却是非常正确的。 第二例将电源和地分别放在第3和第4层,这一设计解决了电源覆铜阻抗问题,由于第1层和第6层的电磁屏蔽性能差,差模EMI增加了。如果两个外层上的信号线数量最少,走线长度很短(短于信号最高谐波波长的1/20),则这种设计可以解决差模EMI问题。将外层上的无元件和无走线区域铺铜填充并将覆铜区接地(每1/20波长为间隔),则对差模EMI的抑制特别好。如前所述,要将铺铜区与内部接地层多点相联。 通用高性能6层板设计一般将第1和第6层布为地层,第3和第4层走电源和地。由于在电源层和接地层之间是两层居中的双微带信号线层,因而EMI抑制能力是优异的。该设计的缺点在于走线层只有两层。前面介绍过,如果外层走线短且在无走线区域铺铜,则用传统的6层板也可以实现相同的堆叠。 另一种6层板布局为信号、地、信号、电源、地、信号,这可实现高级信号完整性设计所需要的环境。信号层与接地层相邻,电源层和接地层配对。显然,不足之处是层的堆叠不平衡。 这通常会给加工制造带来麻烦。解决问题的办法是将第3层所有的空白区域填铜,填铜后如果第3层的覆铜密度接近于电源层或接地层,这块板可以不严格地算作是结构平衡的电路板。填铜区必须接电源或接地。连接过孔之间的距离仍然是1/20波长,不见得处处都要连接,但理想情况下应该连接。

10层板

由于多层板之间的绝缘隔离层非常薄,所以10或12层的电路板层与层之间的阻抗非常低,只要分层和堆叠不出问题,完全可望得到优异的信号完整性。要按62mil厚度加工制造12层板,困难比较多,能够加工12层板的制造商也不多。 由于信号层和回路层之间总是隔有绝缘层,在10层板设计中分配中间6层来走信号线的方案并非最佳。另外,让信号层与回路层相邻很重要,即板布局为信号、地、信号、信号、电源、地、信号、信号、地、信号。 这一设计为信号电流及其回路电流提供了良好的通路。恰当的布线策略是,第1层沿X方向走线,第3层沿Y方向走线,第4层沿X方向走线,以此类推。直观地看走线,第1层和第3层是一对分层组合,第4层和第7层是一对分层组合,第8层和第10层是最后一对分层组合。当需要改变走线方向时,第1层上的信号线应藉由“过孔"到第3层以后再改变方向。实际上,也许并不总能这样做,但作为设计概念还是要尽量遵守。 同样,当信号的走线方向变化时,应该藉由过孔从第8层和第10层或从第4层到第7层。这样布线可确保信号的前向通路和回路之间的耦合最紧。例如,如果信号在第1层上走线,回路在第2层且只在第2层上走线,那么第1层上的信号即使是藉由“过孔"转到了第3层上,其回路仍在第2层,从而保持低电感、大电容的特性以及良好的电磁屏蔽性能。 如果实际走线不是这样,怎么办?比如第1层上的信号线经由过孔到第10层,这时回路信号只好从第9层寻找接地平面,回路电流要找到最近的接地过孔(如电阻或电容等元件的接地引脚)。如果碰巧附近存在这样的过孔,则真的走运。 假如没有这样近的过孔可用,电感就会变大,电容要减小,EMI一定会增加。当信号线必须经由过孔离开现在的一对布线层到其他布线层时,应就近在过孔旁放置接地过孔,这样可以使回路信号顺利返回恰当的接地层。对于第4层和第7层分层组合,信号回路将从电源层或接地层(即第5层或第6层)返回,因为电源层和接地层之间的电容耦合良好,信号容易传输。

多电源层的设计

如果同一电压源的两个电源层需要输出大电流,则电路板应布成两组电源层和接地层。在这种情况下,每对电源层和接地层之间都放置了绝缘层。这样就得到我们期望的等分电流的两对阻抗相等的电源汇流排。如果电源层的堆叠造成阻抗不相等,则分流就不均匀,瞬态电压将大得多,并且EMI会急剧增加。 如果电路板上存在多个数值不同的电源电压,则相应地需要多个电源层,要牢记为不同的电源创建各自配对的电源层和接地层。在上述两种情况下,确定配对电源层和接地层在电路板的位置时,切记制造商对平衡结构的要求。

总结

鉴于大多数工程师设计的电路板是厚度62mil、不带盲孔或埋孔的传统印制电路板,本文关于电路板分层和堆叠的讨论都局限于此。厚度差别太大的电路板,本文推荐的分层方案可能不理想。此外,带盲孔或埋孔的电路板的加工制程不同,本文的分层方法也不适用。 电路板设计中厚度、过孔制程和电路板的层数不是解决问题的关键,优良的分层堆叠是保证电源汇流排的旁路和去耦、使电源层或接地层上的瞬态电压最小并将信号和电源的电磁场屏蔽起来的关键。 理想情况下,信号走线层与其回路接地层之间应该有一个绝缘隔离层,配对的层间距(或一对以上)应该越小越好。根据这些基本概念和原则,才能设计出总能达到设计要求的电路板。 现在,IC的上升时间已经很短并将更短,文章讨论的技术对解决EMI屏蔽问题是必不可少的。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4391

    文章

    23741

    浏览量

    420601
  • 印制电路板
    +关注

    关注

    14

    文章

    972

    浏览量

    42788
  • emi
    emi
    +关注

    关注

    54

    文章

    3864

    浏览量

    134064

原文标题:如何巧妙利用PCB分层堆叠控制EMI辐射?教你几招

文章出处:【微信号:gh_454737165c13,微信公众号:Torex产品资讯】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    如何巧妙甚至避免单片机的干扰问题

    平衡功耗与抗干扰能力。 2、利用数字电路降低阻抗 将I/O口与其他数字电路输出脚相连,利用数字电路的低阻抗特性,提升抗干扰能力。 在工业控制板中广泛应用数字电路,以达到最优性能并保护MCU
    发表于 11-26 06:48

    高速PCB设计EMI避坑指南:5个实战技巧

    一站式PCBA加工厂家今天为大家讲讲高速PCB设计EMI有什么规则?高速电路PCB设计EMI方法与技巧。在高速PCB设计中,电磁干扰(
    的头像 发表于 11-10 09:25 278次阅读
    高速<b class='flag-5'>PCB</b>设计<b class='flag-5'>EMI</b>避坑指南:5个实战技巧

    串扰如何影响信号完整性和EMI

    欢迎来到 “掌握 PCB 设计中的 EMI 控制” 系列的第六篇文章。本文将探讨串扰如何影响信号完整性和 EMI,并讨论在设计中解决这一问题的具体措施。
    的头像 发表于 08-25 11:06 8753次阅读
    串扰如何影响信号完整性和<b class='flag-5'>EMI</b>

    PCB板和三防漆分层脱离的原因

    PCB板与三防漆分层脱离的核心是两者附着力不足,主要原因可从五方面分析:一、PCB表面预处理不当三防漆附着力依赖与PCB表面的结合,表面异常会直接导致结合失效;表面存在污染物:残留助焊
    的头像 发表于 07-28 09:54 450次阅读
    <b class='flag-5'>PCB</b>板和三防漆<b class='flag-5'>分层</b>脱离的原因

    如何设计低EMIPCB

    设计印刷电路板(PCB)时,核心挑战之一是确保设计通过辐射和传导发射测试。这不仅是满足法规标准的关键,也能确保 PCB 在目标环境中正常运行,避免对其他设备和系统产生干扰。
    的头像 发表于 07-22 18:05 6380次阅读
    如何设计低<b class='flag-5'>EMI</b>的<b class='flag-5'>PCB</b>

    Spread Spectrum XO在医疗设备EMI控制中的关键应用

    通过使用扩频晶体振荡器(Spread Spectrum XO),医疗设备可有效降低EMI辐射,提升系统电磁兼容性。FCom富士晶振提供多款符合医疗标准的低EMI时钟解决方案。
    的头像 发表于 07-01 10:30 6611次阅读
    Spread Spectrum XO在医疗设备<b class='flag-5'>EMI</b><b class='flag-5'>控制</b>中的关键应用

    如何通过优化元件布局有效降低EMI

    在 “掌握 PCB 设计中的 EMI 控制” 系列的第二篇文章中,我们将深入探讨维持低电磁干扰(EMI)的关键概念之一。
    的头像 发表于 06-16 16:34 4274次阅读
    如何通过优化元件布局有效降低<b class='flag-5'>EMI</b>

    PCB分层爆板的成因和预防措施

    在电子设备中,高性能印刷电路板(PCB)就如同精密的 “千层蛋糕”,然而,当出现层间黏合失效,也就是 “分层爆板” 问题时,轻则导致信号失真,重则使整板报废。接下来,SGS带您深入了解分层爆板的成因、检测技术以及预防措施。
    的头像 发表于 05-17 13:53 2240次阅读

    HDMI接口辐射问题解决

    。 整改前测试数据如下: ** 整改措施** : 对于HDMI2.0辐射问题,一般从PCB布线阻抗控制改善,电路上有共模电感和电容,但共模电感效果有限,为什么呢,因为HDMI接口的辐射
    发表于 05-06 14:40

    DCDC BUCK通过加RC Snubber解决EMI辐射超标的仿真和实测数据分析

    )和EMS(Electromagnetic Susceptibility,电磁耐受性)两种。 EMI电磁干扰是指电子设备在工作中产生的干扰,可以通过传导和辐射对设备的其它部分或者外部的其它设备造成干扰
    发表于 04-27 15:44

    PCB设计:在真实世界里的EMI控制

    内容设计很多EMI基础知识,是EMI工程师很好的教材,对于其他电子行业技术人员了解如何做好EMI设计也有很大的帮助。 纯分享贴,有需要可以直接下载附件获取文档! (如果内容有帮助可以关注、点赞、评论支持一下哦~)
    发表于 04-19 13:44

    EMI(干扰)和EMS(抗扰)基础知识与整改流程

    ,要求具备“即使受到EMI,也不会引起误动作等问题”的耐受能力,多与Immunity(耐受性、抗扰度、排除能力)成对使用。EMI和EMS这两大项中又包括许多小项目,EMI主要测试项:RE(产品
    发表于 03-28 13:28

    巧妙利用电源变压器

    电源变压器的巧妙利用,使用电源变压器的一些技巧。
    发表于 02-24 16:13 1次下载

    开关电源PCB板的EMI抑制与抗干扰设计

    开关电源PCB板的EMI抑制与抗干扰设计 引言 印制电路板(PCB)是电子产品的重要部件之一, 是电子元器件的支撑体,是电子元器件电气连接的提供者。而所有开关电源设计的最后一步就是PCB
    的头像 发表于 01-17 10:35 4140次阅读
    开关电源<b class='flag-5'>PCB</b>板的<b class='flag-5'>EMI</b>抑制与抗干扰设计

    高速PCB设计EMI防控手册:九大关键步骤详解

    一站式PCBA智造厂家今天为大家讲讲高速PCB设计EMI有什么规则?高速PCB设计EMI九大关键规则。随着电子产品信号上升沿时间的缩短和信号频率的提高,电磁干扰(
    的头像 发表于 12-24 10:08 870次阅读