0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

小芯片封装技术的挑战与机遇

科技讯息 来源:科技见闻网 作者:科技见闻网 2022-08-10 13:25 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

2022年8月9-11日,作为引领全球电子封装技术的重要会议之一,第二十三届电子封装技术国际会议(ICEPT 2022)在大连召开。长电科技董事、首席执行长郑力出席会议并发表题为《小芯片封装技术的挑战与机遇》的主题演讲。

近年来随着物联网、大数据、5G通讯、AI与智能制造等技术的不断突破创新,业内对于外型更轻薄、数据传输速率更快、功率损耗更小,以及成本更低的芯片需求大幅提高,小芯片(Chiplet)技术受到行业越来越多的关注。郑力在《小芯片封装技术的挑战与机遇》演讲中表示,先进封装的出现让业界看到了通过封装技术推动芯片高密度集成、性能提升、体积微型化和成本下降的巨大潜力,成为推动集成电路产业发展的关键力量之一。

pYYBAGLzQUSAXv2rAAC8Nw8OaIw43.jpeg

Chiplet通过把不同裸芯片(Die)的能力模块化,利用新的设计、互联、封装等技术集成形成一个系统芯片。高性能计算、人工智能汽车电子、医疗、通信等市场上“火热”的应用场景中都有Chiplet高密度集成推动的解决方案。

郑力认为,基于时代对算力需求的提升,Chiplet成为集成电路微系统集成进程中的一条普通而必然的路径。目前,Chiplet在设计与测试、产业链协作、标准化等方面面临挑战。

Chiplet是一个系统工程,涉及到芯片设计、晶圆制造、封装、测试等多个环节,从封测的角度讲,核心在于如何真正在封装中优化布局以获得更佳性能。同时,芯片堆叠技术的发展也必然要求芯片互联技术的进化和新的多样化的互联标准。今年3月,旨在推动Chiplet接口规范标准化的UCIe(Universal Chiplet Interconnect Express)产业联盟成立。长电科技作为中国大陆芯片成品制造领域的领军企业已加入UCIe产业联盟。

Chiplet先进封装需要高密度互连,封装本身不再只是封装单个芯片,必须综合考虑布局、芯片和封装的互联等问题,这使得高密度、异构集成技术成为行业的热点。半导体行业正在支持各种类型的Chiplet封装,例如2.5D、3D、SiP等技术。

应市场发展之需,长电科技于2021年推出了XDFOI™多维先进封装技术,该技术就是一种面向Chiplet的极高密度、多扇出型封装高密度异构集成解决方案,其利用协同设计理念实现了芯片成品集成与测试一体化,涵盖2D、2.5D、3D集成技术,能够为客户提供从常规密度到极高密度,从极小尺寸到极大尺寸的一站式服务。

不久前,“长电微电子晶圆级微系统集成高端制造项目”正式开工。该项目是长电科技进一步整合全球高端技术资源,瞄准芯片成品制造尖端领域,提升客户服务能力的重大战略举措。XDFOI™多维先进封装技术也将成为这一高端制造项目的产能重点之一。

郑力表示:“先进封装,或者说芯片成品制造,可能成为后摩尔时代的重要颠覆性技术之一,特别是后道制造在产业链中的地位愈发重要,有望成为集成电路产业的新的制高点。芯片成品制造将深刻地改变集成电路产业链形态,并驱动包括芯片设计、晶圆制造、装备、材料等产业链上下游共同发生革命性变化,全产业链更紧密的协同发展的趋势愈发明显。”

审核编辑 黄昊宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片封装
    +关注

    关注

    13

    文章

    604

    浏览量

    32080
  • 长电科技
    +关注

    关注

    5

    文章

    387

    浏览量

    33351
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    台积电CoWoS平台微通道芯片封装液冷技术的演进路线

    台积电在先进封装技术,特别是CoWoS(Chip on Wafer on Substrate)平台上的微通道芯片液冷技术路线,是其应对高性能计算和AI
    的头像 发表于 11-10 16:21 1864次阅读
    台积电CoWoS平台微通道<b class='flag-5'>芯片</b><b class='flag-5'>封装</b>液冷<b class='flag-5'>技术</b>的演进路线

    国产芯片的崛起:机遇挑战并存

           近年来,国产芯片的发展成为全球科技产业关注的焦点。在中美科技竞争加剧和全球供应链不稳定的背景下,中国芯片产业的自主化进程不仅关乎经济安全,更是国家科技竞争力的重要体现。尽管面临技术封锁
    的头像 发表于 07-07 16:42 1006次阅读

    瑞之辰:国产电源管理芯片的未来充满机遇挑战

    厂商迎来了前所未有的发展机遇,同时也面临着诸多挑战。为了抓住这一机遇,国内厂商正沿着多条路径加速推进国产替代进程。首先,在技术攻坚方面,厂商们致力于提升电源管理集
    的头像 发表于 05-29 11:29 1049次阅读
    瑞之辰:国产电源管理<b class='flag-5'>芯片</b>的未来充满<b class='flag-5'>机遇</b>与<b class='flag-5'>挑战</b>

    芯片封装技术革新背后的利弊权衡

    芯片封装(MCP)技术通过将逻辑芯片、存储芯片、射频芯片等异构模块集成于单一
    的头像 发表于 04-07 11:32 1693次阅读
    多<b class='flag-5'>芯片</b><b class='flag-5'>封装</b>:<b class='flag-5'>技术</b>革新背后的利弊权衡

    基于RK芯片的主板定制化:挑战机遇与发展趋势

    重要地位。因此,基于RK芯片的主板定制化也成为了一个备受关注的领域,其中蕴含着巨大的机遇,同时也面临着诸多挑战。本文将深入探讨基于RK芯片的主板定制化的概念、优势
    的头像 发表于 03-27 14:50 970次阅读
    基于RK<b class='flag-5'>芯片</b>的主板定制化:<b class='flag-5'>挑战</b>、<b class='flag-5'>机遇</b>与发展趋势

    全面剖析倒装芯片封装技术的内在机制、特性优势、面临的挑战及未来走向

    半导体技术的日新月异,正引领着集成电路封装工艺的不断革新与进步。其中,倒装芯片(Flip Chip)封装技术作为一种前沿的
    的头像 发表于 03-14 10:50 1491次阅读

    全球驱动芯片市场机遇挑战

    日前,在CINNO Research举办的“全球驱动芯片市场机遇挑战”会员线上沙龙中,CINNO Research首席分析师周华以近期行业密集的资本动作为切口,揭开了显示驱动芯片市场
    的头像 发表于 03-13 10:51 1560次阅读

    板状天线:智能时代下的挑战机遇并存

    深圳安腾纳天线|板状天线:智能时代下的挑战机遇并存
    的头像 发表于 03-13 09:02 1002次阅读

    芯片封装与焊接技术

          芯片封装与焊接技术。      
    的头像 发表于 01-06 11:35 1053次阅读
    <b class='flag-5'>芯片</b><b class='flag-5'>封装</b>与焊接<b class='flag-5'>技术</b>

    一文解析多芯片封装技术

    、人工智能、通信等领域的核心基础。多芯片封装技术已经成为集成电路产业的关键方向之一。其优势在于提升性能、节省空间和支持多样化应用。然而,该技术仍面临着基板制造、热管理、电源传输等多方面
    的头像 发表于 12-30 10:36 1771次阅读
    一文解析多<b class='flag-5'>芯片</b><b class='flag-5'>封装</b><b class='flag-5'>技术</b>