0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Verilog HDL语言的数据类型和运算符

FPGA之家 来源:FPGA之家 作者:FPGA之家 2022-07-04 10:50 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

1、标志符

标识符可以是一组字母、数字、下划线和$符号的组合,且标识符的第一个字符必须是字母或者下划线。另外,标识符区分大小写。要注意的是Verilog HDL定义了一系列保留字作为关键字,但只要小写的关键字才是保留字,所以对于不确定是否为保留字,可以将标识符首字母大写。

2、数据类型

1、wire型

Verilog程序模块中输入、输出信号类型默认时自定义为wire型。

wire型信号的定义格式如下:

wire[n-1:0] 数据名1,数据名2,。..数据名N;

总共定义了N条线,每条线的位宽为n。

2、reg型

reg是寄存器数据类型的关键字,是数据存储单元的抽象,通过赋值语句可以改变寄存器存储的值。reg型数据常用来表示always模块内的指定信号,在always块内被赋值的每一个信号都必须定义为reg型。

reg型信号的定义格式如下:

wire[n-1:0] 数据名1,数据名2,。..数据名N;

总共定义了N个寄存器变量,每条线的位宽为n。

3、memory型

Verilog通过对reg型变量建立数组来对存储器建模,memory型通过扩展reg型数据的地址范围来达到二维数组的效果。其定义的格式如下:

reg[n-1:0] 存储器名 [m-1:0];

其中,reg[n-1:0]定义了每一个存储器中每一个存储单元的大小;存储器后面的[m-1:0]则定义了存储器的大小。

eg:reg [15:0] ROMA [7:0];

即定义了一个存储位宽为16位,存储深度为8的一个存储器。

要注意的是,一个n位的寄存器可以在一条赋值语句中直接进行赋值,而一个完整的存储器则不行。如果要对memory型存储单元进行读写,则必须要指明地址。

4、parameter型

在Verilog HDL中用parameter来定义常量。

parameter型信号的定义格式如下:

parameter 参数名1=数据名1;

3、模块端口

1、input:模块从外界读取数据的接口,在模块内不可写。

2、output:模块往外界送出数据的接口,在模块内不可读。

3、inout:可读取数据也可送出数据,数据可双向流动。

4、常量集合

Verilog HDL有四种基本数值:

(1)0:逻辑0或“假”;

(2)1:逻辑1或“真”;

(3)x:未知;

(4)z:高阻。

1、整数

整数型可以按如下两种方式书写:简单的十进制数格式及基数表示格式。

(1)简单的十进制数格式

eg:45 -46

负数以补码表示。

(2)基数表示格式

基数表示的整数格式为:

[长度]‘基数 数值

eg:6’b9 5‘o9 9’d6

2、实数

(1)十进制计数法

eg:2.0 16539.236

(2)科学计数法

eg:235.12e2 5e-4

其中,e与E相同。

3、字符串

字符串是双引号内的字符序列,字符串不能分成多行书写。字符串是8位ASCLL值的序列。

eg:reg[1:8*7]Char;

Char=“counter”

5、运算符和表达式

1、基本算术运算符

包含:+、-、*、/、%

其中,取模运算(%)结果的符号位和模运算的第一个操作数的符号保持一致(按照无符号进行运算,再对结果添加符号)。

2、赋值运算符

赋值运算分为连续赋值和过程赋值两种。

(1)连续赋值

连续赋值语句只能用来对线网型变量进行赋值,而不能对寄存器变量进行赋值,在实际使用时,有以下几种应用:

I.对标量线网型赋值

wire a,b;

assign a=b;

II.对矢量线网型赋值

wire [7:0] a,b;

assign a=b;

III.对矢量线网型中的某一位赋值

wire [7:0] a,b;

assign a[3]=b[1];

IV.对矢量线网型中的某几位赋值

wire [7:0] a,b;

assign a[3:0]=b[3:0];

V.对任意拼接的线网型赋值

wire a,b;

wire [1:0] c;

assign c={a,b};

(2)过程赋值

过程赋值主要用于两种结构化模块(initial模块和always模块)中的赋值语句,在过程块中只能使用过程赋值语句,不能出现连续赋值语句。其中,赋值操作符有两种:“=”和“《=”,分别代表阻塞赋值和非阻塞赋值。

过程赋值语句只能对寄存器类型的变量(reg、integer、real和time)进行操作。对于存储器类型,只能对指定地址单元的整个字进行赋值,不能对其中某些位单独赋值。

3、关系运算符

关系运算符共8种:》、》=、《、《=、==(逻辑相等)、!=(逻辑不相等)、===(实例相等)、!==(实例不相等)。

实例算子===和!==可以比较含有X和Z的操作数。

4、逻辑运算符

(1)&& 逻辑与

(2)|| 逻辑或

(3)!逻辑非

5、条件运算符

三目运算符,格式如下:

y = x ? a : b;

若第一个操作数y=x为True,算子返回第二个操作数a,否则返回第三个操作数b。

6、位运算符

按位进行逻辑运算,共有7中逻辑运算符:

~非、&与、|或、^异或、^~同或、~&与非、|~或非。

如果两个操作数的长度不相等,将会对较短的数高位补零,使输出结果的长度与位宽较长的操作数的长度保持一致。

7、移位运算符

左移《《一位相当于乘2,右移一位相当于除2.

s《《N表示左移N位,且都用0来填补移出的空位。

8、一元约简运算符

单目运算符。其运算过程为:首先将操作数的第一位与第二位进行与、或、非运算;然后再将结果和第三位进行与、或、非运算,以此类推,直至最后一位。

eg:reg [3:0] s1;

reg s2;

s2=&s1;

原文标题:Verilog HDL语言(1) : Verilog HDL语言的数据类型和运算符

文章出处:【微信公众号:FPGA之家】欢迎添加关注!文章转载请注明出处。

审核编辑:彭静
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 寄存器
    +关注

    关注

    31

    文章

    5588

    浏览量

    129035
  • 运算符
    +关注

    关注

    0

    文章

    173

    浏览量

    11939
  • Verilog HDL
    +关注

    关注

    17

    文章

    126

    浏览量

    51324

原文标题:Verilog HDL语言(1) : Verilog HDL语言的数据类型和运算符

文章出处:【微信号:zhuyandz,微信公众号:FPGA之家】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    C语言自动类型转换

    是通过定义类型转换运算来实现的。其一般形式为: (数据类型) (表达式) 其作用是把表达式的运算结果强制转换成类型说明
    发表于 11-25 08:04

    C语言强制类型转换

    强制类型转换是通过定义类型转换运算来实现的。其一般形式为: (数据类型) (表达式) 其作用是把表达式的运算结果强制转换成
    发表于 11-24 06:32

    C语言宏拼接运算符典型使用

    在C语言中,##运算符(称为[size=16.002px]标记拼接运算符)用于宏定义中将两个标记(token)拼接成一个新的标记。它在预处理阶段处理,常用于动态生成变量名、函数名或类型
    发表于 11-20 08:27

    复杂的软件算法硬件IP核的实现

    中的运算符有对应关系。 结构域负责将功能域中的各个基本功能单元按特定的顺序和方式连接起来,通常被实现为一个由有限状态机控制的数据通路,该结构与C 语言的流程控制语句相对应。 以一个简单的加法组合逻辑为例
    发表于 10-30 07:02

    第4章 C语言基础以及流水灯的实现(4.3 4.4)

    4.3 C语言基本运算符 小学数学学过加、减、乘、除等运算符号以及四则混合运算,而这些运算符号在C语言
    的头像 发表于 10-29 15:30 177次阅读

    使用Simulink自动生成浮点运算HDL代码(Part 1)

    引言 想要实现浮点运算功能,如果自己写Verilog代码,需要花费较多的时间和精力。好在Simulink HDL Coder工具箱提供了自动代码生成技术。下图展示了HDL Coder如
    发表于 10-22 06:48

    SQL 通用数据类型

    SQL 通用数据类型 数据库表中的每个列都要求有名称和数据类型。Each column in a database table is required to have a name and a
    的头像 发表于 08-18 09:46 571次阅读

    《ESP32S3 Arduino开发指南》第三章 C/C++语言基础

    基础,由于篇幅有限,在此仅对C/C++语言基础进行简单介绍。本章将分为如下9个小节:3.1 数据类型3.2 运算符3.3 表达式3.4 数组3.5 字符串3.6 注释3.7 顺序结构3.8 选择结构
    发表于 06-10 09:20

    新概念51单片机C语言教程入门、提高、开发、拓展全攻略

    1.6 单片机的C51基础知识介绍 1.6.1 利用C语言开发单片机的优点 1.6.2 C51中的基本数据类型 1.6.3 C51数据类型扩充定义 1.6.4 C51中常用的头文件 1.6.5 C51
    发表于 04-15 13:57

    FPGA Verilog HDL语法之编译预处理

    Verilog HDL语言和C语言一样也提供了编译预处理的功能。“编译预处理”是Verilog HDL
    的头像 发表于 03-27 13:30 1085次阅读
    FPGA <b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>语法之编译预处理

    一文详解Verilog HDL

    Verilog HDL(Hardware Description Language)是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字系统建模。现实生活中多用于专用集成电路
    的头像 发表于 03-17 15:17 3768次阅读
    一文详解<b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>

    必看!15个C语言常见陷阱及避坑指南

      C语言虽强大,但隐藏的“坑”也不少!稍不留神就会导致程序崩溃、数据异常。本文整理15个高频陷阱,助你写出更稳健的代码!   陷阱1:运算符优先级混淆  问题:运算符优先级不同可能导
    的头像 发表于 03-16 12:10 1373次阅读

    全套C语言培训资料—PPT课件

    全套C语言培训资料,共427页,13个章节:C语言概述、程序的灵魂—算法、数据类型 & 运算符与表达式、顺序程序设计、选择结构程序设计、循环控制、数组、函数、预处理命令、指针、
    发表于 03-12 14:50

    labview数据类型与PLC 数据类型之间的转换(来自于写入浮点数到汇川 PLC中的数据转换关键的修改)

    为32位无符号整型U32 2、将U32拆分为两个U16,分高低位写入PLC 3、在PLC中,将低位寄存器设置为浮点数数据类型 4、结果:PLC中一直无法正确转换。 原因及解决方法: 1、labview
    发表于 02-24 19:01

    Verilog与VHDL的比较 Verilog HDL编程技巧

    理解。 VHDL :VHDL 的语法更接近于 Ada 语言,它是一种更正式的语言,具有丰富的数据类型和结构。VHDL 支持数据流、行为和结构化三种描述方式。 2. 可读性和可维护性
    的头像 发表于 12-17 09:44 2678次阅读