0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

仿真工具重振大型SoC中的功耗分析

星星科技指导员 来源:嵌入式计算设计 作者:Mentor Graphics 2022-06-19 11:52 次阅读

在新的电力电子时代,更高功率的开关被集成到大型片上系统 (SoC) 设计中,传统方法正被更复杂的结构所取代。这不可避免地增加了设计的复杂性,在这里,下一代仿真工具可以帮助设计人员更详细、更准确地预测系统、RTL 和门级的功耗。

FinFET工艺技术的出现,带来了静态泄漏的重大改进;然而,动态功率仍然是智能设备和数据中心芯片的主要关注点。因此,一种新模型正在出现,它在仿真期间绘制开关活动并将信息传递给功率分析工具。

1. 传统的功率分析包括分两步执行的基于文件的流程。

传统的功耗估计方法采用基于文件的流程,该流程被馈送到功耗分析工具中。模拟器或仿真器以开关活动交换格式 (SAIF) 文件或信号数据库文件(如 FSDB 或 VCD)跟踪开关活动。这些文件被馈送到功率估计工具,以找出平均和峰值功率使用。

这种方法适用于具有几百万门的较小芯片,但对于较大的 SoC 设计,文件变得难以管理。因此,功耗估算工具读取和处理这些文件需要很长时间,有时无法处理大文件。

替换基于文件的流程

Mentor Graphics 的 Veloce 仿真系统使工程师能够准确预测大型芯片的功耗,首先消除基于文件的两步流程,然后将仿真器与功耗分析工具紧密集成。

Veloce 电源应用程序(在实际操作系统和应用程序行为的帮助下)识别并缩放产生功率峰值的开关活动。它甚至包括识别可能威胁电源设计的开关活动时间框架。与基于文件的功率图表(可能需要一周多的时间才能生成 1 亿门设计的活动图)不同,Veloce 只需 15 分钟即可完成任务。

电源设计的下一阶段是找出这些峰值在芯片设计中出现的位置以及导致它们的原因。输入动态读取波形API,它将当前基于 SAIF/FSDB/VCD 文件的方法替换为从仿真器到功率估计工具的实时流式切换数据。开关数据直接提供给功率分析工具(Ansys 的 PowerArtist),而不是通过文件传递。

2. Mentor 的 Veloce 仿真器通过将动态读取波形 API 与功率分析工具集成,提供准确的门级功率分析。

总体而言,Veloce 电源应用程序和动态读取波形 API 有助于在系统级别进行更高效的电源分析,这是基于文件的流程无法实现的。恰当的例子:Veloce 仿真器与功耗分析运行时集成的早期用户见证了 5 到 10 倍的性能提升。这很强大。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • soc
    soc
    +关注

    关注

    38

    文章

    3740

    浏览量

    215641
  • 仿真器
    +关注

    关注

    14

    文章

    988

    浏览量

    82983
  • API
    API
    +关注

    关注

    2

    文章

    1379

    浏览量

    60982
收藏 人收藏

    评论

    相关推荐

    功耗优化已经成为SoC设计成功与否的关键因素了吗?

    片上系统(SoC)的低功耗设计方法这几年已经发生了翻天覆地的变化。从简单的时钟门控和电压调节,到今天复杂多样的策略和工具SoC的能效得到了全方位提升。
    的头像 发表于 01-22 17:10 176次阅读

    瑞萨推出其首款集成闪存的双核低功耗蓝牙SoC

    全球半导体解决方案供应商瑞萨电子(TSE:6723)今日宣布推出DA14592低功耗蓝牙(LE)片上系统(SoC),成为瑞萨功耗最低、体积最小的多核(Cortex-M33、Cortex-M0+
    的头像 发表于 01-19 16:37 631次阅读

    CST—EMC(电磁兼容)仿真分析工具

    、高效的3D EM仿真工具之一。而EMC仿真贯穿产品开发全周期,从PCB的电源完整性和信号完整性分析,到线缆线束的串扰及辐射情况,再到机箱机壳的屏蔽性能效果,以及整车的EMC测试等,都
    的头像 发表于 01-10 15:04 1054次阅读
    CST—EMC(电磁兼容)<b class='flag-5'>仿真</b>及<b class='flag-5'>分析</b><b class='flag-5'>工具</b>

    PCB仿真软件有哪些?PCB仿真软件是如何进行LAYOUT仿真的?

    工程师优化电路布局和设计。 以下是一些常用的PCB仿真软件: 1. Altium Designer:这是一款综合性的PCB设计软件,具有强大的仿真功能,包括信号完整性分析功耗
    的头像 发表于 11-24 14:51 6200次阅读

    英诺达发布RTL级功耗分析工具助推IC高能效设计

    英诺达发布了自主研发的EnFortius®凝锋®RTL级功耗分析工具,可以在IC设计流程早期对电路设计进行优化。
    的头像 发表于 11-01 10:28 346次阅读

    英诺达发布RTL级功耗分析工具,助推IC高能效设计

    (摘要:英诺达发布了自主研发的EnFortius®凝锋®RTL级功耗分析工具,可以在IC设计流程早期对电路设计进行优化。) (2023年11月1日,四川成都)英诺达(成都)电子科技有限公司发布
    发表于 11-01 09:51 151次阅读

    Arm使用PowerPro的输入限定方法

    随着 SoC 设计的复杂性与日俱增,SoC 的系统级功耗估算的重要性显著提高。系统级 RTL 功耗分析有助于在设计阶段的早期确定最坏情况下的
    的头像 发表于 10-28 09:39 264次阅读
    Arm使用PowerPro的输入限定方法

    SoC底层软件低功耗系统设计与实现》阅读笔记

    本帖最后由 缪靠斯兔 于 2023-10-18 12:51 编辑 花了一些时间阅读完了这本《SoC底层软件低功耗系统设计与实现》,收获良多,行业前辈的SOC底层软件的设计和调试经验,着实可贵
    发表于 10-18 03:27

    在线设计和仿真工具入门指南

    电子发烧友网站提供《在线设计和仿真工具入门指南.pdf》资料免费下载
    发表于 09-20 09:45 0次下载
    在线设计和<b class='flag-5'>仿真</b><b class='flag-5'>工具</b>入门指南

    适用于SoC600的CoreSight访问工具(CSAT600)用户指南1.0版

    用于SoC600的CoreSight访问工具(CSAT600)提供对ARM调试接口架构规范ADIV6.0或CoreSight SoC-600目标的访问。 CSAT600工具用于在Cor
    发表于 08-16 07:20

    【书籍评测活动NO.19】 SoC底层软件低功耗系统设计与实现

    余年经验总结,底层软件低功耗领域里程碑作品(2)系统剖析SoC底层软件低功耗系统的设计、实现与定制化,全面讲解低功耗的知识点以及各种低功耗
    发表于 07-28 11:09

    如何挑选合适的电路仿真软件工具

    微电子及集成电路技术发展日新月异,离不开EDA电子电路仿真软件的支持。每天不知有多少电路设计及验证者,使用着各种电路仿真软件工具。俗话说,工欲善其事必先利其器,如何挑选合适的电路仿真
    的头像 发表于 06-25 16:37 3133次阅读

    超强SiC仿真工具大揭秘!

    点击蓝字 关注我们 现代电力电子产品不断向更高频、更高效、更高密度、更高压化的趋势发展,给系统产品设计带来挑战。为加快设计周期,降低设计复杂性,各种仿真工具应运而生。然而,目前的仿真工具
    的头像 发表于 06-14 19:15 481次阅读
    超强SiC<b class='flag-5'>仿真</b><b class='flag-5'>工具</b>大揭秘!

    锁相环(PLL)电路设计及仿真分析

    本文以SoC中的PLL为例,对PLL电路进行设计和仿真
    的头像 发表于 06-02 15:25 5050次阅读
    锁相环(PLL)电路设计及<b class='flag-5'>仿真</b><b class='flag-5'>分析</b>

    英诺达再发低功耗EDA工具,将持续在该领域发力

    " 英诺达EnFortius®凝锋低功耗系列EDA软件又新增一款门级功耗分析工具GPA,该工具可以快速精确地计算门级
    发表于 04-25 10:03 809次阅读
    英诺达再发低<b class='flag-5'>功耗</b>EDA<b class='flag-5'>工具</b>,将持续在该领域发力