0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

使用Hi-Z缓冲器简化高性能模拟前端设计

德州仪器 来源:德州仪器 作者:德州仪器 2022-02-15 10:46 次阅读

为了可靠地捕获高频信号和快速瞬态脉冲,示波器和有源探头等宽带宽数据采集系统需要满足以下要求的高性能模拟前端(AFE)信号链。

(至少)支持1 VPP信号,以确保高信噪比。

支持直流到500MHz的高输入阻抗(高阻态),以防止加载待测器件。

提供低噪声和低失真,以保持高信号保真度。

提供高直流精度。

克服这些设计难题的一种方法是建立基于复合环路的方案,使低频和高频信号链交错,以获得直流精度和较宽的大信号带宽。

由于部署满足系统要求的基于复合环路的电路非常复杂,工程师通常需要设计定制的应用特定集成电路(ASIC)或使用多个分立式元件,如图1所示。这两种方案都存在弊端,包括需要专门的ASIC专业知识,同时还会增加设计复杂性。这两种方案还需要在性能和成本方面进行权衡:分立式实施比ASIC成本低,但不符合性能等级的要求。

使用Hi-Z缓冲器简化高性能模拟前端设计

图1:具有精密放大器模拟前端的分立式缓冲器复合环路

本文将探讨与全新BUF802 Hi-Z缓冲器单芯片实施相比,分立式缓冲器复合环路实施存在的设计难题。

分立式缓冲器复合环路架构

图1中Hi-Z AFE的分立式实施使用在复合环路中配置的精密放大器和基于分立式结型场效应晶体管(JFET)的源极跟随器电路。环路将输入信号分离为低频和高频分量,通过两个不同的电路将两个分量传递到输出(传输功能),并将它们重新组合,呈现为净输出信号,如图2所示。

使用Hi-Z缓冲器简化高性能模拟前端设计

图2:分立式复合环路低频和高频路径

低频路径提供了网络转输功能良好的直流精度,而基于JFET源极跟随器的高频路径为网络传输功能提供了较宽的大信号带宽以及低噪声和低失真。图2所示电路的一个主要难题是实现两条路径的顺利交错,以确保平坦的频率响应。两条路径的传输功能中的任何不匹配都将导致网络传输功能频率响应中断,从而丧失信号保真度。

复合环路架构的目标

在直流或低频下,CHF(高频电容器)处于开路状态,电压输出(VOUT)由低频路径中的精密放大器控制。α和β电阻网络之比可控制直流或低频增益。

在高频下,由于增益带宽产品的限制,CHF短路和精密放大器会用尽带宽。分立式缓冲器充当JFET源,负-正-负发射极跟随器确定VOUT。在图3中,分立式缓冲器级称为增益(G),用于确定高频路径增益。

使用Hi-Z缓冲器简化高性能模拟前端设计

图3:分立式缓冲器复合环路架构

在中频下,由于低频和高频路径可确定输出,因此为了确保平坦的频率响应,请务必对极点和零点的单独增益和交互进行调优。由于具有相同的分量,中频下的增益均衡难以实现,CHF和RHF(高频电阻)将确定低频和高频路径的极点,如图4所示。

使用Hi-Z缓冲器简化高性能模拟前端设计

图4:分立式缓冲器频率响应

复合环路应具有平坦的频率响应和较高的交叉频率区域,以便降低1/f噪声并实现快速过驱恢复。

分立式实施的复杂性

由于低频路径和高频路径相互依赖(如图5所示),为实现平坦的频率响应,CHF和CF(补偿电容器)的值达到了数十纳法。但这些值致使交叉频率范围从几十赫兹达到几百赫兹,因而限制了信号链的直流噪声性能。

使用Hi-Z缓冲器简化高性能模拟前端设计

图5:低频和高频路径的相互依赖

以分立方式实施复合环路的另一难题是精密放大器开环增益的极点以及由RHF和CHF 组成的电阻器-电容器网络的极点会导致低频路径中形成双极点网络,从而导致不稳定。在精密放大器(图3中名为“γ网络”)上实施附加网络可以针对这种不稳定现象提供补偿,但为了实现更平坦的频率响应,还需要进行调优,这就导致在工作范围内建立平坦的频率响应时的复杂性进一步增加。

使用BUF802实施复合环路

实施分立式复合环路的主要限制之一是低频和高频路径之间相互依赖,并需要增加γ网络进行补偿,而TI的全新BUF802高阻态缓冲器在器件中内置了辅助路径。将精密放大器的输出连接到辅助路径会形成复合环路,同时可确保低频和高频路径之间相互隔离。隔离不同频率的路径可建立更高交叉频率的区域,并且无需γ网络和补偿电路。低频和高频信号分量在BUF802内部重新组合,在OUT引脚上重新呈现,如图6所示。

使用Hi-Z缓冲器简化高性能模拟前端设计

图6:具有内部BUF802的复合环路精密放大器

结语

BUF802等集成式Hi-Z缓冲器有助于解决基于复合环路实施的复杂难题。BUF802的集成保护功能(如输入/输出钳位)有助于保护信号链中的后续级,减少过驱恢复时间和输入电容,并提高系统可靠性。

考虑在当下应用场景中使用AFE时,您还必须考虑未来的测量需求,未来通常需要更高的带宽。BUF802具备的功能和优势可显著提高测量精度,确保系统设计投资可满足未来测试要求。

其他资源

BUF802数据表的第1节提供了为实现平坦的频率响应选择分立式元件的详细分析和计算。

适用于高速示波器和宽带数字转换器的8GSPS模拟前端参考设计说明了复合环路AFE设计中BUF802的性能以及测量分析功能。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 缓冲器
    +关注

    关注

    6

    文章

    1566

    浏览量

    44870
  • 模拟
    +关注

    关注

    7

    文章

    1413

    浏览量

    83652
  • AFE
    AFE
    +关注

    关注

    6

    文章

    140

    浏览量

    120832
收藏 人收藏

    评论

    相关推荐

    带差分输入和HI-Z模式的DIRECTPATH™立体声耳机放大器TPA6135A2数据表

    电子发烧友网站提供《带差分输入和HI-Z模式的DIRECTPATH™立体声耳机放大器TPA6135A2数据表.pdf》资料免费下载
    发表于 03-19 10:16 0次下载
    带差分输入和<b class='flag-5'>HI-Z</b>模式的DIRECTPATH™立体声耳机放大器TPA6135A2数据表

    矽力杰高性能20路PCIe时钟缓冲器

    等应用已集成越来越多的PCIe终端,矽力杰新一代高性能PCIe时钟缓冲器SQ82100可以为系统提供20路超低附加抖动的LP-HCSL参考时钟,能够简化系统布局,进一步提高
    的头像 发表于 12-20 08:19 318次阅读
    矽力杰<b class='flag-5'>高性能</b>20路PCIe时钟<b class='flag-5'>缓冲器</b>

    AD7328的模拟输入端是不是必须加缓冲器?

    单端模式下,AD7328模拟输入端是不是必须加缓冲器缓冲器选什么型号
    发表于 12-06 06:52

    AD7175-2真轨到轨缓冲器应用指南

    电子发烧友网站提供《AD7175-2真轨到轨缓冲器应用指南.pdf》资料免费下载
    发表于 11-28 11:46 1次下载
    AD7175-2真轨到轨<b class='flag-5'>缓冲器</b>应用指南

    请问如何将缓冲器与AD8221搭配使用 ?

    我想在一项应用中使用ad8221 ad8221,目的是放大接收自2个电极的不同电位。为消除高频噪声,我在仪表放大器输入前使用了一个RC滤波,您认为在滤波和放大器输入之间使用一个电压缓冲器是否会更好。在此情况下,您建议使用哪种
    发表于 11-24 07:19

    使用ADAS1000系列模拟前端简化心电图(ECG)设计

    电子发烧友网站提供《使用ADAS1000系列模拟前端简化心电图(ECG)设计.pdf》资料免费下载
    发表于 11-08 15:53 0次下载
    使用ADAS1000系列<b class='flag-5'>模拟</b><b class='flag-5'>前端</b><b class='flag-5'>简化</b>心电图(ECG)设计

    电子元件性能下降,如何才能保护您的模拟前端呢?

    电子元件性能下降,如何才能保护您的模拟前端呢?
    的头像 发表于 11-02 16:24 347次阅读
    电子元件<b class='flag-5'>性能</b>下降,如何才能保护您的<b class='flag-5'>模拟</b><b class='flag-5'>前端</b>呢?

    如何设计和使用缓冲器

      引言:一位朋友要求更一期Snubber的详细介绍,这个拖更好久了,今天就补上!切断电路中的电流时,电路中的杂散电感会导致电压急剧增加,缓冲器电路提供保护,以抑制这个浪涌电压,吸纳在关闭时发生
    的头像 发表于 09-26 15:53 757次阅读
    如何设计和使用<b class='flag-5'>缓冲器</b>

    三态输出的缓冲器有哪些用途?

    三态输出的缓冲器有哪些用途? 三态输出缓冲器是一种电子元件,其主要作用是将一个输入信号转换成一个可以控制多个输出设备的信号。这种缓冲器可以被用于一系列的应用,包括数码电路、计算机、消费电子设备、通信
    的头像 发表于 09-21 15:55 1941次阅读

    为什么共漏级又称为源极跟随器、电压缓冲器

    为什么共漏级又称为源极跟随器、电压缓冲器?共源共栅级又称为电流缓冲器?  共漏级、共源共栅级等是电子电路中常见的两种基本放大电路,它们最常见的应用是作为电压或电流缓冲器。在这篇文章中,我们将详细介绍
    的头像 发表于 09-21 15:52 1822次阅读

    IP_Leaflet:LVDS IO缓冲器

    IP_Leaflet:LVDS IO缓冲器
    发表于 07-04 19:02 0次下载
    IP_Leaflet:LVDS IO<b class='flag-5'>缓冲器</b>

    MAX13256的缓冲器设计

    MAX13256具有可调过流门限,用于短路保护。不幸的是,这个阈值使得使用标准方法为设备设计缓冲器变得困难。本应用笔记介绍了如何为MAX13256设计电压缓冲器,同时考虑限流特性。
    的头像 发表于 06-25 14:22 661次阅读
    MAX13256的<b class='flag-5'>缓冲器</b>设计

    高性能时钟缓冲器HMC7043介绍

    HMC7043是一种高性能时钟缓冲器,用于为具有并行或串行(JESD204B型)接口的高速数据转换器分配超低相位噪声参考。
    的头像 发表于 05-31 10:47 1825次阅读

    芯炽科技推出八通道16位200kSPS ADC SC1467,具有1MΩ模拟输入阻抗的输入缓冲器

    八通道16位200kSPS ADC SC1467,具有1MΩ模拟输入阻抗的输入缓冲器
    发表于 05-04 16:14 473次阅读
    芯炽科技推出八通道16位200kSPS ADC SC1467,具有1MΩ<b class='flag-5'>模拟</b>输入阻抗的输入<b class='flag-5'>缓冲器</b>

    源跟随器作为缓冲器的使用

        对于共源级的分析指出,在给定的电源电压下,要获得更高的电压增益,负载阻抗必须尽可能大。如果这种电路驱动一个低阻抗负载,为了使增益的损失小到可以忽略不计,需要在放大器的后面放置一个“缓冲器”。源跟随器(也可以称为共源级放大器)就可以起到一个电压缓冲器的作用。
    的头像 发表于 04-26 11:24 3391次阅读
    源跟随器作为<b class='flag-5'>缓冲器</b>的使用