这几年,台积电在半导体工艺上一路策马扬鞭,春风得意,能够追赶的也只有三星了,但是后者的工艺品质一直饱受质疑。
IEEE ISSCC国际固态电路大会上,三星(确切地说是Samsung Foundry)又首次展示了采用3nm工艺制造的芯片,是一颗256Mb(32MB)容量的SRAM存储芯片,这也是新工艺落地传统的第一步。
在三星路线图上,14nm、10nm、7nm、3nm都是全新工艺节点,其他则是升级改善型,包括11/8/6/5/4nm等等。
三星将在3nm工艺上第一次应用GAAFET(环绕栅极场效应晶体管)技术,再次实现了晶体管结构的突破,比现在的FinFET立体晶体管又是一大飞跃。
GAAFET技术又分为两种类型,一是常规GAAFET,使用纳米线(nanowire)作为晶体管的鳍(fin),二是MBCFET(多桥通道场效应晶体管),使用的鳍更厚更宽一些,称之为纳米片(nanosheet)。
三星的第一颗3nm SRAM芯片用的就是MBCFET,容量256Mb,面积56平方毫米,最令三星骄傲的就是超低功耗,写入电压只需要区区0.23V,这要感谢MBCFET的多种省电技术。
按照三星的说法,3GAE工艺相比于其7LPP,可将晶体管密度增加最多80%,性能提升最多30%,或者功耗降低最多50%。
或许,这可以让三星更好地控制芯片功耗、发热,避免再出现所谓的“翻车”。
三星3nm预计明年投入量产,但尚未公布任何客户。
台积电方面,3nm继续使用FinFET技术,号称相比于5nm晶体管密度增加70%,性能可提升11%,或者功耗可降低27%,预计今年晚些时候投入试产,明年量产,客户包括除了苹果、AMD、NVIDIA、联发科、赛灵思、博通、高通等,甚至据说Intel也会用。
责任编辑:lq6
-
芯片
+关注
关注
463文章
54412浏览量
469163 -
半导体
+关注
关注
339文章
31222浏览量
266419 -
晶体管
+关注
关注
78文章
10439浏览量
148580
发布评论请先 登录
Cadence在CES 2026成功演示3nm eUSB2V2 PHY IP解决方案
三星力争2030年量产1nm芯片,引入“fork sheet”新结构
台积电拟投资170亿,在日本建设3nm芯片工厂
三星陶瓷电容的电压系数对性能有何影响?
全球首款2nm芯片被曝准备量产 三星Exynos 2600
三星最新消息:三星将在美国工厂为苹果生产芯片 三星和海力士不会被征收100%关税
鲁大师7月新机性能/流畅/AI榜:荣耀折叠扛起性能大旗,OPPO中端机上演流畅逆袭
曝三星S26拿到全球2nm芯片首发权 三星获特斯拉千亿芯片代工大单
三星代工大变革:2nm全力冲刺,1.4nm量产延迟至2029年
下一代高速芯片晶体管解制造问题解决了!
回收三星S21指纹排线 适用于三星系列指纹模组
跨越摩尔定律,新思科技掩膜方案凭何改写3nm以下芯片游戏规则
三星首次展示了3nm工艺制造芯片,电压只需0.23V
评论