应用场景:
支持全带宽PCIE4.0子卡测试(向下兼容)
主要特点
阻抗一致性优越,差分阻抗85Ω±5%。
极低的插入损耗。
各通道skew差异小于±2ps。
SI性能优化至16Gbps,符合PCIE4.0协议。
高性能SMP连接器,最大带宽支持到60Ghz。
自动码型切换,测试码型实时显示。
产品描述
迪赛康PCIE4.0 CBB(Compliance Base Board)测试夹具支持PCIE1.0~4.0数据测试,板载PCIE X16插槽,支持X1,X4,X8,X16的板卡测试。单板采用SMP高速连接器与仪器连接,并支持PCIE1.0~4.0的多种码型切换和码型显示,板卡机械尺寸为150*200mm。
2.产品设计
PCIE 4.0 CBB是测试基板,被测的插卡设备插入CBB上的对应槽位,SMP线缆从示波器接至CBB上的相应测试点。测试单板可以通过ATX连接器或者DC圆形连接器从外部供电。
CBB夹具测试单板全部走微带线,无打孔,阻抗设计控制在差分85欧姆,包含3db,6db和13db校准线。采用高速SMP接头与仪器连接(最大带宽支持60Ghz)
CBB单板可以在测试中通过按钮自动切换码型,支持从PCIE1.0到PCIE4.0的多种码型切换,还可以调整和随时复位码型,双方向对称显示。
3. 产品测试
测试仪器:KEYSIGHT 网络分析仪 E5071C(300khz—20Ghz)
通过同轴线缆和SMP转接线连接单板校准线,测试单板实际差分阻抗
经测试,CBB单板阻抗均在85Ω±5%范围内。
通过同轴线缆和SMP转接线连接单板校准线,测试单板插入损耗和回波损耗。
责任编辑:lq
-
连接器
+关注
关注
102文章
15917浏览量
145321 -
SMP
+关注
关注
0文章
80浏览量
20686 -
PCIe
+关注
关注
16文章
1420浏览量
87530
原文标题:SI-list【中国】PCIE4.0 CBB(Compliance Base Board) Test Fixture
文章出处:【微信号:si-list,微信公众号:高频高速研究中心】欢迎添加关注!文章转载请注明出处。
发布评论请先 登录
PCIe 5.0市场加速渗透,PCIe 6.0研发到来
Xilinx高性能NVMe Host控制器IP+PCIe 3.0软核控制器IP,纯逻辑实现,AXI4和AXI4-Stream DMA接口,支持PCIe 3.0和4.0
Xgig CEM 8通道内插器模块JDSU
致钛tiplus7100 为什么不走pcie4.0传输模式
加速PCIe 5产品设计和测试
井芯微电子PCIe 4.0/3.0交换芯片的六大优势
一站式定制芯片及IP供应商灿芯半导体推出PCIe 4.0 PHY IP
PCIe协议分析仪能测试哪些设备?
M8040A/M8199助力数据中心收发信机测试
VIAVI 16GTps PCI4.0多模块分析仪器适用于被测设备与协议分析仪之间的数据信号连接
VIAVI Xgig4K-PCIe-X4-FL飞行引导插入器适用于PCIE4.0在被测设备和VIAVI协议分析仪机箱箱之间提供数据信号连接

迪赛康PCIE4.0 CB测试夹具支持PCIE1.0~4.0数据测试
评论