0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

关于layout与PCB的29个基本关系

电子设计 来源:电子设计 作者:电子设计 2022-02-21 11:40 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

由于开关电源的开关特性,容易使得开关电源产生极大的电磁兼容方面的干扰,作为一个电源工程师、电磁兼容工程师,或则一个 PCB layout 工程师必须了解电磁兼容问题的原因已经解决措施,特别是 layout 工程师,需要了解如何避免脏点的扩大,本文主要介绍了电源 PCB 设计的要点。

layout与PCB的29个基本关系

1、几个基本原理:任何导线都是有阻抗的;电流总是自动选择阻抗最小的路径;辐射强度和电流、频率、回路面积有关;共模干扰和大 dv/dt 信号对地互容有关;降低 EMI 和增强抗干扰能力的原理是相似的。

2、布局要按电源、模拟、高速数字及各功能块进行分区。

3、尽量减小大 di/dt 回路面积,减小大 dv/dt 信号线长度(或面积,宽度也不宜太宽,走线面积增大使分布电容增大,一般的做法是:走线的宽度尽量大,但要去掉多余的部分),并尽量走直线,降低其隐含包围区域,以减小辐射。

4、感性串扰主要由大 di/dt 环路(环形天线),感应强度和互感成正比,所以减小和这些信号的互感(主要途径是减小环路面积、增大距离)比较关键;容性串扰主要由大 dv/dt 信号产生,感应强度和互容成正比,所有减小和这些信号的互容(主要途径是减小耦合有效面积、增大距离,互容随距离的增大降低较快)比较关键。

5、尽量利用环路对消的原则来布线,进一步降低大 di/dt 回路的面积,如图 1 所示(类似双绞线利

用环路对消原理提高抗干扰能力,增大传输距离):

pIYBAGAHujCAO4utAABdwFs4oZ0489.jpg

图 1 ,环路对消( boost 电路的续流环)

6、降低环路面积不仅降低了辐射,同时还降低了环路电感,使电路性能更佳。

7、降低环路面积要求我们精确设计各走线的回流路径。

8、当多个 PCB 通过接插件进行连接时,也需要考虑使环路面积达到最小,尤其是大 di/dt 信号、高频信号或敏感信号。最好一个信号线对应一条地线,两条线尽量靠近,必要时可以用双绞线进行连接(双绞线每一圈的长度对应于噪声半波长的整数倍)。如果大家打开电脑机箱,就可以看到主板到前面板 USB 接口就是用双绞线进行连接,可见双绞线连接对于抗干扰和降低辐射的重要性。

9、对于数据排线,尽量在排线中多安排一些地线,并使这些地线均匀分布在排线中,这样可以有效降低环路面积。

10、有些板间连接线虽然是低频信号,但由于这些低频信号中含有大量的高频噪声(通过传导和辐射),如果没有处理好,也很容易将这些噪声辐射出去。

11、布线时首先考虑大电流走线和容易产生辐射的走线。

12、开关电源通常有 4 个电流环:输入、输出、开关、续流,(如图 2 )。其中输入、输出两个电流环几乎为直流,几乎不产生 emi ,但容易受干扰;开关、续流两个电流环有较大的 di/dt ,需要注意。

pIYBAGAHum-AUDoKAABZjxRAlAI777.jpg

图 2 , Buck 电路的电流环

13、mos ( igbt )管的栅极驱动电路通常也含有较大的 di/dt 。

14、在大电流、高频高压回路内部不要放置小信号回路,如控制、模拟电路,以避免受到干扰。

15、减小易受干扰(敏感)信号回路面积和走线长度,以减小干扰。

16、小信号走线远离大 dv/dt 信号线(比如开关管的 C 极或 D 极,缓冲 (snubber) 和钳位网络),以降低耦合,可在中间铺地(或电源,总之是常电位信号)进一步降低耦合,铺地和地平面要良好接触。小信号走线同时也要尽量远离大 di/dt 的信号线,防止感性串扰。小信号走线最好不要走到大 dv/dt 信号的下方。小信号走线背面如果能够铺地(同性质地),也能降低耦合到的噪声信号。

17、比较好的做法是,在这些大 dv/dt 、 di/dt 信号走线(包括开关器件的 C/D 极、开关管散热器)的周围和背面铺地,将上下两层铺地用过孔连接,并将此地用低阻抗走线接到公共接地点(通常为开关管的 E/S 极,或取样电阻)。这样可以减小辐射 EMI 。要注意,小信号地一定不能接到此屏蔽地上,否则会引入较大干扰。大 dv/dt 走线通常会通过互容将干扰耦合到散热器及附近的地,最好将开关管散热器接到屏蔽地上,采用表贴开关器件也会降低互容,从而降低耦合。

18、易产生干扰的走线最好不要使用过孔,它会通过过孔干扰过孔所穿过的所有层。

19、屏蔽可以降低辐射 EMI ,但由于增大了对地的电容,会使传导 EMI (共模,或非本征差模)有所增大,不过只要屏蔽层接地得当,不会增大很多。实际设计中可权衡考虑。

20、要防止共阻抗干扰,采用一点接地,电源从一点引出。

21、开关电源通常有三种地:输入电源大电流地、输出电源大电流地、小信号控制地,地的连接方法见如下示意图:

pIYBAGAHuqyAThMxAAA2mSHvQdo525.jpg

pIYBAGAHuuuATgA1AABG6fpvlEA343.jpg

pIYBAGAHuymAPr7XAABEq9VHGGo717.jpg

22、接地时首先应先判断地的性质,再进行连接。采样及误差放大的地通常应当接到输出电容的负极,采样信号通常应从输出电容的正极取出,小信号控制地和驱动地通常要分别接到开关管的 E/S 极或取样电阻上,防止共阻抗干扰。通常 IC 的控制地和驱动地不单独引出,此时取样电阻到上述地的引线阻抗必须尽量小,最大程度减小共阻抗干扰,提高电流采样的精度。

23、输出电压采样网络最好靠近误差放大器,而不是靠近输出端,这是由于低阻抗信号比高阻抗信号更不容易受到干扰,采样走线对要尽量相互靠近以减小拾取到的噪声。

24、布局注意电感要远离,并相互垂直,以减小互感,尤其是储能电感和滤波电感。

25、布局注意高频电容和低频电容并联使用时,高频电容靠近使用者。

26、低频干扰一般为差模( 1M 以下),高频干扰一般为共模,通常通过辐射耦合。

27、如果高频信号被耦合到输入引线,很容易形成 EMI (共模),可在输入引线接近电源处套一个磁环,如果 EMI 降低就表明存在此问题。解决此问题的方法是,降低耦合或降低电路的 EMI 。如果高频噪声没有被过滤干净而传导到输入引线,也会形成 EMI (差模),此时套磁环不能解决问题,在输入引线接近电源处串两个高频电感(对称),如果 EMI 降低就表明存在此问题。解决此问题的方法是改善滤波,或采用缓冲、钳位等手段减小高频噪声的产生。

28、差模和共模电流的测量:

o4YBAGAHu2eAa1BAAABCbaHKN_o445.jpg

29、EMI 滤波器要尽量靠近进线,进线的走线要尽量短,尽量减小 EMI 滤波器前后级的耦合。进线最好用机壳地进行屏蔽(方法如上所述)。输出 EMI 滤波器也要作类似处理。尽量拉开进线和高 dv/dt 信号走线的距离,在布局上要加以考虑。

审核编辑:何安

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4391

    文章

    23742

    浏览量

    420752
  • Layout
    +关注

    关注

    15

    文章

    418

    浏览量

    73276
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    SAW 滤波器 PCB Layout 与 ESD 小技巧总结

    各位坛友好,最近在做射频前端的时候,专门系统看了一篇关于 SAW 滤波器 PCB 布局和 ESD 防护 的技术文章,感觉对实战布板挺有帮助,自己做了点整理和补充,也分享出来给大家一起讨论。 原文
    发表于 11-27 10:51

    PCB设计与打样的6大核心区别,看完少走3月弯路!

    )是电子产品开发中两紧密相关但目的和流程不同的环节,主要区别体现在目标、流程、侧重点、成本与时间等方面,具体如下:   PCB设计和打样之间的区别 1. 目标不同 PCB设计: 核心目标是将电路
    的头像 发表于 11-26 09:17 235次阅读
    <b class='flag-5'>PCB</b>设计与打样的6大核心区别,看完少走3<b class='flag-5'>个</b>月弯路!

    为什么PCB Layout设计不可忽视?影响电子设备的关键因素

    一站式PCBA加工厂家今天为大家讲讲为何重视PCB Layout设计?PCB Layout设计核心流程。PCB
    的头像 发表于 07-31 09:22 622次阅读

    初级工程师PCB设计技巧(PPT版)

    目录第一章:PCB 概述第二章:PCB 设计流程及PCB Layout 设计第三章: PROTEL 常用操作第四章: PCB
    发表于 06-26 15:50

    PCB Layout热设计指导

    PCB热设计学习资料搬运……
    发表于 06-06 16:52 8次下载

    PCB Layout 约束管理,助力优化设计

    本文重点PCBlayout约束管理在设计中的重要性Layout约束有助避免一些设计问题设计中可以使用的不同约束在PCB设计规则和约束管理方面,许多设计师试图采用“一刀切”的方法,认为同样的规则设定
    的头像 发表于 05-16 13:02 822次阅读
    <b class='flag-5'>PCB</b> <b class='flag-5'>Layout</b> 约束管理,助力优化设计

    Layout基础教程

    SketchUp 的布局工具云云,心想也没多大用处,于是,就删了。 但是,因为一次偶然的机会,我重新打开了它,认识了它,了解了它,最后喜欢上了它。LayOut 使用简单,但是它本身绝非那么简单
    发表于 04-01 14:56

    PCB Layout中的三种走线策略

    布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过Layout得以实现并验证,由此可见,布线在高速PCB
    发表于 03-13 11:35

    【免费送,全新AD25(入门+进阶)两套 PCB Layout视频教程 】张飞实战电子x志博PCB:携手共创PCB学习新征程

    PCB,这两位行业内的佼佼者,果断抓住时代机遇,强势联手,立志重塑PCBLayout学习生态,为电子领域人才培养开辟新路径---即将大量推出更多的Layout
    的头像 发表于 03-06 19:34 1012次阅读
    【免费送,全新AD25(入门+进阶)两套 <b class='flag-5'>PCB</b> <b class='flag-5'>Layout</b>视频教程 】张飞实战电子x志博<b class='flag-5'>PCB</b>:携手共创<b class='flag-5'>PCB</b>学习新征程

    PCB Layout 工程师总结!25张图讲透PCB接地设计技巧!

    关于 PCB 接地设计、PCB接地技巧、PCB 接地处理。 一、什么是接地?虽然说这个问题看起来有点蠢,但不同类型的接地之间还是有区别的。电气接地是一
    发表于 03-06 15:13

    推荐必看!PCBLayout设计要点

    PCB的布局和走线在射频电路中占据举足轻重的作用,影响整个PCB的设计性能,甚至是整个产品的性能。在绘制完成原理图后,开始绘制PCB前,首先要确认绘制的PCB是几层板子,射频一般建议是
    的头像 发表于 02-13 19:34 2223次阅读
    推荐必看!<b class='flag-5'>PCB</b>板<b class='flag-5'>Layout</b>设计要点

    电路板 LayoutPCB 过孔设计规则

    本文要点传统通孔的使用位置和方法。盲孔、埋孔和微孔的构造和使用方法。管理PCB设计中的过孔。电路板可能包含数以千计的走线、焊盘和孔,用于在器件引脚之间传导信号和输送电源。电路板layout设计师
    的头像 发表于 02-11 11:34 1909次阅读
    电路板 <b class='flag-5'>Layout</b> 的 <b class='flag-5'>PCB</b> 过孔设计规则

    有几个关于ADC电路layout的疑问求解

    我有几个关于ADC电路layout的疑问。 很多工程师建议delta-sigma类型的AD芯片的数字地引脚和模拟地引脚都接到模拟地,通信接口用数字隔离器隔离。 这意思就是说AD芯片要放在模拟地平
    发表于 01-10 07:04

    AN29-关于DC-DC转换器的一些想法

    电子发烧友网站提供《AN29-关于DC-DC转换器的一些想法.pdf》资料免费下载
    发表于 01-08 13:57 0次下载
    AN<b class='flag-5'>29</b>-<b class='flag-5'>关于</b>DC-DC转换器的一些想法

    PCB Layout在HDC2010底部是怎么处理?是打一大孔?还是做焊盘接地?

    HDC2010 的传感元件位于器件底部,请问下,这种PCB Layout在HDC2010底部是怎么处理?是打一大孔?还是做焊盘接地?
    发表于 12-20 13:21