0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

台积电开发SoIC新3D封装技术,中芯国际考虑跟随

电子工程师 来源:日经亚洲 作者:日经亚洲 2020-12-30 15:17 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

据日经亚洲评论报道,台积电正与谷歌等美国科技巨头合作,开发新的芯片封装技术。新3D SoIC 封装技术。 随着摩尔定律放缓,缩小晶体管之间的空间变得越来越困难,封装技术的创新变得尤为重要。 台积电现正采用一种名为SoIC的新3D技术,垂直与水平地进行芯片封裝,可以将处理器、内存和传感器等几种不同类型的芯片堆叠和连接在一起。这种方法使整个芯片组更小,更强大,更节能。

知情人士向日经新闻透露,台积电计划在其正在台湾苗栗市兴建的芯片封装厂使用其新型3D堆叠技术。消息人士称,谷歌和AMD将成为其首批SoIC芯片的客户,并将帮助台积电对这些芯片进行测试和认证。该工厂的建设计划明年完工,将于2022年开始大规模生产。 知情人士表示,台积电当然不会试图取代所有传统的芯片封装厂商,但它的目标是服务于那些处于金字塔顶端的高端客户,这样那些财力雄厚的芯片开发商,如苹果、谷歌、AMD和英伟达,就不会把台积电留给竞争对手。 另一位芯片封装行业专家表示:“这些新的芯片堆叠技术需要先进的芯片制造专业知识以及大量的计算机模拟来实现精确的堆叠,因此传统芯片封装供应商很难介入。”

知情人士告诉日经,谷歌计划将SolC工艺生产的芯片用于自动驾驶系统和其他应用。谷歌在设计自己的芯片方面相对较新,目前在其数据中心服务器中用于人工智能计算。 另据多名消息人士透露,中芯国际也在考虑建立类似的先进芯片封装能力,并已向台积电的一些供应商订购设备,以运营一条小规模的先进封装生产线。 台积电拒绝就具体客户置评,但对日经表示,由于计算任务比过去更加多样化,要求也更高,半导体和封装技术有必要共同发展。客户对先进芯片封装服务的需求正在增加。

原文标题:中芯国际发力封装

文章出处:【微信公众号:5G半导体】欢迎添加关注!文章转载请注明出处。

责任编辑:haq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    462

    文章

    53539

    浏览量

    459157
  • 中芯国际
    +关注

    关注

    27

    文章

    1447

    浏览量

    67609
  • 台积电
    +关注

    关注

    44

    文章

    5787

    浏览量

    174770
  • 封装
    +关注

    关注

    128

    文章

    9142

    浏览量

    147894

原文标题:中芯国际发力封装

文章出处:【微信号:Smart6500781,微信公众号:SEMIEXPO半导体】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    CoWoS平台微通道芯片封装液冷技术的演进路线

    在先进封装技术,特别是CoWoS(Chip on Wafer on Substrate)平台上的微通道芯片液冷
    的头像 发表于 11-10 16:21 1869次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>CoWoS平台微通道芯片<b class='flag-5'>封装</b>液冷<b class='flag-5'>技术</b>的演进路线

    详解先进封装的混合键合技术

    在先进封装, Hybrid bonding( 混合键合)不仅可以增加I/O密度,提高信号完整性,还可以实现低功耗、高带宽的异构集成。它是主要3D封装平台(如
    的头像 发表于 09-17 16:05 1137次阅读
    详解先进<b class='flag-5'>封装</b><b class='flag-5'>中</b>的混合键合<b class='flag-5'>技术</b>

    AD 3D封装库资料

     AD  PCB 3D封装
    发表于 08-27 16:24 2次下载

    看点:在美建两座先进封装厂 博通十亿美元半导体工厂谈判破裂

    两座先进的封装工厂将分别用于导入 3D 垂直集成的SoIC工艺和 CoPoS 面板级大规模 2.5D 集成技术。 据悉
    的头像 发表于 07-15 11:38 1559次阅读

    西门子与合作推动半导体设计与集成创新 包括N3P N3C A14技术

    西门子和在现有 N3P 设计解决方案的基础上,进一步推进针对台 N
    发表于 05-07 11:37 1263次阅读

    最大先进封装厂AP8进机

    。改造完成后AP8 厂将是目前最大的先进封装厂,面积约是此前 AP5 厂的四倍,无尘室面积达 10 万平方米。
    的头像 发表于 04-07 17:48 2005次阅读

    西门子数字化工业软件与开展进一步合作

    西门子数字化工业软件宣布与进一步开展合作,基于西门子先进的封装集成解决方案,提供经过认证的
    的头像 发表于 02-20 11:13 888次阅读

    3D打印XPR技术对于打印效果的影响?

    我是3D打印设备的制造商,我想具体了解下3D打印XPR技术对于打印效果的影响? 或者是否能提供对应的专利信息以备查阅
    发表于 02-18 07:59

    AMD或首采COUPE封装技术

    知名分析师郭明錤发布最新报告,指出台在先进封装技术方面取得显著进展。报告显示,
    的头像 发表于 01-24 14:09 1214次阅读

    扩大先进封装设施,南科等地将增建新厂

    为了满足市场上对先进封装技术的强劲需求,正在加速推进其CoWoS(Chip-on-Wafer-on-Substrate)等先进
    的头像 发表于 01-23 10:18 831次阅读

    2.5D3D封装技术介绍

    整合更多功能和提高性能是推动先进封装技术的驱动,如2.5D3D封装。 2.5D/
    的头像 发表于 01-14 10:41 2629次阅读
    2.5<b class='flag-5'>D</b>和<b class='flag-5'>3D</b><b class='flag-5'>封装</b><b class='flag-5'>技术</b>介绍

    消息称3nm、5nm和CoWoS工艺涨价,即日起效!

    )计划从2025年1月起对3nm、5nm先进制程和CoWoS封装工艺进行价格调整。 先进制程2025年喊涨,最高涨幅20% 其中,对3nm、5nm等先进制程技术订单涨价,涨幅在
    的头像 发表于 01-03 10:35 1023次阅读

    2025年起调整工艺定价策略

    近日,据台湾媒体报道,随着AI领域对先进制程与封装产能的需求日益旺盛,计划从2025年1月起,针对其3nm、5nm以及先进的CoWoS
    的头像 发表于 12-31 14:40 1308次阅读

    消息称完成CPO与先进封装技术整合,预计明年有望送样

    12月30日,据台湾经济日报消息称,近期完成CPO与半导体先进封装技术整合,其与博通共同开发
    的头像 发表于 12-31 11:15 880次阅读

    CoWoS封装A1技术介绍

    进步,先进封装行业的未来非常活跃。简要回顾一下,目前有四大类先进封装3D = 有源硅堆叠在有源硅上——最著名的形式是利用
    的头像 发表于 12-21 15:33 4355次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>CoWoS<b class='flag-5'>封装</b>A1<b class='flag-5'>技术</b>介绍