0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB的设计误区盘点,避开这些成为大神

454398 来源:alpha007 作者:alpha007 2022-11-30 15:11 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

一:这板子的 PCB 设计要求不高,就用细一点的线,自动布吧

点评:自动布线必然要占用更大的 PCB 面积,同时产生比手动布线多好多倍的过孔,在批量很大的产品中,PCB 厂家降价所考虑的因素除了商务因素外,就是线宽和过孔数量,它们分别影响到 PCB 的成品率和钻头的消耗数量,节约了供应商的成本,也就给降价找到了理由。

二:这些总线信号都用电阻拉一下,感觉放心些。

点评:信号需要上下拉的原因很多,但也不是个个都要拉。上下拉电阻拉一个单纯的输入信号,电流也就几十微安以下,但拉一个被驱动了的信号,其电流将达毫安级,现在的系统常常是地址数据各 32 位,可能还有 244/245 隔离后的总线及其它信号,都上拉的话,几瓦的功耗就耗在这些电阻上了。

三:CPUFPGA 的这些不用的 I/O 口怎么处理呢?先让它空着吧,以后再说。

点评:不用的 I/O 口如果悬空的话,受外界的一点点干扰就可能成为反复振荡的输入信号了,而 MOS 器件的功耗基本取决于门电路的翻转次数。如果把它上拉的话,每个引脚也会有微安级的电流,所以最好的办法是设成输出(当然外面不能接其它有驱动的信号)

四:这款 FPGA 还剩这么多门用不完,可尽情发挥吧

点评:FGPA 的功耗与被使用的触发器数量及其翻转次数成正比,所以同一型号的 FPGA 在不同电路不同时刻的功耗可能相差 100 倍。尽量减少高速翻转的触发器数量是降低 FPGA 功耗的根本方法。

五:这些小芯片的功耗都很低,不用考虑

点评:对于内部不太复杂的芯片功耗是很难确定的,它主要由引脚上的电流确定,一个 ABT16244,没有负载的话耗电大概不到 1 毫安,但它的指标是每个脚可驱动 60 毫安的负载(如匹配几十欧姆的电阻),即满负荷的功耗最大可达 60*16=960mA,当然只是电源电流这么大,热量都落到负载身上了。

六:存储器有这么多控制信号,我这块板子只需要用 OE 和 WE 信号就可以了,片选就接地吧,这样读操作时数据出来得快多了。

点评:大部分存储器的功耗在片选有效时(不论 OE 和 WE 如何)将比片选无效时大 100 倍以上,所以应尽可能使用 CS 来控制芯片,并且在满足其它要求的情况下尽可能缩短片选脉冲的宽度。

七:这些信号怎么都有过冲啊?只要匹配得好,就可消除了

点评:除了少数特定信号外(如 100BASE-T、CML),都是有过冲的,只要不是很大,并不一定都需要匹配,即使匹配也并非要匹配得最好。象 TTL 的输出阻抗不到 50 欧姆,有的甚至 20 欧姆,如果也用这么大的匹配电阻的话,那电流就非常大了,功耗是无法接受的,另外信号幅度也将小得不能用,再说一般信号在输出高电平和输出低电平时的输出阻抗并不相同,也没办法做到完全匹配。所以对 TTL、LVDS、422 等信号的匹配只要做到过冲可以接受即可。

八:降低功耗都是硬件人员的事,与软件没关系 .

点评:硬件只是搭个舞台,唱戏的却是软件,总线上几乎每一个芯片的访问、每一个信号的翻转差不多都由软件控制的,如果软件能减少外存的访问次数(多使用寄存器变量、多使用内部 CACHE 等)、及时响应中断(中断往往是低电平有效并带有上拉电阻)及其它争对具体单板的特定措施都将对降低功耗作出很大的贡献。

九:CPU 用大一点的 CACHE,就应该快了

点评:CACHE 的增大,并不一定就导致系统性能的提高,在某些情况下关闭 CACHE 反而比使用 CACHE 还快。原因是搬到 CACHE 中的数据必须得到多次重复使用才会提高系统效率。所以在通信系统中一般只打开指令 CACHE,数据 CACHE 即使打开也只局限在部分存储空间,如堆栈部分。同时也要求程序设计要兼顾 CACHE 的容量及块大小,这涉及到关键代码循环体的长度及跳转范围,如果一个循环刚好比 CACHE 大那么一点点,又在反复循环的话,那就惨了。

十:存储器接口的时序都是厂家默认的配置,不用修改的

点评:BSP 对存储器接口设置的默认值都是按最保守的参数设置的,在实际应用中应结合总线工作频率和等待周期等参数进行合理调配。有时把频率降低反而可提高效率,如 RAM 的存取周期是 70ns,总线频率为 40M 时,设 3 个周期的存取时间,即 75ns 即可;若总线频率为 50M 时,必须设为 4 个周期,实际存取时间却放慢到了 80ns。

十一:这个 CPU 带有 DMA 模块,用它来搬数据肯定快

点评:真正的 DMA 是由硬件抢占总线后同时启动两端设备,在一个周期内这边读,那边写。但很多嵌入 CPU 内的 DMA 只是模拟而已,启动每一次 DMA 之前要做不少准备工作(设起始地址和长度等),在传输时往往是先读到芯片内暂存,然后再写出去,即搬一次数据需两个时钟周期,比软件来搬要快一些(不需要取指令,没有循环跳转等额外工作),但如果一次只搬几个字节,还要做一堆准备工作,一般还涉及函数调用,效率并不高。所以这种 DMA 只对大数据块才适用。

十二:100M 的数据总线应该算高频信号,至于这个时钟信号频率才 8K,问题不大。

点评:数据总线的值一般是由控制信号或时钟信号的某个边沿来采样的,只要针对这个边沿保持足够的建立时间和保持时间即可,此范围之外有干扰也罢过冲也罢都不会有多大影响(当然过冲最好不要超过芯片所能承受的最大电压值),但时钟信号不管频率多低(其实频谱范围是很宽的),它的边沿才是关键的,必须保证其单调性,并且跳变时间需在一定范围内。

十三:既然是数字信号,边沿当然是越陡越好

点评:边沿越陡,其频谱范围就越宽,高频部分的能量就越大;频率越高的信号就越容易辐射(如微波电台可做成手机,而长波电台很多国家都做不出来),也就越容易干扰别的信号,而自身在导线上的传输质量却变得越差,因此能用低速芯片的尽量使用低速芯片。

十四:信号匹配真麻烦,如何才能匹配好呢?

点评:总的原则是当信号在导线上的传输时间超过其跳变时间时,信号的反射问题才显得重要。信号产生反射的原因是线路阻抗的不均匀造成的,匹配的目的就是为了使驱动端、负载端及传输线的阻抗变得接近,但能否匹配得好,与信号线在 PCB 上的拓扑结构也有很大关系,传输线上的一条分支、一个过孔、一个拐角、一个接插件、不同位置与地线距离的改变等都将使阻抗产生变化,而且这些因素将使反射波形变得异常复杂,很难匹配,因此高速信号仅使用点到点的方式,尽可能地减少过孔、拐角等问题。

审核编辑黄昊宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4393

    文章

    23756

    浏览量

    421167
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    从零开始:一份详细的灌封胶新手入门指南,告别常见操作误区 | 铬锐特实业

    针对新手的灌封胶完整入门指南,从类型选择、配比搅拌、真空脱泡到灌封固化全流程详解,帮助你避开常见操作误区,轻松掌握电子元器件防护技巧。 | 铬锐特官网
    的头像 发表于 12-17 00:31 58次阅读
    从零开始:一份详细的灌封胶新手入门指南,告别常见操作<b class='flag-5'>误区</b> | 铬锐特实业

    RFID盘点技术革新,高效资产管理成为现实

    ,高效精准的资产管理成为企业运营的重要基石。随着物联网技术的迅猛发展,基于RFID的智能盘点解决方案正以其革命性的效率提升,改变着传统资产管理模式。 从大型医疗机构到航空制造企业,从不动产档案管理到零售库存控制,RFID技术
    的头像 发表于 11-25 09:18 126次阅读

    别让小疏忽酿成大风险,这些补丁误区避开了吗?

    补丁管理始终是维护系统安全与稳定的核心环节,它能确保操作系统、应用程序及终端设备时刻保持最新状态,获取最新的安全防护与功能支持。这一关键环节中的细微疏漏,往往成为引爆安全危机的导火索,可能让企业直面
    的头像 发表于 11-12 17:02 1007次阅读
    别让小疏忽酿成大风险,<b class='flag-5'>这些</b>补丁<b class='flag-5'>误区</b>你<b class='flag-5'>避开</b>了吗?

    AI/嵌入式转行,华清远见虚拟仿真系统帮你避开3个无效学习陷阱,牢记岗位导向逻辑

    转行学AI/嵌入式的人里,80%会陷入“学了没用、越学越慌”的怪圈——不是因为不够努力,而是从一开始就踩了“违背学习规律”的坑。这些误区看似是“选课失误”,本质是没搞懂“转行学习”和“校园学习
    的头像 发表于 10-17 16:22 219次阅读
    AI/嵌入式转行,华清远见虚拟仿真系统帮你<b class='flag-5'>避开</b>3个无效学习陷阱,牢记岗位导向逻辑

    能耗管理系统的数据精准度有多重要?这些误区避开

    能耗管理系统的数据精准度有多重要?这些误区避开 在能耗管理系统的应用中,“数据精准度” 常被视为 “隐性基石”—— 它不像 “一键调控”“异常预警” 那样直观可见,却直接决定着系统能否真正发挥价值
    的头像 发表于 10-11 15:37 226次阅读

    USB3.1传输能用极细同轴线吗?要注意哪些选型误区

    极细同轴线束确实能够用于 USB3.1 的高速传输,但前提是做好完整的设计与验证工作。若能避开“线越细越好”这样的误区,合理平衡电气性能、机械性能与工艺可行性,才能真正发挥极细同轴线束在小型化、高速化产品中的优势。
    的头像 发表于 09-26 14:28 1374次阅读
    USB3.1传输能用极细同轴线吗?要注意哪些选型<b class='flag-5'>误区</b>?

    蓄电池运维的常见误区及解决方法

    和其他工业与电气设备一样,蓄电池也需要定期的维护。但不少工程师对于蓄电池维护项目和方法等还存在一些误解。今天小福为大家深度剖析蓄电池运维的常见4大维护误区,助你避开雷区,精准预判电池寿命!
    的头像 发表于 09-04 13:58 753次阅读
    蓄电池运维的常见<b class='flag-5'>误区</b>及解决方法

    精准盘点,无忧管理——RFID智能盘点终端解析

    RFID智能盘点终端高效、精准,利用RFID技术实现快速批量识别,实时更新数据,确保库存信息准确无误。其轻便易携设计及简洁操作界面使盘点工作轻松便捷。此外,该终端具有高可靠性,适用于各种环境,为企业带来高效、精准的盘点体验。
    的头像 发表于 07-14 14:17 393次阅读

    盘点专注于AI驱动的硬件/PCB设计企业及其产品服务

    我来为您盘点这些专注于硬件/PCB设计自动化AI工具的企业及其产品服务: 1. JITX (美国) 产品服务: 提供基于AI的PCB设计自动化平台 通过代码驱动的方式进行电路板设计 自
    的头像 发表于 07-11 18:50 3835次阅读

    工程师必看!大电流连接器选型避开三大&amp;quot;深坑&amp;quot;

    前言大电流连接器作为电力传输的“咽喉要道”,其选型直接影响设备可靠性。但许多工程师在选型时,往往过度依赖供应商的“标称参数”,而忽略实际工况的复杂性。本文将从3大误区出发,深度解析,助你避开“深坑
    的头像 发表于 03-20 18:26 1004次阅读
    工程师必看!大电流连接器选型<b class='flag-5'>避开</b>三大&amp;quot;深坑&amp;quot;

    低通滤波器的常见误区

    ,但在设计和使用过程中,工程师和技术人员可能会遇到一些误区误区一:低通滤波器可以完全去除高频信号 误区解析: 低通滤波器的设计目的是减少高频信号的影响,但它们并不能100%地去除所有高频成分。滤波器的性能受到其截止频率、滤波
    的头像 发表于 01-21 10:02 1187次阅读

    OTL电路设计中的常见误区

    在功率放大器的设计中,OTL电路因其简单性和成本效益而受到青睐。然而,这种电路设计也存在一些常见的误区这些误区可能会影响放大器的性能和可靠性。 一、对OTL电路原理的误解 误区1:O
    的头像 发表于 01-16 09:39 815次阅读

    AN-348: 避开无源元件的陷阱

    电子发烧友网站提供《AN-348: 避开无源元件的陷阱.pdf》资料免费下载
    发表于 01-13 15:14 0次下载
    AN-348: <b class='flag-5'>避开</b>无源元件的陷阱

    漏电开关使用误区及纠正

    漏电开关是现代电气安全中不可或缺的一部分,它能够在检测到漏电时迅速切断电源,从而保护人身安全和设备不受损害。然而,在实际使用过程中,由于对漏电开关的认识不足或操作不当,常常会出现一些误区误区
    的头像 发表于 12-30 17:18 1251次阅读

    DFT的常见误区与解决方案

    DFT(离散傅里叶变换)在信号处理领域具有广泛的应用,但在使用过程中也常会遇到一些误区。以下是对DFT常见误区的总结以及相应的解决方案: 常见误区 混叠现象 : 误区描述:在采样过程中
    的头像 发表于 12-20 09:32 2133次阅读