0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

一文细数晶体管的一生

454398 来源:罗姆半导体社区 作者:罗姆半导体社区 2023-02-01 15:58 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

来源:罗姆半导体社区

晶体管(transistor)是一种固体半导体器件(包括二极管、三极管、场效应管、晶闸管等,有时特指双极型器件),具有检波、整流、放大、开关、稳压、信号调制等多种功能。晶体管作为一种可变电流开关,能够基于输入电压控制输出电流。与普通机械开关(如Relay、switch)不同,晶体管利用电讯号来控制自身的开合,而且开关速度可以非常快,实验室中的切换速度可达100GHz以上。

模拟电路的工程师,都有过使用晶体管(场效应管也是晶体管中的一种)、运放的经验和体会。尤其是在设计时,更会对晶体管的一些电参数进行测试和考量。在测试时,许多人对晶体管电参数的实测值与规格书所提供的规范值,为什么会有很大差异,感到不可思议。

有时,一些工程师会用实测值来要求供应商,也有一些工程师会把一些特殊参数作为常规参数进行处理。这样的后果就是整机产品一致性、重复性差,严重时还会出现达不到设计指标,更有甚者是在生产中出现大量损坏电子元器件的异常。

此时,许多工程师都会把眼光钉住那些损坏的晶体管上,以为是晶体管的质量问题,导致的异常。殊不知晶体管的损坏,只是一个表面现象,而深层次的原因,往往是设计师自己造成的。引起这些问题的原因有很多,对工程师而言,在选用元器件时,对半导体器件电参数的片面理解,或许是个重要因素。说了晶体管中的一些参数的重要性,可能会有人非常好奇,这些晶体管器件内部究竟是如何工作的?

切莫操之过急,且看下文详解。

半导体

材料取自于元素周期表中金属与非金属的交界处。常温下半导体导电性能介于导体与绝缘体之间。


本征半导体


纯净的具有晶体结构的半导体称为本征半导体。(由于不含杂质且为晶体结构,所以导电性比普通半导体差)


常温下,少数价电子由于热运动获得足够的能量挣脱共价键的束缚成为自由电子。此时,共价键留下一个空位置,即空穴。原子因失去电子而带正电,或者说空穴带正电。在本征半导体外加一个电场,自由电子将定向移动产生电流;同时,价电子会按一定方向去依次填补空穴,相当于空穴也在定向移动,而且是跟电子反向的运动。本征半导体的电流是这两个电流之和。运载电荷的粒子称之为载流子。

当有一个自由电子的产生,必然会有一个空穴产生,所以自由电子与空穴对是同生同灭。当自由电子在运动中填补了一个空穴,此时两者同时消失,这种现象称之为复合。在一定温度下,两种载流子浓度相同,达到一种动态平衡。当温度升高,热运动会加剧,会有更多的电子挣脱束缚,会导致载流子浓度上升,从而打破这个平衡,温度一定后会再次建立平衡。

杂质半导体

通过扩散工艺,在本征半导体掺入某些元素,称之为杂质半导体。且杂质半导体有以下两种:

一 .N型半导体
在本征半导体加入+5价元素磷,由于加入了最外层为5个电子的元素,在形成共价键后会多出一个电子,这个电子就成了自由电子。因为这个半导体自由电子的个数多于空穴个数,而电子带负电,所以称之为N(negative,负)型半导体。

二 .P型半导体
在本征半导体加入+3价元素硼,由于加入了最外层为3个电子的元素,在形成共价键后会多出一个空位,硅原子的最外层电子会去填补这个空位,从而会多出一个空穴。空穴带正电,所以称之为P(positive,正)型半导体。在N型半导体中,自由电子为多数载流子,空穴为少数载流子;在P型半导体中,空穴为多数载流子,自由电子为少数载流子。

PN结的形成



采用某种工艺,可以将P型半导体和N型半导体制作在同一块硅片上。由于浓度差,会产生扩散运动。同时,在P区N区交界处,多数载流子浓度降低,P区出现正离子区,N区出现负离子区,内部会产生一个内电场。该电场会产生一个运动去阻止扩散运动,这个运动称为漂移运动。参与扩散运动和漂移运动的载流子数目相同,达到动态平衡就形成了PN结。

PN结的单向导电性

PN结的电容效应

PN结存在着等效电容(势垒电容和扩散电容,两者之和称为结电容,具体省略),由于容抗跟频率成反比,当加在PN结上的交流电频率较高时,交流电就可以通过PN结的电容形成通路,PN结会失去单向导电的特性。

免责声明:本文部分系网络转载,版权归原作者所有。如涉及作品版权问题,请与我们联系。

审核编辑黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 信号
    +关注

    关注

    11

    文章

    2903

    浏览量

    79690
  • 晶体管
    +关注

    关注

    78

    文章

    10282

    浏览量

    146373
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    MUN5136数字晶体管技术解析与应用指南

    onsemi MUN5136数字晶体管旨在取代单个器件及其外部电阻偏置网络。这些数字晶体管包含晶体管个单片偏置网络,单片偏置网络由两
    的头像 发表于 11-24 16:27 483次阅读
    MUN5136数字<b class='flag-5'>晶体管</b>技术解析与应用指南

    电压选择晶体管应用电路第二期

    电压选择晶体管应用电路第二期 以前发表过关于电压选择晶体管的结构和原理的文章,这期我将介绍下电压选择晶体管的用法。如图所示: 当输入电压
    发表于 11-17 07:42

    直播预约 |开源芯片系列讲座第30期:“一生芯”计划——从零开始设计自己的RISC-V处理器芯片

    鹭岛论坛开源芯片系列讲座第30期「“一生芯”计划从零开始设计自己的RISC-V处理器芯片」11月17日(周三)20:00精彩开播期待与您云相聚,共襄学术盛宴!|直播信息报告题目“一生
    的头像 发表于 11-10 12:03 442次阅读
    直播预约 |开源芯片系列讲座第30期:“<b class='flag-5'>一生</b><b class='flag-5'>一</b>芯”计划——从零开始设计自己的RISC-V处理器芯片

    开源鸿蒙技术大会2025丨统一生态共建分论坛:共建共享开源鸿蒙,聚力共赢统未来

    9月27日,开源鸿蒙技术大会2025统一生态共建分论坛在湖南长沙国际会议中心举行。统一生态共建分论坛广泛邀请到来自开源鸿蒙社区的捐赠单位代表、高校教师、技术专家等汇聚堂,聚焦探讨开源鸿蒙统
    的头像 发表于 10-12 21:05 396次阅读
    开源鸿蒙技术大会2025丨统<b class='flag-5'>一生</b>态共建分论坛:共建共享开源鸿蒙,聚力共赢统<b class='flag-5'>一</b>未来

    多值电场型电压选择晶体管结构

    多值电场型电压选择晶体管结构 为满足多进制逻辑运算的需要,设计了款多值电场型电压选择晶体管。控制二进制电路通断需要二进制逻辑门电路,实际上是对电压的种选择,而传统二进制逻辑门电路通
    发表于 09-15 15:31

    详解NMOS与PMOS晶体管的区别

    在电子世界的晶体管家族中,NMOS(N 型金属 - 氧化物 - 半导体场效应晶体管)与 PMOS(P 型金属 - 氧化物 - 半导体场效应晶体管)如同对默契的 “电子开关”,掌控着电
    的头像 发表于 07-14 17:05 2.1w次阅读
    <b class='flag-5'>一</b><b class='flag-5'>文</b>详解NMOS与PMOS<b class='flag-5'>晶体管</b>的区别

    晶体管光耦的工作原理

    晶体管光耦(PhotoTransistorCoupler)是种将发光器件和光敏器件组合在起的半导体器件,用于实现电路之间的电气隔离,同时传递信号或功率。晶体管光耦的工作原理基于光电
    的头像 发表于 06-20 15:15 644次阅读
    <b class='flag-5'>晶体管</b>光耦的工作原理

    代高速芯片晶体管解制造问题解决了!

    心存疑虑,根据imec在2025年VSLI研讨会上的最新声明,这家研究巨头开发了种全新的尖端叉片晶体管设计方法,解决了制造难题,这将推动晶体管的未来持续发展。 叉片晶体管(Forks
    发表于 06-20 10:40

    无结场效应晶体管详解

    当代所有的集成电路芯片都是由PN结或肖特基势垒结所构成:双极结型晶体管(BJT)包含两个背靠背的PN 结,MOSFET也是如此。结型场效应晶体管(JFET) 垂直于沟道方向有个 PN结,隧道穿透
    的头像 发表于 05-16 17:32 1005次阅读
    无结场效应<b class='flag-5'>晶体管</b>详解

    多值电场型电压选择晶体管结构

    多值电场型电压选择晶体管结构 为满足多进制逻辑运算的需要,设计了款多值电场型电压选择晶体管。控制二进制电路通断需要二进制逻辑门电路,实际上是对电压的种选择,而传统二进制逻辑门电路通
    发表于 04-15 10:24

    晶体管电路设计(下)

    晶体管,FET和IC,FET放大电路的工作原理,源极接地放大电路的设计,源极跟随器电路设计,FET低频功率放大器的设计与制作,栅极接地放大电路的设计,电流反馈型OP放大器的设计与制作,进晶体管
    发表于 04-14 17:24

    晶体管电路设计(下) [日 铃木雅臣]

    本书主要介绍了晶体管,FET和Ic,FET放大电路的工作原理,源极接地放大电路的设计,源极跟随电路的设计,FET低频功率放大器的设计和制作,栅极接地放大电路的设计,电流反馈行型op放大器的设计与制作
    发表于 03-07 13:55

    晶体管电路设计与制作

    这本书介绍了晶体管的基本特性,单电路的设计与制作, 双管电路的设计与制作,3~5电路的设计与制作,6以上电路的设计与制作。书中具体内容有:直流工作解析,交流工作解析,接地形式,单
    发表于 02-26 19:55

    解析现代场效应晶体管(FET)的发明先驱

    朱利叶斯·埃德加·利利恩菲尔德在1925年申请的专利为场效应晶体管奠定了理论基础。 虽然第个工作的场效应晶体管(FET)直到1945年才出现,但这个想法早在近20年前,即朱利叶斯·埃德加·利利恩
    的头像 发表于 01-23 09:42 1347次阅读
    <b class='flag-5'>一</b><b class='flag-5'>文</b>解析现代场效应<b class='flag-5'>晶体管</b>(FET)的发明先驱