0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何看待高密度PCB设计的DFM规则

PCB线路板打样 来源:上海韬放电子 作者:上海韬放电子 2021-01-14 11:30 次阅读

高密度PCB设计遵循在集成电路中看到的相同趋势,在集成电路中,更多功能封装在更小的空间中。这些板上较小的间距使精确制造变得更加困难,这对您的高密度PCB设计提出了重要的DFM规则。

现在,借助A-SAP™工艺,您可以将走线宽度和间距减小至1 mil,从而可以从极细间距的BGA进行紧密的逃生布线。通过专注于减小走线宽度和间距,该过程可以去除堆叠中的一些内部层,从而抵消了该过程的总体成本。

采用紧密的BGA布线,PCB设计的复杂性会迅速增加。A-SAP™流程会重置该技术曲线。想象一下一个12层设计,需要三个连续的层压循环,使用3 mil的线宽和间距。这种设计是复杂且昂贵的。每个层压周期都会显着增加成本并降低产量。现在,重新想象一下,以一百万密耳的行距和间距进行布线的能力。可以用A-SAP™层替换这12层中的4层,仅此更改就消除了原来的12层中的4层,也许更令人兴奋的是,现在可以通过单个层压工艺构建PCB。这大大降低了该设计的复杂性和成本。

一毫米走线和空间布线的能力也会对空间,重量和包装产生重大影响,当我们努力将越来越复杂的电子设备装在越来越小的封装中时,许多应用都在为之奋斗。PCB的整体长度和宽度可以减小。可以减少所需层的数量,这又减少了整体厚度和重量。在许多情况下,整体大小和层数都可以减少。从另一个角度来看这也很有趣。使用一百万密耳的线和空间,可以在现有的占地面积上添加哪些其他电子功能?

传统上,使用减法蚀刻工艺在刚性PCB,柔性电路和刚性-柔性结构上创建电路图案。该过程从覆铜层压板开始,并通过一系列过程步骤,从该面板上蚀刻掉所有不必要的铜,从而留下所需的电路图案。通常,此过程仅限于三百万密耳的行和空间。

A-SAP™工艺始于从基础电介质材料中完全蚀刻掉铜。电介质涂有LMI™,通过化学镀铜处理,通过成像处理和通过电解铜处理,以形成所需的电路图案。因为这是加性的,所以特征尺寸可能比减法蚀刻小得多,并且由于消除了蚀刻过程的梯形效应,因此提高了RF性能。

创建电路图案后,将以与当前处理典型PCB层相同的方式处理PCB层。A-SAP™工艺与已经用于减法蚀刻制造的成像和化学工艺相集成,从而降低了将工艺引入内部的资本支出要求。清洁度和处理变得更加关键,实施此工艺的PCB制造商评论说,这两个方面的改进有助于整体良率的提高,包括采用减性蚀刻工艺构建的层。

目前,尚无针对A-SAP™流程的标准设计规则,制造商正在倡导采用协作方法进行设计。早期的设计已经涵盖了全部范围,从简单的单层设计(具有2 mil线和1 mil的空间)到复杂的,堆叠的微孔,多层层压设计(在混合材料上),都增加了100 mil的线和空间的复杂性。已经很困难的构建。正在做一些工作,以帮助采用最佳实践以最佳方式布线小间距零件。与任何新技术一样,制造过程和可制造性设计也存在学习曲线。这是一个更具创造性的思考的机会,可以确定一百万迹线和空间的可能性和应用。

虽然将迹线宽度和间距减小到1 mil有一些好处,但对于高密度PCB设计,还有一些未解决的DFM问题。尽管BGA逃逸布线更容易,但HDI板仍存在新的设计问题。

用一百万密耳的行距和间距可以增加孔的大小,从而增加材料的厚度或使用机械钻孔而不是激光钻孔吗?

1密耳的线和空间是否可以让您保持交错的微孔,而不是被迫堆叠微孔结构?

您是否使用所有A-SAP™层?

您是否使用选择性的A-SAP™层?这种方法有什么优势?

在两百万英里的行距和空间上是否具有布线优势?

使用A-SAP™工艺在外层具有3密耳线和间距是否有产量优势(通常是产量和能力方面的问题)?

您可以在物理上以更细的线和空间将PCB布线的尺寸缩小多少?

您可以消除几层?

可以消除多少个连续的层压周期?
编辑:hfy

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4222

    文章

    22472

    浏览量

    385823
  • DFM
    DFM
    +关注

    关注

    8

    文章

    447

    浏览量

    27590
收藏 人收藏

    评论

    相关推荐

    高速PCB设计指南的高密度(HD)电路设计

    高速PCB设计指南的高密度(HD)电路设计   本文介绍,许多人把芯片规模的BGA封装看作是由便携式电
    发表于 03-21 18:24 921次阅读

    器件高密度BGA封装设计

    PLD 用户开发了高密度BGA 解决方案。这种新的封装形式占用的电路板面积不到标准BGA 封装的一半。本应用笔记旨在帮助您完成Altera 高密度BGA 封装的印刷电路板(PCB)设计,并讨论
    发表于 09-12 10:47

    PCB设计--处理布线密度

    ,同时走线过细也使阻抗无法降低,那么在高速(>100MHz)高密度PCB设计中有哪些技巧? 在设计高速高密度PCB时,串扰(crosstalk interference)确实是要
    发表于 03-03 12:39

    高速高密度多层PCB设计和布局布线技术

    高速高密度多层PCB设计和布局布线技术
    发表于 08-12 10:47

    如何去面对高速高密度PCB设计的新挑战?

    如何去面对高速高密度PCB设计的新挑战?
    发表于 04-23 06:18

    高速高密度PCB设计的关键技术问题是什么?

    本文介绍高速高密度PCB设计的关键技术问题(信号完整性、电源完整性、EMC /EM I和热分析)和相关EDA技术的新进展,讨论高速高密度PCB设计的几种重要趋势。
    发表于 04-25 07:07

    高速高密度PCB 设计中电容器的选择

    高速高密度PCB 设计中电容器的选择 摘要:电容器在电子电路中有重要而广泛的用途。与传统的 PCB 设计相比,高速高密度PCB 设计面临很
    发表于 11-18 11:19 20次下载

    高密度PCB(HDI)检验标准

    高密度PCB(HDI)检验标准 术语和定义 HDI:High Density Interconnect,高密度互连,也称BUM(Build-up Multilayer或Build-up
    发表于 11-19 17:35 58次下载

    高速高密度PCB设计的新挑战概述

    高速高密度PCB设计的新挑战概述 如何利用先进的EDA工具以及最优化的方法和流程,高质量、高效率的完成设计,已经成为系统厂商和设计工程师不得不
    发表于 03-13 15:16 492次阅读
    高速<b class='flag-5'>高密度</b><b class='flag-5'>PCB设计</b>的新挑战概述

    高速高密度PCB的RE问题

    随着信号上升时间(下降时间)越来越短, PCB 的RE越来越严重,已逐步成为影响产品EMC性能的重要因素之一,PCB设计过程中必须采取综合措施抑制RE。从高速高密度PCB设计的角度,总
    发表于 08-15 10:41 0次下载
    高速<b class='flag-5'>高密度</b><b class='flag-5'>PCB</b>的RE问题

    高速高密度PCB的SI问题

    随着数字电子产品向高速高密度发展,SI问题逐渐成为决定产品性能的因素之一,高速高密度PCB设计必须有效应对SI问题。在PCB级,影响SI的3个主要方面是互联阻抗不连续引起的反射、邻
    发表于 09-09 11:00 0次下载
    高速<b class='flag-5'>高密度</b><b class='flag-5'>PCB</b>的SI问题

    高速高密度PCB设计的4个技巧

    在固定电路板尺寸的情况下,如果设计中需要更多的功能,往往需要增加PCB的轨道密度,但这可能会导致轨道的相互干扰增强,轨道也是如此薄,使阻抗无法降低。 。在设计高速,高密度PCB时要注意
    的头像 发表于 08-01 09:05 4269次阅读

    高速高密度PCB设计面临着什么挑战

    面对高速高密度PCB设计的挑战,设计者需要改变的不仅仅是工具,还有设计的方法、理念和流程。
    发表于 09-15 17:39 592次阅读
    高速<b class='flag-5'>高密度</b><b class='flag-5'>PCB设计</b>面临着什么挑战

    PCB设计中管理高密度通孔的需求设计

    PCB设计领域,我们没有太多需要跟踪的项目。但是,有很多设计对象(例如通孔)确实需要管理,尤其是在高密度设计中。尽管较早的设计可能仅使用了几个不同的通孔,但当今的高密度互连(HDI)设计需要许多
    的头像 发表于 12-14 12:44 1554次阅读

    高密度PCB设计中的技巧

    在设计高速高密度PCB时,串扰(crosstalk interference)确实是要特别注意的,因为它对时序(timing)与信号完整性(signal integrity)有很大的影响。以下提供几个注意的地方:
    的头像 发表于 09-16 08:54 1502次阅读
    <b class='flag-5'>高密度</b><b class='flag-5'>PCB设计</b>中的技巧