0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

华为方舟编译器获多硬件平台支持,未来RISC-V芯片或也支持

牵手一起梦 来源:IT之家 作者:骑士 2019-12-19 17:05 次阅读

在近期举行的中国开源峰会OSC源创会·年终盛典上,华为方舟编译器获得“最有价值开源项目”称号。

据介绍,方舟编译器从根源上改变了执行模式,Java程序通过语言前端解析处理,生成Maple IR,经过语言特性实现,进入优化中端,生成后端代码。凭借多语言联合优化、轻量运行时,高效内存回收机制、多硬件平台支持、软硬件联合优化协同四大技术亮点,方舟编译器自上线后很快创造了「码云中国开源史上最快达到5K Star 」记录。

中科院软件所智能软件中心程序语言与编译技术实验室开发了方舟编译器Runtime开源参考实现——Toy Runtime。并表示方舟编译器有望实现RISC-V芯片支持 。

责任编辑:gt

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 华为
    +关注

    关注

    215

    文章

    33619

    浏览量

    247155
  • JAVA
    +关注

    关注

    19

    文章

    2904

    浏览量

    102994
  • 编译器
    +关注

    关注

    1

    文章

    1577

    浏览量

    48617
  • RISC-V
    +关注

    关注

    41

    文章

    1901

    浏览量

    45045
  • 方舟编译器
    +关注

    关注

    0

    文章

    60

    浏览量

    157
收藏 人收藏

    评论

    相关推荐

    国产RISC-V MCU推荐

    ,CH583搭载32位青稞RISC-V处理WCH RISC-V4A,低功耗两级流水线,高性能,拥有档系统主频,最低32KHz ,拥有特有高速的中断响应机制。 单片搞定Wi-Fi和蓝
    发表于 04-17 11:00

    256核!赛昉发布全新RISC-V众核子系统IP平台

    (Dubhe-90)的高性能RISC-V众核子系统IP平台。 StarLink-700是赛昉科技自研的支持缓存一致性的Interconnect Fabric IP,是国内首款Mesh架构互联总线IP
    发表于 11-29 13:37

    开发出商用的RISC-V处理还需要哪些开发工具和环境?

    开发出商用的RISC-V处理还需要哪些开发工具和环境? 处理是软硬件的交汇点,所以必须有完善的编译器、开发工具和软件开发环境(IDE),
    发表于 11-18 06:05

    RISC-V MCU编译过程分析

    。 当然,各厂家会根据自家的内核设计,修改对应的工具链以支持其特色功能,如沁恒微电子的RISC-V MCU所特有的HPE硬件压栈和VTF免表中断技术,需要在中断服务函数增加指令 __attribute__
    发表于 08-30 14:29

    RISC-V强势崛起为芯片架构第三极

    和通用计算等领域的芯片公司逐渐开始关注使用RISC-V指令架构。最后是更多高性能的应用终端厂家往RISC-V转。 可以看到,在过去的2~
    发表于 08-30 13:53

    RISC-V未来在中国吗

    2023 年 RISC-V 中国峰会上,倪光南院士表示,“RISC-V未来在中国,而中国半导体芯片产业需要
    发表于 08-26 14:16

    阿里平头哥发布首个 RISC-V AI 软硬全栈平台

    平台通过软硬件深度协同,较经典方案提升超 8 成性能,支持运行 170 余个主流 AI 模型,推动 RISC-V 进入高性能 AI 应用时代。 平头哥表示,他们通过更新自研一站式 A
    发表于 08-26 14:14

    RISC-V在快速发展的处理生态系统中找到立足点

    DPC++/C++ 编译器支持,该编译器允许重新编译C++代码以跨多个硬件架构使用。 Developers can also test
    发表于 08-11 18:20

    RISC-V设计支持工具,支持RISC-V技术的基础

    RISC-V设计支持工具,支持RISC-V技术的基础 ppt分享
    发表于 07-14 17:15 12次下载

    开源硬件系列09期:RISC-V架构指令集与编译器技术

    进行架构探索,快速支持自定义扩展指令等,核心问题都是编译器和仿真器技术。 RISC-V指令集架构 RISC-V编译器技术
    的头像 发表于 06-28 09:05 804次阅读
    开源<b class='flag-5'>硬件</b>系列09期:<b class='flag-5'>RISC-V</b>架构指令集与<b class='flag-5'>编译器</b>技术

    RISC-V核、平台芯片该如何选择?

    (1)、芯片设计者可选择RISC-V 核 和SoC 平台 构建自己的芯片。比如,使用 PULPino 平台开发 SoC
    发表于 06-21 20:34

    两大架构RISC-V 和 ARM 的各种关系

    ,然后返回到内存中。RISC-V 和 ARM 都支持 32 位 64 位指令集。 二、RISC-V 和 ARM 的区别 尽管 RISC-V
    发表于 06-21 20:31

    Debian 13“Trixie”Linux 发行版有望将带来 RISC-V 64 位支持

    转自https://m.ithome.com/html/699116.htm 目前 Debian 项目宣布,在未来的 Debian 13 “Trixie” 中,将带来 RISC-V 64 位支持
    发表于 06-21 08:49

    RISC-V,正在摆脱低端

    指令集架构的未来前景。 在去年的RISC-V峰会上,随着谷歌宣布Android支持RISC-V指令集,RISC-V应用场景正式从低功耗物联网
    发表于 05-30 14:11

    设备仿真模拟软件 QEMU 8.0 发布:改进对 ARM / RISC-V 架构支持

    和 Cortex-R52 的 CPU 仿真,支持新的 Olimex STM32 H405 设备类型,以及支持 M-profile 系统寄存的 gdbstub 等。 对于 RISC-V
    发表于 05-05 09:48