在近期举行的中国开源峰会OSC源创会·年终盛典上,华为方舟编译器获得“最有价值开源项目”称号。
据介绍,方舟编译器从根源上改变了执行模式,Java程序通过语言前端解析处理,生成Maple IR,经过语言特性实现,进入优化中端,生成后端代码。凭借多语言联合优化、轻量运行时,高效内存回收机制、多硬件平台支持、软硬件联合优化协同四大技术亮点,方舟编译器自上线后很快创造了「码云中国开源史上最快达到5K Star 」记录。
中科院软件所智能软件中心程序语言与编译技术实验室开发了方舟编译器Runtime开源参考实现——Toy Runtime。并表示方舟编译器有望实现RISC-V芯片支持 。
责任编辑:gt
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
华为
+关注
关注
217文章
35782浏览量
260691 -
JAVA
+关注
关注
20文章
2997浏览量
115649 -
编译器
+关注
关注
1文章
1669浏览量
51075 -
RISC-V
+关注
关注
48文章
2792浏览量
51876 -
方舟编译器
+关注
关注
0文章
63浏览量
660
发布评论请先 登录
相关推荐
热点推荐
提高RISC-V在Drystone测试中得分的方法
性能:内存的读写速度、延迟和带宽等都会影响到 Drystone 的性能。
指令集优化:对RISC-V指令集的优化也会影响性能。例如,对于特定的应用或计算任务,可以通过定制指令集来提高性能。
编
发表于 10-21 13:58
兆松科技ZCC-FuSa编译器全面支持晶心科技车规级RISC-V处理器IP核
2025 年 8 月 26 日,兆松科技宣布其车规编译器 ZCC-FuSa 全面支持 Andes 晶心科技各系列车规级的 AndesCore RISC-V CPU IP (D23-SE
RISC-V 的平台思维和生态思维
RISC-V 的平台思维时指出,平台思维指的是硬件(CPU、加速器、总线等)、固件和软件的整体集成。标准化 ISA 配置文件是必要的
发表于 07-17 14:04
•4081次阅读
兆松科技发布高性能RISC-V编译器ZCC 4.0.0版本
近日,兆松科技(武汉)有限公司(以下简称“兆松科技”)宣布正式发布高性能 RISC-V 编译器 ZCC 4.0.0 版本。新版本在性能优化、厂商自定义指令支持和软件库等方面实现全面升级,并同步推出
兆松科技ZCC编译器全面支持芯来科技NA系列处理器
近日,兆松科技(武汉)有限公司(以下简称“兆松科技”)宣布正式发布高性能RISC-V编译器ZCC 4.0.0版本。
RISC-V架构下的编译器自动向量化
高性能算力生态的建设,正投入编译器自动向量化优化等多项关键技术,全面助力RISC-V的高性能发展。RISC-V向量设计SpacemiT在现代CPU中,向量支持是算力的
RISC-V的未来应走向何方
半导体行业正孜孜不倦地推动创新,在这个过程中,做出正确选择,正成为芯片成功的关键因素。在众多操作系统、编译器、调试器和其他工具的选项中,开放的RISC-V指令集架构(ISA)正在加速普
RISC-V芯片中使用的各种常用总线释义
释义 :RIB(RISC-V Internal Bus)总线是一种常用于RISC-V架构中的自定义总线协议。它支持多主多从连接,但同一时刻只
发表于 12-28 17:53
risc-v芯片在电机领域的应用展望
具体应用场景进行灵活定制,从而实现更高效的控制算法和更优化的性能表现。
此外,RISC-V芯片还支持多核架构,这使得电机控制系统能够同时处理多个任务,提高整体运行效率。在电机驱动方面,多核架构能够使得
发表于 12-28 17:20
Triton编译器支持的编程语言
Triton编译器支持的编程语言主要包括以下几种: 一、主要编程语言 Python :Triton编译器通过Python接口提供了对Triton语言和编译器的访问,使得用户可以在Pyt
Triton编译器与其他编译器的比较
的GPU编程框架,使开发者能够编写出接近手工优化的高性能GPU内核。 其他编译器 (如GCC、Clang、MSVC等): 定位:通用编译器,支持多种编程语言,广泛应用于各种软件开发场景。 目标:提供稳定、高效的
Triton编译器功能介绍 Triton编译器使用教程
。以下是 Triton 编译器的一些功能介绍和使用教程。 Triton 编译器功能介绍 多语言支持 :Triton 支持多种编程语言,使得开发者可以在同一个
HighTec C/C++编译器套件全面支持芯来RISC-V IP
德国萨尔布吕肯,2024年12月5日——世界领先的汽车C/C++编译器解决方案提供商HighTec EDV Systeme GmbH宣布全面支持芯来科技的RISC-V IP。HighTec编译
RISC-V架构及MRS开发环境回顾
的指令集使用模块化的方式进行组织,每一个模块使用一个英文字母来表示。RISC-V最基本也是唯一强 制要求实现的指令集部分是由I字母表示的基本整数指令子集,使用该整数指令子集,便能够实现完整的软件编译器
发表于 12-16 23:08
HighTec C/C++编译器支持Andes晶心科技RISC-V IP
汽车编译器解决方案领先供货商HighTec EDV-Systeme GmbH宣布其针对汽车市场的高度优化C/C++编译器支持Andes晶心科技的RISC-V IP。这项

华为方舟编译器获多硬件平台支持,未来RISC-V芯片或也支持
评论