0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

pcb设计有哪一些基础的问题需要了解

PCB线路板打样 来源:pcb论坛网 作者:pcb论坛网 2020-01-23 12:18 次阅读

1、如何选择 EDA 工具?

目前的 pcb 设计软件中,热分析都不是强项,所以并不建议选用,其它的功能 1.3.4 可以选择 PADSCadence 性能价格比都不错。 PLD 的设计的初学者可以采用 PLD 芯片厂家提供的集成环境,在做到百万门以上的设计时可以选用单点工具。

2、请推荐一种适合于高速信号处理和传输的 EDA 软件。

常规的电路设计,INNOVEDA 的 PADS 就非常不错,且有配合用的仿真软件,而这类设计往往占据了 70%的应用场合。在做高速电路设计,模拟和数字混合电路,采用 Cadence 的解决方案应该属于性能价格比较好的软件,当然 Mentor 的性能还是非常不错的,特别是它的设计流程管理方面应该是最为优秀的。(大唐电信技术专家 王升)

3、对 PCB 板各层含义的解释

Topoverlay ----顶层器件名称, 也叫 top silkscreen 或者 top component legend, 比如 R1 C5,

IC10.bottomoverlay----同理 multilayer-----如果你设计一个 4 层板,你放置一个 free pad or via, 定义它作为multilay 那么它的 pad 就会自动出现在 4 个层 上,如果你只定义它是 top layer, 那么它的 pad 就会只出现在顶层上。

4、2G 以上高频 PCB 设计,走线,排版,应重点注意哪些方面?

2G 以上高频 PCB 属于射频电路设计,不在高速数字电路设计讨论范围内。而 射 频电路的布局(layout)和布线(routing)应该和原理图一起考虑的,因为布局布线都会造成分布效应。而且,射频电路设计一些无源器件是通过参数化定义,特殊形状铜箔实现,因此要求 EDA 工具能够提供参数化器件,能够编辑特殊形状铜箔。Mentor 公司的 boardstation 中有专门的 RF 设计模块,能够满足这些要求。而且,一般射频设计要求有专门射频电路分析工具,业界最着名的是 agilent 的 eesoft,和 Mentor 的工具有很好的接口

5、2G 以上高频 PCB 设计,微带的设计应遵循哪些规则?

射频微带线设计,需要用三维场分析工具提取传输线参数。所有的规则应该在这个场提取工具中规定。

6、对于全数字信号的 PCB,板上有一个 80MHz 的钟源。除了采用丝网(接地)外,为了保证有足够的驱动能力,还应该采用什么样的电路进行保护?

确保时钟的驱动能力,不应该通过保护实现,一般采用时钟驱动芯片。一般担心时钟驱动能力,是因为多个时钟负载造成。采用时钟驱动芯片,将一个时钟信号变成几个,采用点到点的连接。选择驱动芯片,除了保证与负载基本匹配,信号沿满足要求(一般时钟为沿有效信号),在计算系统时序时,要算上时钟在驱动芯片内时延。

7、如果用单独的时钟信号板,一般采用什么样的接口,来保证时钟信号的传输受到的影响小?

时钟信号越短,传输线效应越小。采用单独的时钟信号板,会增加信号布线长度。而且单板的接地供电也是问题。如果要长距离传输,建议采用差分信号。LVDS 信号可以满足驱动能力要求,不过您的时钟不是太快,没有必要。

8、27M,SDRAM 时钟线(80M-90M),这些时钟线二三次谐波刚好在 VHF 波段,从接收端高频窜入后干扰很大。除了缩短线长以外,还有那些好办法?

如果是三次谐波大,二次谐波小,可能因为信号占空比为 50%,因为这种情况下,信号没有偶次谐波。这时需要修改一下信号占空比。此外,对于如果是单向的时钟信号,一般采用源端串联匹配。这样可以抑制二次反射,但不会影响时钟沿速率。源端匹配值,可以采用下图公式得到。

9、什么是走线的拓扑架构?

Topology,有的也叫 routing order.对于多端口连接的网络的布线次序。

10、怎样调整走线的拓扑架构来提高信号的完整性?

这种网络信号方向比较复杂,因为对单向,双向信号,不同电平种类信号,拓朴影响都不一样,很难说哪种拓朴对信号质量有利。而且作前仿真时,采用何种拓朴对工程师要求很高,要求对电路原理,信号类型,甚至布线难度等都要了解。

11、怎样通过安排叠层来减少 EMI 问题?

首先,EMI 要从系统考虑,单凭 PCB 无法解决问题。层迭对 EMI 来讲,我认为主要是提供信号最短回流路径,减小耦合面积,抑制差模干扰。另外地层与电源层紧耦合,适当比电源层外延,对抑制共模干扰有好处。

12、为何要铺铜?

一般铺铜有几个方面原因。1,EMC.对于大面积的地或电源铺铜,会起到屏蔽作用,有些特殊地,如 PGND 起到防护作用。2,PCB 工艺要求。一般为了保证电镀效果,或者层压不变形,对于布线较少的PCB 板层铺铜。3,信号完整性要求,给高频数字信号一个完整的回流路径,并减少直流网络的布线。当然还有散热,特殊器件安装要求铺铜等等原因。

13、在一个系统中,包含了 dsp 和 pld,请问布线时要注意哪些问题呢?

看你的信号速率和布线长度的比值。如果信号在传输在线的时延和信号变化沿时间可比的话,就要考虑信号完整性问题。另外对于多个 DSP,时 钟 ,数据 信号走线拓普也会影响信号质量和时序,需要关注。

14、除 protel 工具布线外,还有其他好的工具吗?

至于工具,除了 PROTEL,还有很多布线工具,如 MENTOR 的 WG2000,EN2000 系列和 powerpcb,Cadence 的 allegro,zuken 的 cadstar,cr5000 等,各有所长。

15、什么是“信号回流路径”?

信号回流路径,即 return current。高速数字信号在传输时,信号的流向是从驱动器沿 PCB 传输线到负载,再由负载沿着地或电源通过最短路径返回驱动器端。这个在地或电源上的返回信号就称信号回流路径。Dr.Johson 在他的书中解释,高频信号传输,实际上是对传输线与直流层之间包夹的介质电容充电的过程。SI 分析的就是这个围场的电磁特性,以及他们之间的耦合。

16、如何对接插件进行 SI 分析?

在 IBIS3.2 规范中,有关于接插件模型的描述。一般使用 EBD 模型。如果是特殊板,如背板,需要SPICE 模型。也可以使用多板仿真软件(HYPERLYNX 或 IS_multiboard),建立多板系统时,输入接插件的分布参数,一般从接插件手册中得到。当然这种方式会不够精确,但只要在可接受范围内即可。

17、请问端接的方式有哪些?

端接(terminal),也称匹配。一般按照匹配位置分有源端匹配和终端匹配。其中源端匹配一般为电阻串联匹配,终端匹配一般为并联匹配,方式比较多,有电阻上拉,电阻下拉,戴维南匹配,AC 匹配,肖特基二极管匹配。

18、采用端接(匹配)的方式是由什么因素决定的?

匹配采用方式一般由 BUFFER 特性,拓普情况,电平种类和判决方式来决定,也要考虑信号占空比,系统功耗等。

19、采用端接(匹配)的方式有什么规则?

数字电路最关键的是时序问题,加匹配的目的是改善信号质量,在判决时刻得到可以确定的信号。对于电平有效信号,在保证建立、保持时间的前提下,信号质量稳定;对延有效信号,在保证信号延单调性前提下,信号变化延速度满足要求。Mentor ICX 产品教材中有关于匹配的一些资料。另外《High Speed Digital design a hand book of blackmagic》有一章专门对 terminal 的讲述,从电磁波原理上讲述匹配对信号完整性的作用,可供参考。

20、能否利用器件的 IBIS 模型对器件的逻辑功能进行仿真?如果不能,那么如何进行电路的板级和系统级仿真?

IBIS 模型是行为级模型,不能用于功能仿真。功能仿真,需要用 SPICE 模型,或者其他结构级模型。

责任编辑:ct

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电路板
    +关注

    关注

    140

    文章

    4623

    浏览量

    92542
  • PCB设计
    +关注

    关注

    392

    文章

    4572

    浏览量

    83236
  • 华强pcb线路板打样

    关注

    5

    文章

    14629

    浏览量

    42578
收藏 人收藏

    评论

    相关推荐

    PCB设计中,如何避免串扰?

    PCB设计中,如何避免串扰? 在PCB设计中,避免串扰是至关重要的,因为串扰可能导致信号失真、噪声干扰及功能故障等问题。 一、了解串扰及其原因 在开始讨论避免串扰的方法之前,我们首先需要了解
    的头像 发表于 02-02 15:40 720次阅读

    新手小白需要掌握的pcb设计基础知识

    新手小白需要掌握的pcb设计基础知PCB
    的头像 发表于 12-25 10:12 575次阅读

    PCB设计有必要去除死铜吗?

    一站式PCBA智造厂家今天为大家讲讲PCB设计要不要去除死铜?PCB设计去除死铜的必要性。PCB死铜也叫PCB孤岛,是指在PCB中孤立无连接
    的头像 发表于 11-29 09:06 589次阅读
    <b class='flag-5'>PCB设计有</b>必要去除死铜吗?

    请问AD8138的负电压可以由哪一些负电压芯片提供?

    目前需要用AD8138作为AD9288的驱动,AD8138工作需要正负电源,正电源已经解决,负电源目前选用7660负电压转换器,发现7660不能满足AD8138的功率需求,请问AD8138的负电压可以由哪一些负电压芯片提供,有没
    发表于 11-27 06:25

    我们为什么需要了解一些先进封装?

    我们为什么需要了解一些先进封装?
    的头像 发表于 11-23 16:32 319次阅读
    我们为什么<b class='flag-5'>需要了解</b><b class='flag-5'>一些</b>先进封装?

    PCB设计中铺铜的好处和坏处

    铺铜完的区域会变成红色,代表这部分区域有覆盖铜。 大部分情况下,电子设计中的PCB板都会给板子上铺铜,但是又有一些板子上是没有进行铺铜操作的,所以这个铺铜是PCB设计中必须要进行的部分吗? 要理解这个部分,就
    的头像 发表于 11-06 10:14 2082次阅读

    在完成PCB设计后一般要怎样跟板厂对接使其了解哪些线需要做阻抗匹配呢?

    在完成PCB设计后一般要怎样跟板厂对接使其了解哪些线需要做阻抗匹配呢? 在完成PCB设计后,为了使其与板厂对接,必须先了解哪些线
    的头像 发表于 10-30 10:03 693次阅读

    DC-DC转换器PCB设计一些要点

    DC-DC转换器可以实现各种电压电平的高效电源转换和供电,但是随着需求的不断上升,需要更高功率密度更高效率以及更小的尺寸,DC-DC转换的PCB设计就更为重要了。下面说一说DC-DC转换器 P
    的头像 发表于 10-23 11:24 512次阅读
    DC-DC转换器<b class='flag-5'>PCB设计</b>的<b class='flag-5'>一些</b>要点

    替换滚珠螺杆需要了解哪些参数?

    替换滚珠螺杆需要了解哪些参数?
    的头像 发表于 09-08 17:47 672次阅读
    替换滚珠螺杆<b class='flag-5'>需要了解</b>哪些参数?

    PCB设计中铜厚和线宽的选择

    PCB设计中,铜厚和线宽是两个关键参数,它们对电路板的性能和功能有重要影响。以下是如何使用铜厚和线宽进行PCB设计一些建议。
    发表于 08-09 09:28 2023次阅读

    PCB原理图与PCB设计文件的区别

    是指不同的事物。理解它们之间的差异是成功制造PCB的关键,接下来深圳PCBA公司为大家介绍PCB原理图与PCB设计文件的区别。   一、什么是PCB 在进入原理图和设计之间的差异之前,
    的头像 发表于 08-01 09:14 4110次阅读

    PCB设计需要了解的前6个PCB设计指南

    如果没有为PCB布局布线阶段的设计提供充足的时间和精力,可能会导致设计从数字领域转化为物理现实的时候,在制造阶段出现问题,或者在功能方面产生缺陷。
    发表于 05-30 11:34 236次阅读
    <b class='flag-5'>PCB设计</b><b class='flag-5'>需要了解</b>的前6个<b class='flag-5'>PCB设计</b>指南

    高频高速PCB设计中的阻抗匹配,你了解多少?

    而言,不同的叠层结构,可做多种阻抗匹配,最终选用哪种阻抗匹配,取决于PCB布线是否合理、信号之间干扰大小等等,也受限于最终的PCB成本,线宽过小,埋盲孔等都会影响最终的成本。这里叠层设计有一些
    发表于 05-26 11:30

    公交导乘屏选择需要了解哪些参数?

    公交导乘屏选择需要了解哪些参数? 公交导乘屏的应用范围是很广泛,我们生活的方方面面都有接触到公交导乘屏,比如:车载、货架、机场、餐厅、多媒体教学、地铁站台、公交站台等。以车载类公交导乘屏为列,车载
    的头像 发表于 05-23 17:07 436次阅读

    《PADS PCB设计指南》从实战出发快速掌握PADS

    ,作者还提供了一些实用的技巧和经验,让读者能够更加高效地完成PCB设计工作。 总的来说,如果你想学习PADS软件的使用和PCB设计的基本原理,这本书是个不错的选择,
    发表于 05-15 15:56