0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高频高速PCB设计可能遇到什么问题

PCB线路板打样 来源:pcb论坛 作者:pcb论坛 2020-03-21 22:43 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

当前,高频、高速PCB设计已经成为了主流,每个PCB Layout工程师都应该熟练掌握。接下来,板儿妹和大家分享硬件大牛们在高频高速PCB电路中的一些设计经验,希望对大家有所帮助。

1、如何避免高频干扰?

避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰(Crosstalk)。可用拉大高速信号和模拟信号之间的距离,或加ground guard/shunt traces 在模拟信号旁边。还要注意数字地对模拟地的噪声干扰。

2、在高速PCB设计原理图设计时,如何考虑阻抗匹配问题?

在设计高速PCB 电路时,阻抗匹配是设计的要素之一。而阻抗值跟走线方式有绝对的关系,例如是走在表面层(microstrip)或内层(stripline/double stripline),与参考层(电源层或地层)的距离,走线宽度,PCB材质等均会影响走线的特性阻抗值。也就是说要在布线后才能确定阻抗值。一般仿真软件会因线路模型或所使用的数学算法的限制而无法考虑到一些阻抗不连续的布线情况,这时候在原理图上只能预留一些terminators(端接),如串联电阻等,来缓和走线阻抗不连续的效应。真正根本解决问题的方法还是布线时尽量注意避免阻抗不连续的发生。

3、在高速PCB设计时,设计者应该从那些方面去考虑EMC、EMI 的规则呢?

一般EMI/EMC 设计时需要同时考虑辐射(radiated)与传导(conducted)两个方面。前者归属于频率较高的部分(》30MHz)后者则是较低频的部分(《30MHz)。所以不能只注意高频而忽略低频的部分。一个好的EMI/EMC 设计必须一开始布局时就要考虑到器件的位置,PCB 叠层的安排,重要联机的走法,器件的选择等,如果这些没有事前有较佳的安排,事后解决则会事倍功半,增加成本。 例如时钟产生器的位置尽量不要靠近对外的连接器,高速信号尽量走内层并注意特性阻抗匹配与参考层的连续以减少反射,器件所推的信号之斜率(slew rate)尽量小以减低高频成分,选择去耦合(decoupling/bypass)电容时注意其频率响应是否符合需求以降低电源层噪声。另外,注意高频信号电流之回流路径使其回路面积尽量小(也就是回路阻抗loop impedance 尽量小)以减少辐射。还可以用分割地层的方式以控制高频噪声的范围。最后,适当的选择PCB 与外壳的接地点(chassis ground)。

4、如何选择PCB板材?

选择PCB 板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的PCB 板子(大于GHz 的频率)时这材质问题会比较重要。例如,现在常用的FR-4 材质,在几个GHz 的频率时的介质损耗(dielectric loss)会对信号衰减有很大的影响,可能就不合用。就电气而言,要注意介电常数(dielectric constant)和介质损在所设计的频率是否合用。

5、如何尽可能的达到EMC 要求,又不致造成太大的成本压力?

PCB 板上会因EMC 而增加的成本通常是因增加地层数目以增强屏蔽效应及增加了ferrite bead、choke等抑制高频谐波器件的缘故。除此之外,通常还是需搭配其它机构上的屏蔽结构才能使整个系统通过EMC的要求。以下仅就PCB 板的设计技巧提供几个降低电路产生的电磁辐射效应。

尽可能选用信号斜率(slew rate)较慢的器件,以降低信号所产生的高频成分。

注意高频器件摆放的位置,不要太靠近对外的连接器。

注意高速信号的阻抗匹配,走线层及其回流电流路径(return current path),以减少高频的反射与辐射。

在各器件的电源管脚放置足够与适当的去耦合电容以缓和电源层和地层上的噪声。特别注意电容的频率响应与温度的特性是否符合设计所需。

对外的连接器附近的地可与地层做适当分割,并将连接器的地就近接到chassis ground。

可适当运用ground guard/shunt traces 在一些特别高速的信号旁。但要注意guard/shunt traces 对走线特性阻抗的影响。

电源层比地层内缩20H,H 为电源层与地层之间的距离。

6、2G 以上高频PCB 设计,走线,排版,应重点注意哪些方面?

2G 以上高频PCB 属于射频电路设计,不在高速数字电路设计讨论范围内。而 射频电路的布局(layout)和布线(routing)应该和原理图一起考虑的,因为布局布线都会造成分布效应。而且,射频电路设计一些无源器件是通过参数化定义,特殊形状铜箔实现,因此要求EDA 工具能够提供参数化器件,能够编辑特殊形状铜箔。Mentor 公司的boardstation 中有专门的RF 设计模块,能够满足这些要求。而且,一般射频设计要求有专门射频电路分析工具,业界最著名的是agilent 的 eesoft,和Mentor 的工具有很好的接口

7、添加测试点会不会影响高速信号的质量?

会不会影响信号质量要看加测试点的方式和信号到底多快而定。基本上外加的测试点(不用在线既有的穿孔(via or DIP pin)当测试点)可能加在在线或是从在线拉一小段线出来。前者相当于是加上一个很小的电容在在线,后者则是多了一段分支。这两个情况都会对高速信号多多少少会有点影响,影响的程度就跟信号的频率速度和信号缘变化率(edge rate)有关。影响大小可透过仿真得知。原则上测试点越小越好(当然还要满足测试机具的要求)分支越短越好。

责任编辑:ct

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4391

    文章

    23741

    浏览量

    420624
  • 华强pcb线路板打样

    关注

    5

    文章

    14629

    浏览量

    44374
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    高频PCB布线“避坑指南”:4大核心技巧让信号完整性提升90%

    一站式PCBA加工厂家今天为大家讲讲高频PCB布线设计有什么技巧?高频PCB设计布线技巧。高频PCB
    的头像 发表于 11-21 09:23 96次阅读
    <b class='flag-5'>高频</b><b class='flag-5'>PCB</b>布线“避坑指南”:4大核心技巧让信号完整性提升90%

    高速PCB设计EMI避坑指南:5个实战技巧

    一站式PCBA加工厂家今天为大家讲讲高速PCB设计EMI有什么规则?高速电路PCB设计EMI方法与技巧。在高速
    的头像 发表于 11-10 09:25 279次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB设计</b>EMI避坑指南:5个实战技巧

    深度解读PCB设计布局准则

    无论您是在进行高速设计,还是正在设计一块高速PCB,良好的电路板设计实践都有助于确保您的设计能够按预期工作并实现批量生产。在本指南中,我们汇总了适用于大多数现代电路板的一些基本PCB设计
    的头像 发表于 09-01 14:24 7108次阅读
    深度解读<b class='flag-5'>PCB设计</b>布局准则

    高速PCB设计挑战 Allegro Skill布线功能 自动创建match_group

    在进行高速PCB设计的过程中,常常会遇到一个挑战,那就是高速信号的时序匹配问题。为了确保信号的同步到达,设计者需要对特定的高速信号组进行等长
    的头像 发表于 06-16 11:54 2051次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB设计</b>挑战  Allegro Skill布线功能 自动创建match_group

    高频高速PCB板材材料技术解析与应用趋势

    高频高速PCB板材材料技术解析与应用趋势   一、材料体系与核心性能指标 高频高速PCB板材的核
    的头像 发表于 06-14 23:50 1320次阅读

    高频高速PCB测试解决方案

    高频高速PCB广泛应用于AI、高速通信、数据中心和消费电子等领域。其性能的稳定性和可靠性决定了整个系统的信号完整性和运行效率。高速
    的头像 发表于 05-20 09:13 1503次阅读
    <b class='flag-5'>高频</b><b class='flag-5'>高速</b><b class='flag-5'>PCB</b>测试解决方案

    PCB设计如何用电源去耦电容改善高速信号质量

    PCB设计电源去耦电容改善高速信号质量?!What?Why? How?
    的头像 发表于 05-19 14:27 502次阅读
    <b class='flag-5'>PCB设计</b>如何用电源去耦电容改善<b class='flag-5'>高速</b>信号质量

    趋势观察 高频通信时代,Dk值为何成了PCB设计“生命线”?

    高速高频电路日益普及的今天,介电常数(Dk)正在成为PCB设计中绕不开的重要参数之一。尤其是在5G通信、雷达、卫星导航等领域,高频信号对板材性能的要求远高于传统
    的头像 发表于 05-16 18:06 1013次阅读

    原理图和PCB设计中的常见错误

    在电子设计领域,原理图和PCB设计是产品开发的基石,但设计过程中难免遇到各种问题,若不及时排查可能影响电路板的性能及可靠性,本文将列出原理图和PCB设计中的常见错误,整理成一份实用的速
    的头像 发表于 05-15 14:34 899次阅读

    高频PCB设计中出现的干扰分析及对策

    随着频率的提高,将出现与低频PCB设计所不同的诸多干扰,归纳起来,主要有电源噪声、传输线干扰、耦合、电磁干扰(EM)四个方面。通过分析高频PCB的各种干扰问题,结合工作中实践,提出了有效的解决方案。 纯分享贴,有需要可以直接
    发表于 04-29 17:39

    DDR模块的PCB设计要点

    高速PCB设计中,DDR模块是绝对绕不过去的一关。无论你用的是DDR、DDR2还是DDR3,只要设计不规范,后果就是——信号反射、时序混乱、系统频繁死机。
    的头像 发表于 04-29 13:51 2237次阅读
    DDR模块的<b class='flag-5'>PCB设计</b>要点

    PCB设计中容易遇到的问题

    印制电路板(PCB)设计是电子产品开发中的关键环节,其质量直接影响产品的性能和可靠性。下面将分享几个PCB设计中容易遇到的问题,提供其解决方案,希望对小伙伴们有所帮助。
    的头像 发表于 04-15 16:20 806次阅读

    PCB】四层电路板的PCB设计

    。元器件应当均匀、整齐、紧凑地排列在PCB上.尽量减少和缩短各器件之间的引线和连接。 ③在高频下工作的电路,要考虑元器件之间的分布参数。一般情况下,电路应尽可能使元器件平行排列,不仅可以达到美观的效果
    发表于 03-12 13:31

    深度解析:PCB高速信号传输中的阻抗匹配与信号完整性

    一站式PCBA智造厂家今天为大家PCB设计中什么是高速信号?PCB设计中为什么高频会出现信号失真。在电子设备制造中,高速信号的处理成为
    的头像 发表于 12-30 09:41 1172次阅读

    高速PCB设计EMI防控手册:九大关键步骤详解

    一站式PCBA智造厂家今天为大家讲讲高速PCB设计EMI有什么规则?高速PCB设计EMI九大关键规则。随着电子产品信号上升沿时间的缩短和信号频率的提高,电磁干扰(EMI)问题越来越受到
    的头像 发表于 12-24 10:08 870次阅读