电子发烧友App

硬声App

0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电子发烧友网>模拟技术>高速ADC输入信号接口的挑战与不同技术的需求

高速ADC输入信号接口的挑战与不同技术的需求

收藏

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论

查看更多

相关推荐

高速ADC模拟输入接口必须考虑的6个条件,你了解几个?

采用高输入频率、高速模数转换器(ADC)的系统设计是一项具挑战性的任务。ADC输入接口设计有6个主要条件:输入阻抗、输入驱动、带宽、通带平坦度、噪声和失真。看看这里罗列的这六个条件,你都了解吗?
2016-01-13 16:55:384864

PCB设计高速模拟输入信号走线方法及规则

本文主要详解PCB设计高速模拟输入信号走线,首先介绍了PCB设计高速模拟输入信号走线方法,其次阐述了九大关于PCB设计高速模拟输入信号走线规则,具体的跟随小编一起来了解一下。
2018-05-25 09:06:448394

ADC输入接口设计的六个主要条件

采用高输入频率、高速模数转换器(ADC)的系统设计是一项具挑战性的任务。ADC输入接口设计有6个主要条件:输入阻抗、输入驱动、带宽、通带平坦度、噪声和失真。看看这里罗列的这六个条件,你都了解吗?
2022-07-27 09:07:511548

改善高速ADC时钟信号的方法

您在测试 ADC 的SNR时,您可能会连接一个低抖动时钟器件到转换器的时钟输入引脚,并施加一个适度低噪的输入信号。如果您并未从您的转换器获得SNR产品说明书标称性能,则说明存在
2011-10-12 12:00:092661

CTSD精密ADC—第4部分:轻松驱动ADC输入和基准电压源,简化信号链设计

在本文中,“传感器”和“输入信号”可以互换使用,代表ADC信号链的任何类型的电压输入ADC信号链的输入信号可以是传感器、来自某些源的信号或控制回路的反馈。
2021-08-18 10:26:414810

高速ADC需求上涨,各厂商动向如何?

电子发烧友网报道(文/李宁远)随着5G、人工智能、物联网、汽车电子等新兴应用的崛起,高速数据转换系统愈发常见。在一个高速数据转换系统中,放大器、DAC、ADC这些都是必不可少的,ADC作为信号链核心,其重要性不言而喻。
2023-01-29 08:01:001996

12位ADC的示波器满足小信号测试需求

示波器使用8位ADC来数字化所输入信号,这主要由示波器的应用需求ADC技术发展所决定。随着一些新兴应用的不断推进,8位ADC往往会因为噪声的原因而丢失细节,无法很好地满足市场需求。力科
2019-06-10 08:13:51

ADC技术在SDR实现中有哪些挑战

这次我们主要讨论ADC技术在SDR实现中有哪些挑战?以及ADC的哪些突破可以促进软件无线电的实际应用。
2019-08-02 06:39:33

ADC输入接口设计的6个主要条件介绍

采用高输入频率、高速模数转换器(ADC)的系统设计是一项具挑战性的任务。ADC输入接口设计有6个主要条件,你知道是那些吗? 输入阻抗 输入阻抗是设计的特征阻抗。ADC的内部输入阻抗取决于ADC
2023-12-18 06:13:51

信号分析仪和无线测试仪中的射频采样高速ADC时钟解决方案

描述TIDA-01016 是一款适合高动态范围高速 ADC 的时钟解决方案。射频输入信号高速 ADC 直接采用射频取样法捕获。ADC32RF80 是一款双通道 14 位 3GSPS 射频取样
2018-09-30 09:26:09

信号链基础:Time-interleaving high-speed ADCs

,这些标准仍将需要高动态范围,以便充分清晰地观察小信号。解决这些需求的一种技术是时间交织的ADC。对于高速ADC,性能,采样率和功耗之间存在折衷。时间交错在不同时间使用多个ADC采样来提高有效采样率,同时
2017-04-26 12:04:25

高速 ADC/DAC 测试原理及测试方法

随着数字信号处理技术和数字电路工作速度的提高,以及对于系统灵敏度等要求的不断提高,对于高速、高精度的 ADC、DAC 的指标都提出了很高的要求。比如在移动通信、图像采集等应用领域中,一方面要求
2018-04-03 10:39:35

高速ADC输入接口设计的6个条件你知道吗

采用高输入频率、高速模数转换器(ADC)的系统设计是一项具挑战性的任务。ADC输入接口设计有6个主要条件,你知道是那些吗? 输入阻抗输入阻抗是设计的特征阻抗。ADC的内部输入阻抗取决于ADC架构
2018-09-17 15:48:29

高速ADC前端设计的挑战有哪些?

高速ADC前端设计的挑战和权衡因素
2021-04-06 07:18:55

高速ADC模拟输入架构类型介绍

采用高速模数转换器(ADC)的系统设计非常困难,对于输入有两类ADC架构可供选择:缓冲型和无缓冲型。 缓冲和无缓冲架构的特征 高线性度缓冲器,但需要更高的功率; 更易设计输入网络与高阻抗缓冲器接口
2023-12-18 07:42:00

高速ADC模拟输入架构类型详解

来源 网络采用高速模数转换器(ADC)的系统设计非常困难,对于输入有两类ADC架构可供选择:缓冲型和无缓冲型。 缓冲和无缓冲架构的特征 缓冲架构的基本特征 * 高线性度缓冲器,但需要更高的功率
2018-01-23 16:01:44

高速ADC模拟输入架构类型详解

采用高速模数转换器(ADC)的系统设计非常困难,对于输入有两类ADC架构可供选择:缓冲型和无缓冲型。 缓冲和无缓冲架构的特征缓冲架构的基本特征高线性度缓冲器,但需要更高的功率;更易设计输入网络与高
2018-09-17 15:38:24

高速ADC模拟输入架构类型详解

采用高速模数转换器(ADC)的系统设计非常困难,对于输入有两类ADC架构可供选择:缓冲型和无缓冲型。缓冲和无缓冲架构的特征缓冲架构的基本特征*高线性度缓冲器,但需要更高的功率;*更易设计输入网络与高
2018-10-18 11:23:57

高速ADC的交流特性是什么样的?

越来越多的电子产品利用高速信号技术来进行数据和语音通信、音频和成像应用。尽管这些应用类别处理的信号具有不同带宽,且相应使用不同的转换器架构,但比较候选ADC(模数转换器)及评估具体实施性能时,这些应用具有某些共同特性。想请教大牛,高速ADC的交流特性是什么样的? (eechina)
2021-04-06 08:24:40

高速ADC的驱动和输入网络的平衡

输入信号可以在变压器的原边或副边端接,具体取决于系统对高速ADC增益平坦度和动态范围的要求。宽带变压器是一个常用元件,能够在较宽的频率范围内将单端信号转换成差分信号,提供了一种快速、便捷的解决方案。本文
2021-10-23 11:10:35

高速ADC设计中的PCB布局布线技巧有哪些?

影响高速信号链设计性能的机制是什么?高速ADC设计中的PCB布局布线技巧有哪些?
2021-04-21 06:29:52

高速CMOS模数转换器ADC08D1000在高速信号采集系统中的应用

。近年来,NS、Atmel等公司都开发出了高速ADC,比如ADC08D1000、AT84AS003TP等,它们都是经采样后分多路降速进行传输。目前,多路并行数据传输存储成为高速信号采集系统的主流趋势。
2019-07-05 08:11:34

高速电路设计中信号完整性面临的挑战有哪些?怎么处理?

高速数字硬件电路设计中信号完整性在通常设计的影响是什么?高速电路设计中信号完整性面临的挑战有哪些?怎么处理?
2021-04-22 06:26:55

高速通信面临的挑战是什么?

高速通信面临的挑战是什么?
2021-05-24 06:34:15

AD9434BCPZ-500高速ADC芯片

科技是ADI公司的代理经销商,主要提供数据转换器、高速DAC、放大器和线性产品、射频(RF) IC、电源管理产品、基于微机电系统(MEMS)技术的传感器、其他类型传感器以及信号处理产品,包括DSP和其他
2019-11-12 09:25:36

FPGA在传感器接口桥接上的挑战

  可编程逻辑作为图像传感器和ASSP之间的桥接面临三个方面的挑战。首先,FPGA必须为接口信号提供电信号支持。第二,FPGA的I/O必须有足够的gearing逻辑来支持快速串行传感器接口。第三
2011-05-24 14:17:00

FPGA测试面临哪些挑战?测试方案是什么?

大容量、高速率和低功耗已成为FPGA的发展重点。嵌入式逻辑分析工具无法满足通用性要求,外部测试工具可以把FPGA内部信号与实际电路联合起来观察系统真实运行情况。随着FPGA技术的发展,大容量、高速
2019-08-07 07:50:15

什么是高速并行采样技术

高速、超宽带信号采集技术在雷达、天文和气象等领域应用广泛。高采样率需要高速的模/数转换器(ADC)。目前市场上单片高速ADC的价格昂贵,分辨率较低,且采用单片超高速ADC实现的数据采集对FPGA的性能和PCB布局布线技术提出了严峻的挑战
2019-11-08 06:34:52

使用传感器接口仪表放大器来驱动ADC输入的设计

的传感器接口仪表放大器来驱动ADC输入。图1.从传感器到达ADC挑战什么适合传感器及为何有问题?这个问题的简短答案是仪表放大器。传感器适合连接的对象是仪表放大器。仪表放大器具有高精度(低失调)和低噪声
2021-12-02 07:00:00

使用现代高速数据转换器的硬件设计人员面临的挑战

无论是设计测试和测量设备还是汽车激光雷达模拟前端(AFE),使用现代高速数据转换器的硬件设计人员都面临高频输入、输出、时钟速率和数字接口的严峻挑战。问题可能包括与您的现场可编程门阵列(FPGA)相连、确信您的首个设计通道将起作用或确定在构建系统之前如何对系统进行最佳建模。本文中将仔细研究这些挑战
2021-01-14 07:51:54

便携式设计的高速视频总线设计挑战是什么?

便携式设计的高速视频总线设计挑战是什么?
2021-06-04 06:04:12

单波高速:下一代PON关键技术

单波高速PON技术面临的挑战有哪些?单波高速方案有哪几种?
2021-05-19 06:28:48

基于AT84AD001型ADC的2GHz高速信号采集系统

bit-500MS/s的数据,共占用FPGA的32个LVDS逻辑输入通道。ADC的三线串行接口通过一个AVR系列单片机ATmegal28L进行控制,其中单片机产生的信号逻辑电压为3.3 V,而ADC
2019-04-30 07:00:11

基于SAR-ADC架构的此类系统的实现需求

(SAR-ADC)实现这种系统所需的内容。与更常见的流水线ADC不同,SAR-ADC能够进行无延迟采样。它将引入样本解决方案以满足方法的需求以及使用SAR-ADC时需要考虑的因素。
2021-01-19 07:51:53

多点综合技术面临什么挑战

随着设计复杂性增加,传统的综合方法面临越来越大的挑战。为此,Synplicity公司开发了同时适用于FPGA或 ASIC设计的多点综合技术,它集成了“自上而下”与“自下而上”综合方法的优势,能提供高结果质量和高生产率,同时削减存储器需求和运行时间。
2019-10-17 06:29:53

如何满足各种读取数据捕捉需求以实现高速接口

如何满足各种读取数据捕捉需求以实现高速接口
2021-05-08 09:19:15

如何用低成本FPGA解决高速存储器接口挑战

如何用低成本FPGA解决高速存储器接口挑战
2021-04-29 06:59:22

应对串行背板接口设计挑战

和工业/测试系统等。  设计“顽症”  尽管串行技术的应用已日益普遍,但许多设计挑战依然横亘在设计人员面前。背板子系统是整个系统的“心脏”,它必须能够在板卡间提供可靠的信号传输。因此,在背板设计中
2019-05-05 09:29:30

怎么实现一种基于FPGA高速数据采集系统中的输入输出接口

本文给出了基于FPGA高速数据采集系统中的输入输出接口的实现,介绍了高速传输系统中RocketIO设计以及LVDS接口、LVPECL接口电路结构及连接方式,并在我们设计的高速数传系统中得到应用。
2021-04-29 06:04:42

新的500ksps和600ksps ADC满足高速应用的需求

DN88- 新的500ksps和600ksps ADC满足高速应用的需求
2019-05-21 17:08:39

模拟数字转换器输入接口的设计考虑

,是一项富有挑战性的工作.特别是在高频下(>100 MHz IF)。参考技术手册或是应用笔记的设【关键词】:模拟数字转换器,输入接口,目标设计,技术手册,挑战性,设计考虑,高速转换器
2010-04-22 11:30:56

测试高速串行总线面临哪些挑战?如何应对这些测试挑战

高速串行总线的特点是什么?测试高速串行总线面临哪些挑战?如何应对这些测试挑战
2021-05-10 07:00:10

管控高速数字接口EMI的若干技术探讨

当今高速数字接口使用的数据传输速率超过许多移动通信设备(如智能手机和平板电脑)的工作频率。需要对接口进行精心设计,以管理接口产生的本地电磁辐射,避免接口信号受其他本地射频的干扰。本文探讨了管控高速数字接口EMI的若干最重要技术,说明了它们是如何有助于解决EMI问题的。
2019-07-25 06:26:02

精确控制差分信号的差分直流耦合ADC输入

ADC输入的电路设计。混频器输出的是差分信号,其共模电压误差往往比较大,在送到ADC输入端之前需要进行滤波并且要把直流电平转换到ADC输入所需的电平上。这样的设计就比较有挑战性。  在放大器输出端
2019-06-19 06:50:39

详细讲解ADC 输入噪声的利弊

跃迁噪声"这一说法。折合到输入端噪声通常用 ADC 输入为直流值时的若干输出样本的直方图来表征。大多数高速或高分辨率 ADC 的输出为一系列以直流输入标称值为中心的代码(见图 2)。为了测量
2020-12-25 09:20:51

采用ADC083000/B3000的3GSps超高速ADC系统设计

包含千兆采样率ADC的系统设计会遇到许多复杂情况。面临的主要挑战包括时钟驱动、模拟输入级和高速数字接口。本文探讨了如何才能克服这些挑战,并给出了在千兆赫兹的速度下进行系统优化的方法。在讨论中,时钟
2019-05-30 05:00:04

集成多路复用输入ADC解决方案减轻功耗和高通道密度的挑战

型的分立单通道或集成多路复用且同步采样的模拟信号链来与各类传感器(如温度、压力、振动传感器及基于应用要求的其他许多传感器)接口。例如:将多个输入通道复用至一个ADC,各通道均使用一个采样保持放大器,以及将
2019-10-14 08:30:00

集成多路复用输入ADC解决方案减轻功耗和高通道密度的挑战

多通道数据采集系统通常采用不同类型的分立单通道或集成多路复用且同步采样的模拟信号链来与各类传感器(如温度、压力、振动传感器及基于应用要求的其他许多传感器)接口。例如:将多个输入通道复用至一个ADC,各
2018-10-19 10:46:34

集成多路复用输入ADC解决方案减轻功耗和高通道密度的挑战

设备、物联网IoT和其他便携式仪器)的这些技术挑战。本文提出的低功耗解决方案采用集成式多路复用输入4通道/8通道、16位、250kSPS PulSAR® ADC AD7682/AD7689,其提供
2018-10-18 11:33:33

以1Gsps高速捕捉信号ADC

以1Gsps高速捕捉信号ADC
2009-04-16 23:35:2312

高速遥感卫星信号接口技术的研究与实现

本文介绍了一种双通道高速遥感卫星信号接口技术的研究与实现。基于Onsemi 公司的高速ECL 电平转换相关芯片以及Altera 公司等效门数为25 万门的高速FPGACyclone 芯片,设计出具有
2009-08-14 08:57:1511

实现高速信号接口

摘要:随着高速信号的普及,迫切需要保证这些信号接口能够维持正确时序和保真度的措施。上升时间一般在亚纳秒级,传输延时在纳秒级。系统对时序的要求越来越严格,如果不
2009-05-05 08:30:48767

设置高速ADC的共模输入电压范围--High-Speed A

设置高速ADC的共模输入电压范围--High-Speed ADC Sets Input Common-Mode Range Abstract: The input common-mode
2009-06-09 20:41:431378

高速ADC,什么是高速ADC

高速ADC,什么是高速ADC 背景知识: 随着计算机技术、通信技术和微电子技术高速发展,大大促进了ADC技术的发展,ADC作为模拟量与数据量接
2010-03-24 13:28:019741

设置高速ADC的共模输入电压范围(中文)

设置高速ADC的共模输入电压范围(中文) 对于包含基带采样、高速ADC的通信接收机,输入共模电压范围(VCM)非常重要。特别是对于单电源供
2010-03-30 17:59:393883

高速串行接口设计的高效时钟解决方案

高速串行接口设计的高效时钟解决方案 数字系统的设计师们面临着许多新的挑战,例如使用采用了串行器/解串器(SERDES)技术高速串行接口来取代传统的并行总线架
2010-04-09 13:24:59968

如何收敛高速ADC时序

高速ADC 在转换器输出和接收机输入之间有严格的时序要求;知道如何利用产品说明书数字来保证无错误数字传输。 最近几年,高速、高精度的模数转换器 (ADC)
2010-07-13 09:59:10660

差分信号共模电压ADC输入电路设计

  随着ADC的供电电压的不断降低,输入信号摆幅的不断降低,输入信号的共模电压的精确控制显得越来越重要。交流耦合输入
2010-11-26 10:27:594769

ADC没有输入信号,为什么输出数据位仍不断变化

我的ADC没有输入信号,为什么输出数据位仍在不断变化?不熟悉高速ADC的人可能会认为:在静态模拟输入下,转换器的数字输出将保持恒定。
2012-06-01 15:15:533936

高速ADC模拟输入接口考虑

采用高输入频率、高速模数转换器(ADC)的系统设计是一项具挑战性的任务。ADC输入接口设计有6个主要条件:输入阻抗、输入驱动、带宽、通带平坦度、噪声和失真。
2013-08-22 16:13:1824

高速ADC时钟抖动的影响的了解

。作为一个例子,我们将突出最新的高性能ADC的线性技术,16位,160mspsltc2209。该ADC具有信号噪声比(SNR)77.4db与100dB SFDR的,整个的基带区。像大多数高速ADC的今天市场上的ltc2209采用采样保持(S / H)基本上需要ADC输入的快照的电路在一瞬间。当
2017-05-15 15:20:5913

模拟信号中高斯噪声对ADC输入的影响介绍

本文介绍了模拟信号中高斯噪声对ADC输入的影响。
2017-11-23 15:34:2111

差分信号共模电压ADC输入电路设计

输入的电路设计。混频器输出的是差分信号,其共模电压误差往往比较大,在送到ADC输入端之前需要进行滤波并且要把直流电平转换到ADC输入所需的电平上。这样的设计就比较有挑战性。
2017-12-10 12:09:2411432

ADC时钟输入考虑的因素详讲

ADC的采样时钟输入端(CLK+和CLK−)。 通常,应使用变压器或电容将该信号交流耦合到CLK+引脚和CLK−引脚内。这两个引脚有内部偏置,无需其它偏置。 高速、高分辨率ADC对时钟输入信号的质量非常敏感。
2017-12-19 04:10:014981

高速流水线模数转换器的模拟输入中无源和有源接口的性能的相关概述

该应用报告讨论了在高速流水线模数转换器(ADC)的模拟输入中无源和有源接口的性能相关方面。该报告简化了许多可能性分为两大类:无源和有源接口电路。该报告的第一部分给出了缓冲和无缓冲ADC输入电路
2018-05-16 16:48:127

如何通过从串行接口读取数据来向ADC14DS105提供输入信号和时钟

该应用报告讨论了设计实现,并着重讨论如何通过从串行接口读取数据来向ADC14DS105提供输入信号和时钟。此外,独特的输出驱动器的细节进行审查。
2018-05-16 17:02:374

缓冲的 8 通道 ADC 输入简化了传感器接口

许多采用一个精准模数转换器进行信号数字化处理的系统都需要在信号源和 ADC 之间布设某种信号调理电路。除了它的其他功能之外,该电路还必须准确地驱动 ADC输入。由于同时需要高性能和高速度以处理
2018-06-04 13:47:003864

高速ADC高速串行收发器

大家好。我是Clarence Mayotte,Linear技术公司的应用工程师。过去两年中,我一直从事高速ADC的工作。 我是Alan Davidson,Altera高端FPGA的产品营销
2018-06-20 05:28:004215

用 LTM9001 实现与高速 ADC 输入匹配

高速、高分辨率 ADC 是通信和仪表应用中的关键性元件。信号链路的末级放大器与 ADC 输入引脚之间的接口设计颇具挑战性,而且很花时间。然而对于整个系统的性能来说它又是至关重要的。传统上,这需要进行
2018-06-28 02:33:003204

ADC 八通道输入传感器接口

信号源和 ADC 之间布设某种信号调理电路。除了它的其他功能之外,该电路还必须准确地驱动 ADC输入。由于同时需要高性能和高速度以处理 ADC 输入电流,因而会提出一项实质性的额外设计挑战
2018-06-28 09:23:005143

采用ADC083000/B3000ADC芯片对ADC系统进行优化

包含千兆采样率ADC的系统设计会遇到许多复杂情况。面临的主要挑战包括时钟驱动、模拟输入级和高速数字接口。本文探讨了如何才能克服这些挑战,并给出了在千兆赫兹的速度下进行系统优化的方法。在讨论中,时钟
2019-05-30 08:18:003781

高速ADC的动态性能参数和基于DSP技术的测试方法研究

高速ADC信号处理机的不可欠缺的组成部分,其性能的好坏对信号处理系统的整体性能也至关重要。通常ADC技术参数是由生产厂商提供,可作为设计的重要依据,但是在电路板上形成的ADC模块的性能如何,还与
2020-08-01 11:35:543431

MT-228:高速ADC模拟输入接口考虑

MT-228:高速ADC模拟输入接口考虑
2021-03-21 00:23:197

EVAL-AD7453:伪差分输入评估板,带串行接口的12位ADC

EVAL-AD7453:伪差分输入评估板,带串行接口的12位ADC
2021-05-20 21:23:062

ADC中采样技术信号链设计挑战

最终为此牺牲系统目标。 本文将会从采样技术的基础知识说起,重温模数转换的基本运作方式,并帮助大家理解现实中会遇到的问题。在接下来的后一篇文章中,我们会进一步介绍如何通过连续时间Σ-Δ ADC简化信号链,有效地解决采样中遇
2021-06-25 11:28:042582

6位Flash型超高速ADC的设计

6位Flash型超高速ADC的设计(c语言嵌入式开发怎么学)-作为模拟与数字电路的接口电路的关键部分,模数转换器(ADC)现代通信、需达、卢纳以及众多消费电子产品中都占据极其重要的地位。随着
2021-08-04 13:13:5723

AT84AD001型ADC在2GHz高速信号采集系统中的应用

AT84AD001型ADC在2GHz高速信号采集系统中的应用(无线电源技术商业计划书)-该文档为AT84AD001型ADC在2GHz高速信号采集系统中的应用讲解文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,
2021-09-24 16:39:254

简化ADC输入和基准驱动,简化信号链设计

另一方面,输入端需要低通抗混叠滤波器,以确保高频噪声和干扰源严重衰减,以便当它们因采样到目标频带而折返时,性能不会下降。现有ADC信号链设计人员面临的挑战是微调混叠抑制和输出建立的相反要求。DTSD ADC的前端设计带有驱动器和抗混叠滤波器,如图2所示。
2022-12-15 16:40:08921

了解接收器应用中小信号输入和大信号输入ADC噪声

本应用笔记说明,ADC根据信号输入电平产生不同水平的噪声功率,并且ADC噪声会影响小信号和大信号电平极端情况下的整体接收器响应。如果在接收器设计中未正确考虑ADC噪声(和失真)功率的级联贡献,则转换器可能超出或低于任何特定应用的规定。
2023-02-25 11:40:401050

高速ADC设置输入共模范围

输入共模电压范围(VCM)在包括基带采样高速ADC的通信接收器设计中非常重要。VCM对于具有直流耦合输入的单电源低压电路尤为重要。对于单电源电路,馈送驱动放大器和ADC输入信号应在VCM范围内
2023-02-25 12:10:09789

了解接收器应用中小信号输入和大信号输入ADC噪声

在采样或子采样接收器设计中使用高性能奈奎斯特模数转换器(ADC)时,RF设计人员需要了解ADC在小信号和大信号输入下的噪声性能。接收器必须满足这两个信号电平极端下的灵敏度和阻塞(高电平干扰)要求
2023-03-02 15:15:10930

高速ADC设置输入共模范围

输入共模电压范围(VCM)在包括基带采样高速ADC的通信接收器设计中非常重要。VCM对于具有直流耦合输入的单电源低压电路尤为重要。对于单电源电路,馈送驱动放大器和ADC输入信号应在VCM范围内
2023-03-03 15:33:161652

CTSD精密ADC:轻松驱动ADC输入和基准电压源,简化信号链设计

本文重点介绍新型连续时间Sigma-Delta (CTSD)精密ADC最重要的架构特性之一:轻松驱动阻性输入和基准电压源。实现最佳信号链性能的关键是确保其与ADC接口输入源或基准电压源本身不被破坏
2023-06-16 10:24:42869

ADC 电源:输入

在讨论如何驱动各种电源域之前,让我们回顾一下高速ADC上通常可以找到的电源输入。有一个可选的输入缓冲电源域(并非在所有ADC上)、一个模拟电源域、一个数字电源域和一个驱动器电源域。
2023-06-30 16:40:35757

高速ADC模拟输入接口考虑

采用高速模数转换器(ADC)的系统设计 非常困难,本笔记简要介绍基本设计考虑。
2023-07-03 15:10:450

基于FPGA的高速ADC接口设计

点击上方 蓝字 关注我们 ADC硬件特性分析 首先必须通过datasheet分析其核心参数、接口定义和时序要求。ADC9481的采样率为250MSPS,精度8bit。其原理结构图如下: 主要引脚说明
2023-08-28 14:30:01957

高速ADC中增加SFDR的主要限制是什么?

同时也面临一些挑战。其中最有意义的是如何提高高速ADC的SFDR,这可以提高信号的精度和准确性。 SFDR即“串扰自由动态范围”,代表着ADC在高频输入信号下输出第一个谐波之后的最高谐波信号跟原信号的分离度。在实际应用中,信号动态范围比串扰自由动
2023-10-31 09:41:15270

ADI-高速差分ADC驱动器设计指南

作为应用工程师,我们经常遇到各种有关差分输入高速模数转换器(ADC)的驱动问题。事实上,选择正确的ADC驱动器和配置极具挑战性。为了使鲁棒性ADC电路设计多少容易些,我们汇编了一套通用“路障”及解决方案。本文假设实际驱动ADC的电路—也被称为ADC驱动器或差分放大器—能够处理高速信号
2023-11-27 08:31:362

已全部加载完成