0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence推出通过硅验证的长距离7nm 112G SerDes IP

Cadence楷登 来源:未知 作者:郭婷 2018-11-16 16:39 次阅读

多速率PAM-4 SerDes具备行业领先的PPA能效

中国上海,楷登电子(美国Cadence公司NASDAQ:CDNS)今日发布业内首款通过硅验证的长距离7nm 112G SerDes IP。基于TSMC 7nm制程的Cadence® 112G PAM-4 SerDes IP拥有业内领先的功耗、性能与面积(PPA)能效,助力开发新一代云计算规模的高端口密度网络产品和电信数据中心。对这项创新技术表示出强烈兴趣的早期用户已与Cadence展开密切合作。Cadence正与更多客户开展合作,助其开发下一代高性能计算(HPC)ASIC机器学习加速芯片,网络交换SoC。

移动数据消费的升级,人工智能、机器学习的应用以及5G通信的发展都依赖于不断增加的带宽,对现有的云数据中心服务器、存储和网络基础设施造成了巨大压力。目前,高端云数据中心的早期用户正在装配400G以太网端口,并有望在2020年成为主流技术;而800G以太网端口将成为届时的新技术。112G SerDes技术的数据速率是56G SerDes的两倍,因此可以满足机器学习和神经网络等新兴数据密集型应用的爆炸式高速连接需求。

基于Cadence 2017年收购nusemi公司获得的技术,新发布的长距离112G SerDes可以支持背板、铜和光学连接。产品的主要特色包括:

独有的底层软件控制自适应功耗设计,可根据平台需求实现最佳的功耗与性能平衡以及更高效的系统设计

基于DSP的架构针对有损耗的、嘈杂的信道提供卓越的数据恢复能力

长距离技术让客户得以使用成本更低的PCB,并在PCB和系统的设计时灵活性更强

包括112/56Gbps脉冲调幅4(PAM-4)和56/28/10Gbps不归零制(NRZ)数据速率在内的多速率支持,向下兼容运行速度更低的旧型设备

支持全自动启动与自适应,集成内置自测试(BIST),可生成并检查伪随机二进制脉冲序列(PRBS),增强IP的使用便捷性

“112G SerDes是一项全新的关键辅助技术,可以帮助行业以更快的速度和更低的成本打造下一代100、400和800Gb 以太网云基础设施,”Cadence公司首席执行官陈立武表示。“我们已经过硅验证的112G长距离多速率SerDes使Cadence成为了高性能计算系统设计辅助技术的领先供应商。Cadence的解决方案可提供每线100Gb/秒的运算速度,减少线数、散热和成本,助力下一代超大规模数据基础设施的建设。”

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • dsp
    dsp
    +关注

    关注

    544

    文章

    7681

    浏览量

    344332
  • 芯片
    +关注

    关注

    447

    文章

    47769

    浏览量

    409072
  • 机器学习
    +关注

    关注

    66

    文章

    8116

    浏览量

    130550

原文标题:Cadence推出业内首款通过硅验证的长距离7nm 112G SerDes IP,加速建设新一代云数据中心基础设施

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    Cadence 发布面向 TSMC 3nm 工艺的 112G-ELR SerDes IP 展示

    3nm 时代来临了!Cadence 在 2023 年 TSMC 北美技术研讨会期间发布了面向台积电 3nm 工艺(N3E)的 112G长距离
    发表于 05-19 16:25 806次阅读
    <b class='flag-5'>Cadence</b> 发布面向 TSMC 3<b class='flag-5'>nm</b> 工艺的 <b class='flag-5'>112</b>G-ELR <b class='flag-5'>SerDes</b> <b class='flag-5'>IP</b> 展示

    EDA辅助设计不得不提的 IP

    提供的,还是只有Synopsys或Cadence。就在前天,Cadence发了款TSMC 7nm的超高速112G/56G
    发表于 06-15 08:03

    Fusion Design Platform™已实现重大7nm工艺里程碑

    感到非常鼓舞人心。我们已与用户设计团队密切合作,设计能够在高级工艺节点上应对日益升级的技术挑战的平台。通过使用7nm Fusion Design Platform,设计团队能够显著提高生产力,增加
    发表于 10-22 09:40

    为何说7nm就是材料芯片的物理极限

    适用了20余年的摩尔定律近年逐渐有了失灵的迹象。从芯片的制造来看,7nm就是材料芯片的物理极限。不过据外媒报道,劳伦斯伯克利国家实验室的一个团队打破了物理极限,采用碳纳米管复合材料将现有最精尖
    发表于 07-28 07:55

    精品资料推荐:《112G 高速互连白皮书》免费下载

    。ODCC 网络工作组 2021 年 12 月正式启动《112G 高速互连白皮书》项目开发工作。项目主要围绕基于 112Gbps SerDes 下的网络设备高速系统设计、系统测试方案及方法研究、高速互连
    发表于 09-28 10:43

    Socionext推出适用于5G Direct-RF收发器应用的7nm ADC/DAC

    ,Socionext推出全新Direct-RF IP,该IP采用TSMC 7nm FinFET(N7)工艺设计,能在单芯片(Single d
    发表于 03-03 16:34

    Avago展示业界首款28nm 25Gbps长距离兼容ASIC SerDes

    日前,Avago Technologies宣布其25 Gbps 串化器/并化器 (SerDes) 核心已在28nm 工艺技术上与25G 长距离(LR) 通用电子界面(CEI) 标准兼容。
    发表于 02-05 10:48 823次阅读

    Credo于TSMC 2018南京OIP研讨会首次公开展示7纳米工艺结点112G SerDes

    解决方案。这次Credo的第三个硅验证的7纳米112G SerDes架构现允许系统级芯片(SoC)的研发来采用台积公司先进的7纳米工艺节点。
    的头像 发表于 10-30 11:11 5256次阅读

    联发科112G远程SerDes芯片可满足特定需求

    联发科技(MediaTek)宣布,其ASIC服务将扩展至112G远程(LR)SerDes IP芯片。MediaTek的112G 远程 SerDes
    的头像 发表于 11-12 10:04 4868次阅读

    MediaTek ASIC服务推出验证7nm制程112G远程SerDes IP

    MediaTek今日宣布,其ASIC服务将扩展至112G远程(LR)SerDes IP芯片。MediaTek的112G 远程 SerDes
    发表于 11-12 14:22 799次阅读

    基于台积电5nm制程工艺 112G SerDes连接芯片发布

    中的苹果M1 SoC,现在这个列表中又新添一名成员,它就是基于台积电5nm制程工艺 112G SerDes连接芯片。近日,Marvell宣布了其基于DSP的112G
    的头像 发表于 04-19 16:40 2273次阅读

    5nm 112Gbps最新一代SerDes IP时钟设计详解

    112Gbps SerDes设计将根据应用情况在各种配置中被采用。下图展示了长距离(LR)、中距离(MR)、极短距离(VSR)和超短
    的头像 发表于 07-27 15:05 1134次阅读

    Cadence发布基于台积电N4P工艺的112G长距离SerDes IP

    楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日发布基于台积电 N4P 工艺的 112G长距离(112G-ELR)SerDes
    的头像 发表于 04-28 10:07 985次阅读

    Cadence发布面向TSMC 3nm工艺的112G-ELR SerDes IP展示

    3nm 时代来临了!Cadence 在 2023 年 TSMC 北美技术研讨会期间发布了面向台积电 3nm 工艺(N3E)的 112G长距离
    的头像 发表于 05-19 15:23 701次阅读
    <b class='flag-5'>Cadence</b>发布面向TSMC 3<b class='flag-5'>nm</b>工艺的<b class='flag-5'>112</b>G-ELR <b class='flag-5'>SerDes</b> <b class='flag-5'>IP</b>展示

    Cadence发布面向TSMC 3nm 工艺的 112G-ELR SerDes IP 展示

    3nm 时代来临了!Cadence 在 2023 年 TSMC 北美技术研讨会期间发布了面向台积电 3nm 工艺(N3E)的 112G长距离
    的头像 发表于 07-10 09:26 440次阅读