0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

SN74LVTH2952 具有三态输出的 3.3V ABT 八路总线收发器和寄存器

数据:

描述

这些八进制总线收发器和寄存器专为低压(3.3 V)VCC操作而设计,但是能够为5V系统环境提供TTL接口。

 LVTH2952器件由两个8位背对背寄存器组成,可存储两条双向总线之间双向流动的数据。如果时钟使能(CLKENAB \或CLKENBA \)输入为低电平,则A或B总线上的数据存储在时钟(CLKAB或CLKBA)输入从低到高转换的寄存器中。将输出使能(OEAB \或OEBA \)输入设为低电平可访问任一端口上的数据。

提供有源总线保持电路,用于保持有效逻辑电平的未使用或浮动数据输入。建议不要使用上拉或下拉电阻与总线保持电路。

当VCC介于0和1.5 V之间时,器件处于高阻态上电或断电。但是,为了确保1.5 V以上的高阻态,OE \应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。

这些器件完全适用于使用Ioff和上电3的热插拔应用-州。 Ioff电路禁用输出,防止在断电时损坏通过器件的电流回流。上电和断电期间,上电三态电路将输出置于高阻态,从而防止驱动器冲突。

特性

  • 支持混合模式信号操作(具有3.3VVCC的5V输入和输出电压)
  • 支持低至2.7 V的未调节电池工作
  • 典型VOLP(输出接地反弹)

    sub= 3.3 V,TA= 25°C
  • Ioff和上电3状态支持热插入
  • < li>数据输入端的总线保持消除了对外部上拉/下拉电阻的需求
  • 每个JESD的闩锁性能超过500 mA 17
  • ESD保护超过JESD 22
      < li> 2000-V人体模型(A114-A)
    • 200-V机型(A115-A)

参数 与其它产品相比 寄存收发器

 
Technology Family
VCC (Min) (V)
VCC (Max) (V)
Bits (#)
Voltage (Nom) (V)
F @ Nom Voltage (Max) (Mhz)
ICC @ Nom Voltage (Max) (mA)
tpd @ Nom Voltage (Max) (ns)
IOL (Max) (mA)
IOH (Max) (mA)
Operating Temperature Range (C)
Pin/Package
 
SN74LVTH2952
LVT    
2.7    
3.6    
8    
3.3    
160    
0.005    
4.6    
64    
-32    
-40 to 85    
24SOIC
24TSSOP    
 

技术文档

数据手册(1)
元器件购买 SN74LVTH2952 相关库存