0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

中国芯片领域研究又有新突破 研发出3纳米晶体管

kus1_iawbs2016 来源:yxw 2019-06-13 16:08 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

现如今,市场上最先进的计算机芯片使用7纳米晶体管。中国科学院微电子研究所微电子设备与集成技术领域的专家殷华湘说,他的团队已经研发出3纳米晶体管——相当于一条人类DNA链的宽度,在一个指甲盖大小的芯片上能安装数百亿个这种晶体管。

殷华湘说,晶体管变得越小,芯片上就能安装越多的晶体管,这会让处理器的性能显著提升。晶体管是处理器的基本部件。殷华湘说,用3纳米晶体管制造的处理器将会增加计算速度,并降低能耗。比如一位智能手机用户可以整天玩需要大量计算能力的游戏,却不需要为电池重新充电。

殷华湘说,他的团队还必须克服一些重大障碍。他们的研究成果本月部分发表在同行评议杂志《电气电子工程师协会电子器件通讯》上。其中一个障碍是“波尔兹曼暴政”。路德维希·波尔兹曼是19世纪的奥地利物理学家。“波尔兹曼暴政”描述的是有关电子在一个空间中的分布问题。对芯片研发者来说,这意味着随着更多较小的晶体管安装到芯片上,晶体管所需电流产生的热量将烧毁芯片。

报道称,物理学家已经为这个问题提供了解决办法。殷华湘说,他的团队使用一种称为“负电容”的方法,这样他们能用理论上所需最小电量的一半电量来为晶体管提供电力。这种晶体管实现商业应用可能要花几年时间。该团队正在进行材料和质量控制方面的工作。

殷华湘说:“这是我们工作中最激动人心的部分。这不仅是实验室中的又一项新发现。它有着实际应用的巨大潜力。而我们拥有专利。”

报道称,殷华湘说,这项突破将让中国“在芯片研发的前沿同世界头号角色进行正面竞争”。他说:“在过去,我们看着其他人竞争。现在,我们在同其他人竞争。”

据报道,中国还在研发一种原子大小(0.5纳米)的晶体管,而其他国家已经加入将3纳米晶体管投入市场的竞赛。

韩国三星公司说,它计划到明年上半年完成3纳米晶体管的研发。三星说,同7纳米技术相比,用它的3纳米晶体管制造的处理器只需用一半的电力,性能却会提高35%。三星没有说它预计这些芯片将于何时投产。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    20329

    浏览量

    254826
  • 芯片
    +关注

    关注

    463

    文章

    54411

    浏览量

    469150
  • 半导体
    +关注

    关注

    339

    文章

    31221

    浏览量

    266410
  • 纳米晶体管
    +关注

    关注

    0

    文章

    10

    浏览量

    6235
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    抬升源漏技术如何拯救纳米尺度晶体管

    几十纳米以下时,外部串联电阻逐渐成为制约晶体管驱动电流提升的主要瓶颈。为了解决这个难题,工程师们发明了抬升源漏技术。
    的头像 发表于 04-10 17:08 709次阅读
    抬升源漏技术如何拯救<b class='flag-5'>纳米</b>尺度<b class='flag-5'>晶体管</b>

    晶体管达林顿光耦:核心特性驱动的技术优势与应用价值

    晶体管达林顿光耦作为光电耦合器件重要分支,融合达林顿晶体管高电流放大特性与光耦电气隔离功能,通过内部复合晶体管结构与优化封装工艺,而非简单功能叠加,在电流驱动、绝缘隔离、低功耗等方面实现性能
    的头像 发表于 04-10 16:27 1746次阅读

    揭秘芯片测试:如何验证数十亿个晶体管

    微观世界的“体检”难题在一枚比指甲盖还小的芯片中,集成了数十亿甚至上百亿个晶体管,例如NVIDIA的H100GPU包含800亿个晶体管。要如何确定每一个晶体管都在正常工作?这是一个超乎
    的头像 发表于 03-06 10:03 350次阅读
    揭秘<b class='flag-5'>芯片</b>测试:如何验证数十亿个<b class='flag-5'>晶体管</b>

    探索Broadcom HLPT-B3x0-00000硅NPN光电晶体管的卓越性能

    的光电晶体管,采用行业标准的3毫米通孔灯封装。其独特的黑色环氧树脂封装能够过滤掉不需要的可见光,提供了±12度和±25度两种半灵敏度角度选择。 应用领域 该产
    的头像 发表于 12-30 11:40 888次阅读

    漏致势垒降低效应如何影响晶体管性能

    随着智能手机、电脑等电子设备不断追求轻薄化,芯片中的晶体管尺寸已缩小至纳米级(如3nm、2nm)。但尺寸缩小的同时,一个名为“漏致势垒降低效应(DIBL)”的物理现象逐渐成为制约
    的头像 发表于 12-26 15:17 1112次阅读
    漏致势垒降低效应如何影响<b class='flag-5'>晶体管</b>性能

    基于偏置电阻晶体管(BRT)的数字晶体管系列MUN2231等产品解析

    在电子电路设计中,晶体管的合理选择和应用对于电路性能起着关键作用。今天,我们就来深入探讨ON Semiconductor推出的MUN2231、MMUN2231L、MUN5231、DTC123EE、DTC123EM3、NSBC123EF3
    的头像 发表于 12-02 15:46 670次阅读
    基于偏置电阻<b class='flag-5'>晶体管</b>(BRT)的数字<b class='flag-5'>晶体管</b>系列MUN2231等产品解析

    芯海科技BMS芯片荣膺2025“中国芯”大奖

    顶尖的芯片企业与行业专家,见证了中国芯片的技术创新与产业突破。本届“中国芯”评选共征集到来自303家芯片企业累计提交的410款产品报名,企业
    的头像 发表于 11-14 15:35 1266次阅读
    芯海科技BMS<b class='flag-5'>芯片</b>荣膺2025“<b class='flag-5'>中国芯</b>”大奖

    中国芯片研制获重大突破 全球首款亚埃米级快照光谱成像芯片

    我国芯片正蓬勃发展,呈现一片欣欣向荣的态势,我们看到新闻,中国芯片研制获重大突破;这是全球首款亚埃米级快照光谱成像芯片问世。 清华大学电子工程系方璐教授团队成功研制出全球首款亚埃米级快
    的头像 发表于 10-16 17:58 2784次阅读

    多值电场型电压选择晶体管结构

    多值电场型电压选择晶体管结构 为满足多进制逻辑运算的需要,设计了一款多值电场型电压选择晶体管。控制二进制电路通断需要二进制逻辑门电路,实际上是对电压的一种选择,而传统二进制逻辑门电路通常比较复杂
    发表于 09-15 15:31

    晶体管架构的演变过程

    芯片制程从微米级进入2纳米时代,晶体管架构经历了从 Planar FET 到 MBCFET的四次关键演变。这不仅仅是形状的变化,更是一次次对物理极限的挑战。从平面晶体管到MBCFET,
    的头像 发表于 07-08 16:28 2505次阅读
    <b class='flag-5'>晶体管</b>架构的演变过程

    东京大学开发氧化铟(InGaOx)新型晶体管,延续摩尔定律提供新思路

    据报道,东京大学的研究团队近日成功开发出一种基于掺镓氧化铟(InGaOx)晶体材料的新型晶体管。这一创新在微电子技术领域引起了广泛关注,标志
    的头像 发表于 07-02 09:52 1107次阅读
    东京大学开发氧化铟(InGaOx)新型<b class='flag-5'>晶体管</b>,延续摩尔定律提供新思路

    晶体管光耦的工作原理

    器件的特性。工作原理概述1.发光器件:晶体管光耦通常包含一个发光二极(LED)作为光源。当电流通过LED时,它会发出特定波长的光。2.光敏器件:光耦的另一侧是一个
    的头像 发表于 06-20 15:15 1153次阅读
    <b class='flag-5'>晶体管</b>光耦的工作原理

    下一代高速芯片晶体管解制造问题解决了!

    晶体管的密度,同时减少了芯片的横向面积。 相比传统的FinFET和纳米晶体管,叉片晶体管能够显著减少nFET和pFET之间的间距,从而在相
    发表于 06-20 10:40

    无结场效应晶体管详解

    当代所有的集成电路芯片都是由PN结或肖特基势垒结所构成:双极结型晶体管(BJT)包含两个背靠背的PN 结,MOSFET也是如此。结型场效应晶体管(JFET) 垂直于沟道方向有一个 PN结,隧道穿透
    的头像 发表于 05-16 17:32 1620次阅读
    无结场效应<b class='flag-5'>晶体管</b>详解