0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技推出UFS 5.0、UniPro 3.0和M-PHY v6.0完整IP解决方案

新思科技 来源:新思科技 2026-03-17 11:05 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

随着移动、汽车以及 AI 驱动系统中的数据量不断增长,存储性能已成为影响 SoC 整体能力的关键因素。更快的计算性能和更复杂的软件持续对存储子系统施加压力,要求其在不增加设计复杂性或风险的前提下,提供更高的带宽、更低的延迟以及更高的效率。

为应对这些挑战,新思科技推出了业界首个 UFS 5.0、UniPro 3.0 和 M‑PHY v6.0 完整 IP 解决方案——将协议层、链路层和物理层集成在一起,为下一代高速、低功耗、高效率的存储技术提供支持。新思科技还在台积电先进的 N2P 工艺节点上成功完成了 M‑PHY v6.0 的硅验证,实现了基于 PAM‑4 调制的 Gear6B 工作模式,单通道速率达到 23.3 GBaud/s(46.7 Gbit/s)。这一里程碑标志着物理层已为 UFS 5.0 的采用做好准备,增强了客户在新一代数据密集型应用中进行设计的信心。

存储性能如今已成为系统级瓶颈

在当今的许多 SoC 中,存储带宽已无法继续跟上计算和内存性能的提升:

AI 工作负载依赖于对模型和数据的快速访问。

相机、图形和媒体处理流程对持续吞吐量的要求不断提高。

系统软件的规模和复杂度不断提升,进一步加大了对存储响应速度的压力。

与此同时,设计人员也面临一系列严格的限制:

功耗和散热预算非常紧张

外形尺寸和芯片面积都有严格限制

产品开发周期被大幅压缩

项目对风险的容忍度极低

这些相互矛盾的需求使得传统接口难以继续提升存储性能。单纯提高接口宽度或频率往往会带来更高的功耗、更复杂的设计,或更长的产品导入周期。

UFS 5.0 结合 M‑PHY v6.0 和 UniPro 3.0,通过更加高效、更加系统友好的方式来提升带宽,从而解决这些挑战。

支撑技术:UniPro 3.0 和 M‑PHY v6.0 构成 UFS 5.0 的核心基础

UFS 5.0 从根本上构建在 M‑PHY 和 UniPro 两个层之上,这两者共同形成了该标准的物理层、链路层和传输层基础。UFS 5.0 需要同时采用 UniPro 3.0 和 M‑PHY v6.0,而新思科技全新的 UFS 5.0 IP 解决方案将这三个层级集成在一起,为下一代存储设备提供完整支持。其中,M‑PHY v6.0 提供高速物理接口,通过 PAM4 调制实现更高的单通道数据速率,从而在不增加接口宽度或系统复杂度的前提下,满足 UFS 5.0 对带宽的需求。

4485b57c-20ff-11f1-90a1-92fbcf53809c.jpg

大部分软件接口保持不变。更高的 Gear 6(G6)数据速率依旧沿用早期版本的同一套功率模式切换机制。然而,在链路训练方面,UFS 5.0 引入了一套专门的均衡流程,用于在更高数据速率下确保信号质量和可靠运行。

在 PHY 之上,UniPro 3.0 增强了链路层和传输层的能力,使数据能够在更高速度下高效传输,其中包括采用 1b1b 编码以降低开销,并在整个数据通路中实现更精简的通信

通过将 UFS 5.0、UniPro 3.0 和 M‑PHY v6.0 集成到一个完整的 IP 解决方案中,新思科技确保了客户能够放心采用下一代存储技术——这一统一且经过全面验证的三层架构能够提供最佳的性能、可扩展性和效率。

M‑PHY v6.0 硅验证成功,加速 UFS 5.0 的落地

新思科技近期完成了 M‑PHY v6.0 的硅验证(silicon bring‑up),成功展示了在 每通道 23.3 GBaud/s(46.7 Gbit/s)下,基于 PAM‑4 调制的 Gear6B 工作模式。

45490662-20ff-11f1-90a1-92fbcf53809c.jpg

随着 M‑PHY v6.0 物理层在硅上成功完成验证,开发团队能够以更充分的信心推进设计工作,减少在高速条件下对性能和集成方面的不确定性。这一里程碑成果为计划采用 UFS 5.0 的客户提供了重要保障。

在不牺牲效率的前提下实现高性能

UFS 5.0 与 M‑PHY v6.0 组合的核心优势之一,就是其在规模化时依然保持高效率。更高的单通道带宽使设计人员能够在满足不断增长的存储性能需求的同时,仍然将接口数量、走线复杂度和功耗控制在可管理范围内。

典型应用场景包括:

智能手机在小型化设计中提供更快的存储性能,提升用户体验的同时保持良好续航。

笔记本电脑存储:提供高速、低功耗的存储方案,可作为 SSD/NVMe 的替代选项。

汽车系统:高速存储能够在散热受限的环境下支持信息娱乐、数据记录和 ADAS 功能。

边缘 AI 平台:要求在受限的功耗条件下实现快速数据访问。

游戏主机:游戏设备正从可拆卸存储卡向嵌入式存储转变,需要高速、低功耗的方案以提升用户体验。

基于 TSMC N2 和 N2P 节点的接口 IP 动能不断深化

M‑PHY v6.0 的这一里程碑成果,建立在新思科技在 TSMC N2 与 N2P 工艺节点上不断累积的接口 IP 动能之上。当前,公司具备行业领先的 IP 产品组合,包括:

MIPI M-PHY IP

MIPI C-PHY 和 D-PHY IP

LPDDR6 IP

USB IP

随着这一不断扩展的产品组合,客户能够依托值得信赖的接口解决方案,去实现更具雄心的功耗、性能和面积(PPA)目标。

为下一代设计提前铺路

随着数据驱动型工作负载持续扩大,存储带宽将继续成为系统性能的关键支撑要素。凭借全新的 UFS 5.0 IP、对 UniPro 3.0 的支持,以及 M‑PHY Gear 6 IP,新思科技正在帮助客户为下一代高速存储设计做好充分准备。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 存储
    +关注

    关注

    13

    文章

    4883

    浏览量

    90251
  • 新思科技
    +关注

    关注

    5

    文章

    977

    浏览量

    52985
  • UFS
    UFS
    +关注

    关注

    6

    文章

    118

    浏览量

    26447

原文标题:新思科技推出业界首个面向下一代存储的UFS 5.0与M-PHY v6.0完整IP解决方案

文章出处:【微信号:Synopsys_CN,微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    Cadence在CES 2026成功演示3nm eUSB2V2 PHY IP解决方案

    这正是我们在拉斯维加斯 CES 2026 展会上展示的核心理念 —— 我们成功演示了业内首创的 3nm eUSB2V2 PHY IP,并与 eUSB2V2 控制器
    的头像 发表于 04-16 15:48 219次阅读

    智原科技推出全新终端AI IP解决方案

    ,专为新一代MCU与AIoT SoC设计,满足终端AI(Endpoint AI)应用需求。该完整IP解决方案整合SST eFlash控制器与内建自我测试(BIST),并搭配经硅验证的模拟与高速接口
    的头像 发表于 04-15 15:05 285次阅读

    乐鑫信息科技正式发布ESP-IDF v6.0

    乐鑫信息科技 (688018.SH) 正式发布 ESP-IDF v6.0。在 v5.x 基础上,v6.0 带来面向开发流程与系统能力的全面升级,覆盖开发环境、构建体系、安全架构及连接能力等多个关键环节,进一步提升开发效率与系统灵
    的头像 发表于 03-31 10:20 667次阅读

    是德科技推出一系列全新Scale-up验证解决方案

    是德科技(NYSE: KEYS )推出一系列全新Scale-up验证解决方案,旨在帮助人工智能数据中心运营商应对计算集群日益密集复杂化过程中不断加剧的带宽、延迟及互操作性挑战。 该解决方案支持新兴
    的头像 发表于 03-06 10:01 618次阅读
    是德科技<b class='flag-5'>推出</b>一系列全新Scale-up验证<b class='flag-5'>解决方案</b>

    铠侠UFS 5.0嵌入式闪存出样

    2月24日,铠侠于官网宣布为下一代移动应用提供UFS 5.0嵌入式闪存样品。 评估样品基于公司为UFS 5.0自主研发的主控和铠侠第八代BiCS FLASH™闪存,容量可选512GB和
    的头像 发表于 02-25 15:00 2045次阅读

    如何突破AI存储墙?深度解析ONFI 6.0高速接口与Chiplet解耦架构

    :ONFI 6.0 PHY IP作为全球领先的集成电路IP供应商,奎芯科技已实现对ONFI 6.0标准的全面支持,旨在破解大数据时代的存取鸿
    发表于 01-29 17:32

    格罗方德收购新思科技处理器IP产品组合

    思科技(纳斯达克股票代码:SNPS)今日宣布,已就将其处理器 IP 解决方案业务出售给格罗方德(纳斯达克股票代码:GFS)达成最终协议。新思科技在
    的头像 发表于 01-19 10:57 1536次阅读

    国产高性能ONFI IP解决方案全解析

    PHY IP 方案展现了行业领先的性能,专为满足存算一体及大容量存储需求而优化:• 高速率传输:全面支持先进规范,传输速率可达 3600/4800 Mbps。• 卓越信号完整性:支持
    发表于 01-13 16:15

    盈致MOM V6.0升级生产成本统计功能,实时数据驱动决策优化

    近期,我司正式发布MOM平台V6.0版本, 重点升级低代码开发能力与生产成本统计功能 ,为企业提供更高效、更灵活、更智能的数字化解决方案。 珠海盈致MOM平台结合MES+WMS, 后续将深度融合AI
    的头像 发表于 12-30 17:09 772次阅读
    盈致MOM <b class='flag-5'>V6.0</b>升级生产成本统计功能,实时数据驱动决策优化

    UFS 5.0存储标准即将完成!

    电子发烧友网综合报道,JEDEC固态技术协会宣布即将完成新一代UFS 5.0存储标准。UFS5.0专为需要高性能且低能耗的移动应用和计算系统而设计,计划提供比其前代更快的资料存取速度和更佳的性能表现
    的头像 发表于 10-10 08:23 8101次阅读
    <b class='flag-5'>UFS</b> <b class='flag-5'>5.0</b>存储标准即将完成!

    锐成芯微推出MIPI A-PHY IP

    一直致力于为行业提供前沿的解决方案,已推出的MIPI A-PHY IP将为智能汽车应用支撑起更多样敏捷的"神经网络"。
    的头像 发表于 10-09 14:20 1092次阅读

    一站式定制芯片及IP供应商灿芯半导体推出PCIe 4.0 PHY IP

    2025年8月14日,一站式定制芯片及IP供应商——灿芯半导体(上海)股份有限公司(灿芯股份,688691)宣布推出基于28HKC+ 0.9V/1.8V平台的 PCIe 4.0
    的头像 发表于 08-14 10:24 2.5w次阅读

    Cadence推出HBM4 12.8Gbps IP内存系统解决方案

    近日,Cadence(NASDAQ:CDNS)近日宣布推出业界速度最快的 HBM4 12.8Gbps 内存 IP 解决方案,以满足新一代 AI 训练和 HPC 硬件系统对 SoC 日益增长的内存带宽
    的头像 发表于 05-26 10:45 1711次阅读

    MIPI Uniprov1p8 spec

    mipi unipro v1.8 用在ufs中,与ufshc3.0 mipi mphy 4.0配套使用
    发表于 05-20 17:24 1次下载

    铠侠UFS闪存解决方案及产品介绍

    MIPIM-PHY5.0High-SpeedGear5和UniPro2.0技术,支持每条通道高达23.2Gbps或每个设备高达46.4Gbps的理论接口速度。UFS4.0能够兼容UFS
    的头像 发表于 04-25 16:32 1741次阅读
    铠侠<b class='flag-5'>UFS</b>闪存<b class='flag-5'>解决方案</b>及产品介绍