0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

‌LMK04832-SP 文档总结

科技绿洲 2025-09-11 18:19 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

LMK04832-SP 是一款高性能时钟调节器,支持 JEDEC JESD204B,适用于太空应用。

PLL2的14个时钟输出可配置为使用器件和SYSREF时钟驱动7个JESD204B转换器或其他逻辑器件。SYSREF 可以使用直流和交流耦合提供。不仅限于JESD204B应用,14 个输出中的每一个都可以单独配置为传统时钟系统的高性能输出。

LMK04832-SP 可配置为在双 PLL、单 PLL 或时钟分配模式下运行,无论是否具有 SYSREF 生成或重新时钟。PLL2 可以与内部或外部 VCO 一起工作。
*附件:lmk04832-sp.pdf

高性能与在功耗和性能之间权衡的能力、双 VCO、动态数字延迟和保持等功能相结合,使 LMK04832-SP 能够提供灵活的高性能时钟树。

LMK04832-SP 采用 10.9 mm × 10.9 mm 64 引脚 CFP 封装。

特性

  • 贴片 #5962R1723701VXC
    • 总电离剂量 100 krad(不含 ELDRS
    • SEL 免疫 >120 MeV × cm ^2^ /毫克
    • SEFI 免疫 >120 MeV × cm ^2^ /毫克
  • 最大时钟输出频率:3255 MHz
  • 多模:双 PLL、单 PLL 和时钟分配
  • 6 GHz 外部 VCO 或分配输入
  • 超低噪声,2500 MHz:
    • 54 fs RMS 抖动(12 kHz 至 20 MHz)
    • 64 fs RMS 抖动(100 Hz 至 20 MHz)
    • –157.6 dBc/Hz 本底噪声
  • 超低噪声,3200 MHz:
    • 61 fs RMS 抖动(12 kHz 至 20 MHz)
    • 67 fs RMS 抖动(100 Hz 至 100 MHz)
    • –156.5 dBc/Hz 本底噪声
  • PLL2
    • PLL FOM 为 –230 dBc/Hz
    • PLL 1/f 为 –128 dBc/Hz
    • 相位检测器速率高达 320 MHz
    • 两个集成VCO:2440至2600 MHz和2945至3255 MHz
  • 多达 14 个差分器件时钟
    • CML、LVPECL、LCPECL、HSDS、LVDS 和 2xLVCMOS 可编程输出
  • 多达 1 个缓冲 VCXO/XO 输出
    • LVPECL、LVDS、2xLVCMOS 可编程
  • 1-1023 CLKout分频器
  • 1-8191 SYSREF 分频器
  • SYSREF时钟的25 ps步进模拟延迟
  • 器件时钟和SYSREF的数字延迟和动态数字延迟
  • PLL1 的保持模式
  • PLL1 或 PLL2 的 0 延迟
  • 环境温度范围:–55 °C 至 125 °C

参数
image.png

方框图
image.png

1. 产品概述
LMK04832-SP 是一款航天级超低噪声 JESD204B 双环路时钟抖动消除器,适用于高可靠性空间应用(如通信载荷、雷达成像等)。关键特性包括:

  • 辐射硬化‌:总电离剂量 100 krad(ELDRS-free),抗 SEL/SEFI(>120 MeV·cm²/mg)。
  • 高性能时钟‌:最大输出频率 3255 MHz,支持双 PLL、单 PLL 或时钟分配模式。
  • 超低抖动‌:2500 MHz 下 RMS 抖动低至 54 fs(12 kHz–20 MHz)。
  • 多格式输出‌:14 路差分时钟输出,支持 CML/LVPECL/LVDS/HSDS/LVCMOS 等可编程格式。

2. 核心功能

  • 双 PLL 架构‌:
    • PLL1‌:外部 VCXO 参考,窄带宽(10–200 Hz)用于低频噪声清理。
    • PLL2‌:内部双 VCO(2440–2600 MHz 和 2945–3255 MHz),宽带宽(50–200 kHz)优化高频性能。
  • JESD204B 支持‌:可配置 7 对设备时钟/SYSREF 输出,支持确定性延迟和同步。
  • 0 延迟模式‌:嵌套或级联架构确保输入/输出时钟相位对齐。
  • 冗余输入与保持模式‌:支持 3 路参考时钟输入切换,在参考丢失时保持频率稳定(±0.71 ppm 典型精度)。

3. 关键参数

  • 电气特性‌:
    • 工作电压:3.3 V ±5%(-55°C 至 125°C)。
    • 功耗:典型 780 mA(全功能模式)。
    • 相位噪声:-230 dBc/Hz PLL FOM(PLL2)。
  • 封装‌:64 引脚陶瓷扁平封装(10.9 mm × 10.9 mm),带金属盖密封。

4. 应用设计

  • 时钟分配‌:支持外部 VCO(6 GHz 输入)或内部 VCO 模式。
  • 同步控制‌:SYNC/SYSREF 路径支持脉冲、连续或请求模式,满足 JESD204B 初始化需求。
  • 动态延迟调整‌:数字延迟(8–1023 周期步进)和模拟延迟(21 ps 步进)优化时序对齐。

5. 开发支持

  • 工具链‌:TI 提供 Clock Architect(频率规划)、PLLatinum Sim(环路滤波设计)、TICS Pro(寄存器配置)。
  • 辐射认证‌:通过 MIL-STD-883 总剂量测试和 JEDEC57 SEE 验证。

6. 典型应用场景

  • 雷达/卫星通信‌:低抖动时钟树驱动 ADC/DACFPGA
  • 数据转换系统‌:JESD204B 接口的确定性延迟管理。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 转换器
    +关注

    关注

    27

    文章

    9371

    浏览量

    155159
  • 逻辑器件
    +关注

    关注

    0

    文章

    107

    浏览量

    20633
  • 调节器
    +关注

    关注

    5

    文章

    911

    浏览量

    49149
  • 交流耦合
    +关注

    关注

    0

    文章

    44

    浏览量

    12566
  • 时钟系统
    +关注

    关注

    1

    文章

    124

    浏览量

    12791
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    LMK04832配置时钟输出时,IDL和ODL怎么配置?有没有统一的做法?

    为了优化相噪,LMK04832配置时钟输出时,IDL和ODL的配置一般怎么考虑,有没有统一的做法?还是说根据所研发产品的实际情况去调试,由调试结果决定是开启还是关闭改配置? 比如245.76MHz
    发表于 11-08 08:14

    LMK04832的时钟输出例如CLKOUT2_3两对时钟全部作为DEVICE CLOCK输出时频率只能是一致的吗?

    LMK04832的时钟输出例如CLKOUT2_3两对时钟全部作为DEVICE CLOCK输出时频率只能是一致的吗?之前咨询过这个问题,得到的答案是可以分别控制,今天又看了下手册,发现
    发表于 11-11 07:31

    LMK04832EVM开发板在设置0和1通道的时钟是只能输出一样的频率吗?

    LMK04832EVM开发板在设置0和1通道的时钟是只能输出一样的频率吗?手册上介绍是可以单独配置
    发表于 11-11 06:22

    LMK04832 CMOS输出衰减怎么解决?

    LMK04832用SDCLKOUT5输出两路CMOS时钟,想要把时钟频率调到1.25GHz或者2.5GHz,发现输出时钟超过11.1GHz之后就开始衰减,调到1.25GHz时衰减已经超过10dB
    发表于 11-11 08:31

    LMK04832 oscin悬空的时候,clkout可以输出时钟吗?

    LMK04832如果oscin悬空,clkout可以输出时钟吗
    发表于 11-12 06:24

    LMK04832-SP时钟抖动清除器

    `LMK04832-SP是具有JEDEC JESD204B支持的高性能时钟调节器,适用于太空应用。可以将PLL2的14个时钟输出配置为使用器件和SYSREF时钟来驱动七个JESD204B转换器或其他
    发表于 03-24 16:13

    LMK04832-SEP符合JESD204B/C标准的航天级、超低噪声、双环路时钟抖动清除器数据表

    电子发烧友网站提供《LMK04832-SEP符合JESD204B/C标准的航天级、超低噪声、双环路时钟抖动清除器数据表.pdf》资料免费下载
    发表于 08-20 10:39 0次下载
    <b class='flag-5'>LMK04832</b>-SEP符合JESD204B/C标准的航天级、超低噪声、双环路时钟抖动清除器数据表

    LMK04832-SP符合JESD204B标准的航天级、超低噪声、双环路时钟抖动清除器数据表

    电子发烧友网站提供《LMK04832-SP符合JESD204B标准的航天级、超低噪声、双环路时钟抖动清除器数据表.pdf》资料免费下载
    发表于 08-20 09:32 0次下载
    <b class='flag-5'>LMK04832-SP</b>符合JESD204B标准的航天级、超低噪声、双环路时钟抖动清除器数据表

    带双环路PLL且符合JESD204B标准的LMK04832超低噪声时钟抖动清除器数据表

    电子发烧友网站提供《带双环路PLL且符合JESD204B标准的LMK04832超低噪声时钟抖动清除器数据表.pdf》资料免费下载
    发表于 08-21 09:20 0次下载
    带双环路PLL且符合JESD204B标准的<b class='flag-5'>LMK04832</b>超低噪声时钟抖动清除器数据表

    LMK04832SEPEVM用户指南

    电子发烧友网站提供《LMK04832SEPEVM用户指南.pdf》资料免费下载
    发表于 11-18 13:57 0次下载
    <b class='flag-5'>LMK04832</b>SEPEVM用户指南

    LMK04832EVM-CVAL用户指南

    电子发烧友网站提供《LMK04832EVM-CVAL用户指南.pdf》资料免费下载
    发表于 11-26 14:26 0次下载
    <b class='flag-5'>LMK04832</b>EVM-CVAL用户指南

    LMK04832SEPEVM评估模块技术解析与应用指南

    Texas Instruments LMK04832SEPEVM评估模块为LMK04832-SEP开发提供了绝佳的入门方法。LMK04832-SEP是一款空间级、超低噪声、JESD204B/C、双
    的头像 发表于 09-07 14:51 764次阅读
    <b class='flag-5'>LMK04832</b>SEPEVM评估模块技术解析与应用指南

    LMK04832-SEP 芯片技术文档摘要

    LMK04832-SEP 是一款高性能时钟调节器,支持 JEDEC JESD204B/C,适用于太空应用。 PLL2的14个时钟输出可配置为使用器件和SYSREF时钟驱动7个JESD204B
    的头像 发表于 09-11 10:43 594次阅读
    ‌<b class='flag-5'>LMK04832</b>-SEP 芯片技术<b class='flag-5'>文档</b>摘要

    LMK00725 芯片技术文档总结

    LMK00725是一款低偏斜、高性能时钟扇出缓冲器,可从两个输入之一分配多达五个3.3V LVPECL输出,该输入可接受差分或单端输入。时钟使能输入在内部同步,以消除时钟使能引脚置位或取消置位
    的头像 发表于 09-15 09:30 574次阅读
    ‌<b class='flag-5'>LMK</b>00725 芯片技术<b class='flag-5'>文档</b><b class='flag-5'>总结</b>

    LMK04111芯片技术文档总结

    LMK04100系列精密时钟调节器无需高性能VCXO模块即可提供抖动清除、时钟倍增和分配。 当连接到恢复的系统基准时钟和VCXO时,该器件可生成5个LVCMOS、LVDS或LVPECL格式的低抖动时钟。
    的头像 发表于 09-15 14:40 606次阅读
    ‌<b class='flag-5'>LMK</b>04111芯片技术<b class='flag-5'>文档</b><b class='flag-5'>总结</b>