0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

SiFive及晶心科技共同推展RISC-V_扩大RISC-V市占率

电子工程师 来源:网络整理 作者:工程师d 2018-05-26 01:45 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

两家RISC-V阵营中的领导厂商,SiFive及晶心科技将积极合作,扩大RISC-V市占率,同时持续积极拓展RISC-V生态系统

CPU IP 专业供货商晶心科技近日与著名ASIC 设计服务及RISC-V CPU核心 IP 供货商SiFive携手,宣布共同推展RISC-V。这两家公司将分别贡献其在CPU开发之独特专长,支持并扩展RISC-V指令集架构(ISA)的生态系统,透过开放架构合作,建立处理器创新的新纪元。
非营利机构RISC-V基金会执行总监 Rick O’Connor提到:“RISC-V为芯片设计提供了前所未有的自由环境,促进半导体行业间更强大的协作空间。 我们很高兴看到SiFive和Andes的共同参与,扩展RISC-V生态系统,使产业中的其他参与者能够更快速地将基于免费及开放的RISC-V指令集所研发的创新设计,快速地导入市场。”


身为RISC-V基金会的创始会员,晶心科技,将其设计低功耗、高效能32/64位处理器核心之专业经验带入RISC-V架构的开发中。举例而言,在近日的巴塞罗那的RISC-V研讨会上,晶心科技提出了RISC-V ISA的延伸指令集,该指令集是基于晶心科技成功的产品D10及D15处理器的数字信号处理器指令集(DSP ISA)衍伸而来。除此之外,晶心还推出四款基于RISC-V架构,支持浮点运算及Linux之最新CPU Cores, N25F, A25, NX25F及AX25。晶心创新之ACE解决方案(Andes Custom Extension™),让晶心的客户可以自行创建独特之系统架构,并且利用特定领域加速指令,定义进行软/硬件区隔,为他们SoC设计提供最佳优化。借由提供处理器、系统架构、操作系统、软件工具炼开发及SoC设计平台IP等技术,晶心科技协助客户大幅缩短产品上市时间,并且在最短的时间成功开发高质量之硅芯片。

SiFive提供之基于云端计算的软体即服务(SaaS),使其客户能够快速且经济地产出满足其需求的ASIC和IP解决方案。 SiFive的使命是通过其IP及平台来实现客制化芯片的自主发展。HiFive1及 HiFive, unleashed软体开发板已在50余个国家皆可快速取得。 此外,该公司已与多位客户就其IP和SoC产品中展开合作,于2016年发布业界首款以RISC-V为核心之 SoC,并于2017年10月推出业界第一款支持Linux之RISC-V核心IP。

在RISC-V开发团队所创立的资深团队带领下,SiFive最近完成了5000万美元的C轮募资,将具有颠覆性的RISC-V技术导入市场,并且成为产业中之领头羊。

RISC-V是一个开放式的指令集架构ISA,透过开放标准协作,让处理器创新进入一个新纪元。RISC-V 指令集架构(ISA)发源于学术与研究机构,它提供了可扩充软/硬件在架构上的高度自由,为将来50年计算器设计与创新铺设了新的道路。RISC-V在技术上成为焦点并掀起一波新高潮,在全球各地蓬勃发展。RISC-V此一新兴的开放式指令集架构,它可以被删减、可模块化、可自行定制、易于扩充、有利生态系快速成长,目前已有多家知名公司加入RISC-V阵营。SiFive和晶心科技同时选择上海,作为推动RISC-V引领创新风潮的起点。由于RISC-V为开放式、可扩展之架构,其应用适用于包含AIIoTADAS等新兴热门领域。其具有爆发成长潜能之生态系,更是具有高度价值。RISC-V 指令集架构可望成为中国国产芯片设计核心的明日之星。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    20339

    浏览量

    255231
  • 芯片
    +关注

    关注

    463

    文章

    54463

    浏览量

    469581
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    OpenHarmony与RISC-V的战略融合与竞赛

    引言OR大赛赛前第六场培训,由深圳清华大学研究院及RIOS图灵实验室(Risc-V国际开源实验室)于2026/4/29联合举办,深圳爱普特微电子有限公司受邀,作为RISC-V赛道资深IC设计厂商
    的头像 发表于 04-30 16:59 1404次阅读
    OpenHarmony与<b class='flag-5'>RISC-V</b>的战略融合与竞赛

    思尔芯、MachineWare与Andes科技联合推出RISC-V协同仿真方案,加速芯片开发

    前言思尔芯、MachineWare与科技(AndesTechnology)联合发布一款协同仿真解决方案,旨在应对日益复杂的RISC-V芯片设计。该方案融合了MachineWare的SIM-
    的头像 发表于 01-22 10:03 897次阅读
    思尔芯、MachineWare与Andes<b class='flag-5'>晶</b><b class='flag-5'>心</b>科技联合推出<b class='flag-5'>RISC-V</b>协同仿真方案,加速芯片开发

    RISC-V,直逼25%

    全球半导体格局已迎来历史性转折点——开源RISC-V架构本月正式实现25%的市场渗透,标志着专有巨头长期占据的架构垄断时代落幕。这一里程碑经行业分析师2025年12月末验证,预示着全球最先进硬件
    的头像 发表于 12-30 10:36 748次阅读
    <b class='flag-5'>RISC-V</b><b class='flag-5'>市</b><b class='flag-5'>占</b>,直逼25%

    重磅合作!Quintauris 联手 SiFive,加速 RISC-V 在嵌入式与 AI 领域落地

    据科技区角报道半导体解决方案提供商 Quintauris 最近宣布和 RISC-V 处理器 IP 领域的头部厂商 SiFive 达成战略合作,目标直接瞄准加速 RISC-V 在嵌入式、AI 系统等
    发表于 12-18 12:01

    2025 Andes RISC-V CON北京站亮点抢先看

    Andes科技将于北京丽亭华苑酒店举办「2025 Andes RISC-V CON」北京站,预计吸引来自中国各地近 200 位产业领袖、技术专家与开发者参与。本届聚焦AI、车用电子及应用处
    的头像 发表于 08-21 15:35 2859次阅读

    Andes科技亮相2025 WORLD RISC-V DAY新竹站

    感谢阳明交通大学软件开发社与新竹码农聚会社群的热情推动,让我们齐聚半导体重镇新竹,共同探索 RISC-V 在各领域的创新潜力。
    的头像 发表于 08-13 14:06 891次阅读

    RISC-V 手册

    以下是关于RISC-V的详细介绍,结合其核心技术特点与当前发展现状:核心概念RISC-V(第五代精简指令集)是一种基于精简指令集(RISC)的开源指令集架构(ISA),由加州大学伯克利分校于2010
    发表于 07-28 16:27 11次下载

    2025新思科技RISC-V科技日活动圆满结束

    新思科技深度参与2025 RISC-V中国峰会并于2025年7月16日举办同期活动“新思科技RISC-V科技日”技术论坛,聚焦“从芯片到系统重构RISC-V创新”主题,议题覆盖当前最前沿的技术领域
    的头像 发表于 07-25 17:31 1615次阅读

    Andes科技亮相2025 RISC-V中国峰会

    2025 RISC-V 中国峰会于2025年7月16日至19日在上海张江科学会堂隆重举行!本届峰会将聚焦RISC-V技术的前沿发展与实际应用,旨在加速生态构建、推动技术创新,并加强国际间的交流与合作。
    的头像 发表于 07-23 17:18 1727次阅读

    时擎科技亮相2025 RISC-V中国峰会,深度解析高性能RISC-V SoC技术挑战与创新

    2025年7月16-18日,第五届RISC-V中国峰会在上海张江科学会堂成功举办,作为全球RISC-V领域顶级盛会之一,本届峰会汇聚了数百家企业、研究机构及开源社区,共同探讨RISC-V
    的头像 发表于 07-21 17:37 1876次阅读
    时擎科技亮相2025 <b class='flag-5'>RISC-V</b>中国峰会,深度解析高性能<b class='flag-5'>RISC-V</b> SoC技术挑战与创新

    RISC-V International CEO:RISC-V 应用全面开花,2031 年渗透将达 25.7%

    7 月 16 日~19 日,第五届(2025)RISC-V 中国峰会在上海张江科学会堂拉开帷幕。峰会设置 1 场主论坛、8 大垂直领域分论坛、多场研习会及多项同期活动。在 7 月 17 日的主论坛上
    发表于 07-17 10:28 3802次阅读
    <b class='flag-5'>RISC-V</b> International CEO:<b class='flag-5'>RISC-V</b> 应用全面开花,2031 年渗透<b class='flag-5'>率</b>将达 25.7%

    SiFive 上海芯伍科技邀您参加2025 RISC-V中国峰会!

    SiFive上海芯伍科技邀您共襄盛举身为RISC-V的发明者与领导厂商,SiFive上海芯伍科技正在改变未来计算的典范,将RISC-V的无限潜力引领至世上最高性能与数据密集型应用中。
    的头像 发表于 07-01 15:58 801次阅读
    <b class='flag-5'>SiFive</b> 上海芯伍科技邀您参加2025 <b class='flag-5'>RISC-V</b>中国峰会!

    Andes科技邀您相约2025 RISC-V中国峰会

    第五届RISC-V中国峰会将于7月16日至19日在上海张江科学会堂隆重举办,是中国规模最大的RISC-V年度活动。本届峰会设置1场主论坛、9场垂直领域分论坛、多场研习会、多项同期活动,以及4500㎡未来科技展览区。
    的头像 发表于 07-01 14:37 1436次阅读

    思尔芯携手Andes科技,加速先进RISC-V 芯片开发

    RISC-V生态快速发展和应用场景不断拓展的背景下,芯片设计正面临前所未有的复杂度挑战。近日,RISC-V处理器核领先厂商Andes科技与思尔芯(S2C)达成重要合作,其双核单集
    的头像 发表于 06-05 09:45 1302次阅读
    思尔芯携手Andes<b class='flag-5'>晶</b><b class='flag-5'>心</b>科技,加速先进<b class='flag-5'>RISC-V</b> 芯片开发

    DC-ROMA RISC-V AI PC 正式发布!

    01RISC-V历史进程的重要里程碑深度数智携手Framework,并采用奕斯伟计算的先进RISC-V多功能智能计算SoC——EIC7702X(搭载8核SiFive高性能P550CPU内核,预装
    的头像 发表于 05-13 08:03 1242次阅读
    DC-ROMA <b class='flag-5'>RISC-V</b> AI PC 正式发布!