0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence发布Cadence Sigrity 2018版本,可帮助设计团队进一步缩短PCB设计周期

半导体动态 来源:网络整理 作者:工程师吴畏 2018-07-25 17:59 次阅读

美国Cadence公司近日宣布发布Cadence Sigrity 2018版本,该版本包含最新的3D解决方案,帮助PCB设计团队缩短设计周期的同时实现设计成本和性能的最优化。 独有的3D设计及分析环境,完美集成了Sigrity工具与CadenceAllegro技术,较之于当前市场上依赖于第三方建模工具的产品,Sigrity 2018版本可提供效率更高、出错率更低的解决方案,大幅度缩短设计周期的同时、降低设计失误风险。 此外,全新的3D Workbench解决方案弥补了机械电气领域之间的隔阂,产品开发团队自此能够实现跨多板信号的快速精准分析。

由于大量高速信号会穿越PCB边界,因此有效的信号完整性分析必须包括信号源、目标芯片、中间互连、以及包含连接器、电缆、插座等其它机械结构在内的返回路径分析。传统的分析技术为每个互连器件应用单独的模型后,再将这些模型在电路仿真工具中级联在一起,然而,由于3D分开建模的特性,从PCB到连接器的转换过程极易出错。此外,由于3D分开建模很可能产生信号完整性问题,在高速设计中,设计人员也希望从连接器到PCB、或是插座到PCB的转换过程可以得到优化。

全球PCB 打样服务商捷多邦了解到,Sigrity 2018最新版可帮助设计人员全面了解其系统,并将设计及分析扩展应用到影响高速互连优化的方方面面:不仅包括封装和电路板,还包括连接器和电缆领域。集成的3D设计及分析环境使PCB设计团队能够在Sigrity工具中实现PCB和IC封装高速互连的优化,然后在Allegro PCB、Allegro Package Designer或Allegro SiP Layout中自动执行已优化的PCB和IC封装互连,无需进行重新绘制。而直至今日,优化结果导回设计软件的流程始终是一项容易出错、需要仔细验证的手动工作。通过自动化该流程,Sigrity 2018最新版能够降低设计出错风险,免去设计人员花费数小时重新绘制和重新编辑工作的时间,更能避免在原型送到实验室之后才发现错误而浪费掉数天的时间。这不仅大大减少了原型迭代次数,更通过避免设计返工和设计延期而为设计项目节省大量的资金。

捷多邦获悉,Sigrity 2018最新版中的全新3D Workbench解决方案桥接了机械器件和PCB、IC封装的电子设计,从而将连接器、电缆、插座和PCB跳线作为同一模型,而无需再对板上的任何布线进行重复计算。 对互联模型实施分段处理,在信号更具2D特性且可预测的位置进行切断。通过仅在必要时执行3D提取、对其余结构则进行快速精准的2D混合求解器提取、再将所有互联模型重新拼接起来的方式,设计人员可实现跨多板信号的高效精确的端到端通道分析。

此外,据捷多邦了解,Sigrity 2018最新版为场求解器(如Sigrity PowerSI技术)提供了Rigid-Flex技术支持,可对经过刚性PCB材料到柔性材料的高速信号进行稳健的信号分析。设计Rigid-Flex产品的团队现在可以运用以往仅限于刚性PCB设计的技术,在PCB制造和材料工艺不断发展的同时,开创分析实践的可持续性。

“在Lite-On,我们的存储器业务组(SBG)专注于固态磁盘企业数据中心的产品设计。 在极其密集的设计中考虑信号和电源的完整性问题变得越发重要,”Lite-On SBG研发主管Andy Hsu表示:“为了增强2D layout和3D连接器结构的集成,Lite-On SBG采用了包括Sigrity PowerSI 3D-EM和Sigrity 3D Workbench在内的Cadence 3D解决方案,该方案可支持无缝使用Cadence Allegro layout和Sigrity提取工具,从而显著缩短了我们的设计周期。 我们的工程师因此可以实现更加精准高效的仿真,并设计出以客户需求为导向的产品。”

“Sigrity 2018最新版通过紧密集成Cadence多个产品团队的技术,向前迈进了一大步,” Cadence公司资深副总裁兼定制IC和 PCB事业部总经理Tom Beckley表示:“通过整合Allegro和Sigrity团队的3D技术,我们不断完善客户的系统设计体验,帮助客户采取更全面的方法实现产品优化,不仅包括芯片、封装和电路板的优化,更包括机械结构的优化。”

注明:本文来自Cadence稿件

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4220

    文章

    22472

    浏览量

    385778
  • Cadence
    +关注

    关注

    62

    文章

    881

    浏览量

    140787
  • IC封装
    +关注

    关注

    4

    文章

    172

    浏览量

    26466
收藏 人收藏

    评论

    相关推荐

    Cadence将以12.4亿美元收购BETA CAE Systems

    今年第二季度完成。此次收购标志着Cadence进一步扩大其业务范围,特别是在汽车和喷气设计分析软件领域的深入布局。
    的头像 发表于 03-07 10:30 247次阅读

    利用Sigrity Aurora进行PCB布线后的仿真分析-阻抗及寄生参数析

    Cadence 17.4后 将ORCAD与ALLEGRO的联系更加紧密,同时PCB仿真功能有明显的提升,以前PCB的后仿真基本是在Cadence S
    的头像 发表于 02-26 09:12 1306次阅读
    利用<b class='flag-5'>Sigrity</b> Aurora进行<b class='flag-5'>PCB</b>布线后的仿真分析-阻抗及寄生参数析

    PCB设计布线Cadence 20问

    Cadence Allegro现在几乎成为高速板设计中实际上的工业标准,版本是2011年5月发布的Allegro 16.5。和它前端产品 Capture 的结合,可完成高速、高密度、多层的复杂
    发表于 01-05 15:34 260次阅读

    请问BXL文件怎么转换在cadence下打开?

    知道用Ultra librarian这个软件?但是转换后,怎么用Cadence打开呢 ? 我是16.3版本的 怎么样分别打开原理图symble和画PCB的?
    发表于 12-25 07:21

    有什么方法可以进一步提高AD7714的分辨率啊?

    级放大再加给AD7714时,测得人分辨率还要低些。由于是用干电池得到AD7714的输入信号,该信号相对来说很稳定,而且板上的噪声也不是太大。请问各位大虾,还有什么方法可以进一步提高AD7714的分辨率啊?不胜感激!
    发表于 12-25 06:33

    ad9106如何将波形频率设置为进一步降低到10Hz?

    你好,我有个小问题。我使用100m时钟芯片。每个时钟只有10ns,ad9106寄存器的最小输出波形只有100Hz。如何将波形频率设置为进一步降低到10Hz?我已将配置设置为相关寄存器的最大值。拍
    发表于 12-01 06:12

    Cadence生成PDF原理图,这一篇就足够!

    将原理图设计导出为PDF格式。 PDF格式原理图不依赖于PCB设计工具就可以直接打开,方便技术交流,例如原理图检查、电路板设置、功能扩展、硬件调试等等。 那么,在Cadence中如何导出PDF格式的原理图
    的头像 发表于 11-02 08:55 9666次阅读
    <b class='flag-5'>Cadence</b>生成PDF原理图,这一篇就足够!

    请问如何进一步减小DTC控制系统的转矩脉动?

    如何进一步减小DTC控制系统的转矩脉动?
    发表于 10-18 06:53

    STM8在待机模式如何进一步降低功耗?

    有什么方法可以进一步降低待机模式的功耗
    发表于 10-12 07:23

    Cadence_Allegro_PCB设计详细教程

    Cadence_Allegro_PCB_设计详细教程全集下载
    发表于 09-28 07:13

    请问在Cadence中钻孔重叠如何检查呢?

    使用Cadence Allegro进行PCB设计时,经常用到Subdrawing功能进行走线和孔的复用,Subdrawing的孔和线避免不了与原用的线和孔进行重叠。
    的头像 发表于 09-22 10:45 1589次阅读
    请问在<b class='flag-5'>Cadence</b>中钻孔重叠如何检查呢?

    cadence16.2-PCB入门中文学习

    cadence16.2-PCB入门中文学习
    发表于 09-18 17:55 3次下载

    Cadence 推出新一代 AI 驱动的 OrCAD X 平台,支持Cadence OnCloud,助力PCB设计提速 5 倍

    内容提要 生成式 AI 自动化,将布局布线时间由几天缩短到几分钟 集成 Cadence OnCloud,支持数据管理和合作,与易于使用的新版 layout 界面一起配合,有效提升设计人员的生产力
    的头像 发表于 09-14 13:40 1613次阅读
    <b class='flag-5'>Cadence</b> 推出新一代 AI 驱动的 OrCAD X 平台,支持<b class='flag-5'>Cadence</b> OnCloud,助力<b class='flag-5'>PCB设计</b>提速 5 倍

    Cadence收购Rambus SerDes和存储器接口PHY IP业务

    资产收购,Cadence 还将在美国、印度和加拿大获得一批经验丰富的 PHY 工程团队进一步扩充 Cadence 多元化的人才储备。
    的头像 发表于 07-28 17:11 1039次阅读

    Cadence 发布面向 TSMC 3nm 工艺的 112G-ELR SerDes IP 展示

    Cadence 112G-ELR SerDes IP 系列产品的新成员。在后摩尔时代的趋势下,FinFET 晶体管的体积在 TSMC 3nm 工艺下进一步缩小,进一步采用系统级封装设计(SiP)。通过
    发表于 05-19 16:25 807次阅读
    <b class='flag-5'>Cadence</b> <b class='flag-5'>发布</b>面向 TSMC 3nm 工艺的 112G-ELR SerDes IP 展示