0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

信号在传输过程中由阻抗变化引起的失真怎么办?这些设计技巧能帮您

高频高速研究中心 来源:互联网 作者:佚名 2017-11-25 07:33 次阅读
传输线理论告诉我们,源输出直至接收组件输入之间可能遇到的信号阻抗中的任何变化所产生的反射。本质上讲,当交流(AC)信号在传输线向下行进时遭遇阻抗变化时,一些信号被反射回发射机,而该信号的其余部分将继续射向接收器。信号经历的阻抗变化越大,反射越大,从而造成更多的信号失真。

阻抗变化受下列变化影响:导线宽度、相邻的导线和器件之间的间距,以及距参考平面的距离。然而,印刷电路板(PCB)发生这些阻抗的变化时,并不总是那么明显。一个非常有用的做法是检查PCB布局或系统图,以快速识别可能通过模拟需要多次分析的任何问题区域。执行这类检查时,您应该跟踪从源到接收器的信号,寻找任何违反表1所列指南的行为,以及我接下来会讨论的故障点。

单端型

差分型

导线宽度必须是常量

差分导线间距(耦合)和导线宽度必须是常量

导线和其他器件和导线之间的间距应至少三倍于导线宽度

恒定参考平面必须存在于导体整个长度的相同距离

表1:最大限度减少反射的检查指南

并非每次都必须遵守表1中有关传输线的指南。以下为可能发生违反这些准则的常见区域:

  • 球栅阵列(BGA)走线——尤其针对通向内部行/列的多输入/输出(I / O)器件。

  • 导通孔,您必须对此格外小心,以确保当传输线路信号导通孔经过PCB层时,看到一个恒定的固定参考平面。

  • 在线器件和连接器。器件和连接器的印刷电路板(PCB)封装与将它们相连的传输线封装相比,通常具有不同尺寸,这导致阻抗变化,从而造成反射变化。

当通向BGA器件或从BGA器件走线时,通过管理走线宽度和相邻的导通孔或焊盘的间距,来保持一个恒定阻抗。图1所示为从DS125DF161016通道12.5Gbps重定时器数据表(一个196引脚数BGA器件)中摘录的一些常用注意事项。

可执行项 不可执行项

图1:BGA布线规则

从顶部开始,图1中的首个规则组合向您展示如何正确地管理内部BGA行和列的差分走线收集集和布线。第二个规则组合突出显示一个名为颈缩的常用技术,其中,有时有必要在BGA设备下方传送信号时使用较小的导线宽度。始终对称地执行颈缩行为,其中颈缩长度等于差分对的两条导线长度。

图1中的第三对组合所示为确保信号导通孔具有恒定参照平面的一种可能方法。这种情况下,“可执行事项”图形显示与信号导通孔相邻布置的四个接地导通孔阵列。这使得信号在穿过PCB其它层时可看到一个恒定接地参考。并不总是每次都需要使用4个接地通孔。多数情况下,两个接地导通孔已足够。一定要进行模拟,以验证系统的需求。

管理在线器件和连接器封装焊盘的阻抗非常重要。检查过程中,寻找的一个重点项目是封装焊盘在参考平面中是否存在任何缺口或空隙。空隙或缺口可能每次并非必需项,但若您看到传输线的导线宽度与器件焊盘之间存在显著区别时,您需要进行调查!

图2所示为运行到一个串联式器件(此情况下为一对交流耦合电容器)的导线示例。图3所示为此导线下方的接地层。注意器件焊盘下方的缺口,这有助于使阻抗更靠近传输线,以减少反射。同时图4所示为顶部蚀刻和接地层。

图2:在线器件示例——信号层

图3:串联式器件示例——接地层

图4:在线器件示例——信号层和接地层

最后,有必要进行仿真模拟,以验证您的PCB布局,并确保最小的反射将会发生。使用最佳实践可执行良好的检验,并牢记此篇博文中的指南可以帮助减少仿真次数和模拟时间。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • BGA
    BGA
    +关注

    关注

    4

    文章

    506

    浏览量

    46041
  • 串联式器件
    +关注

    关注

    0

    文章

    1

    浏览量

    1065
  • 信号阻抗
    +关注

    关注

    0

    文章

    3

    浏览量

    1197

原文标题:SI-list【中国】反射以及如何在高速系统处理反射

文章出处:【微信号:si-list,微信公众号:高频高速研究中心】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    如何确保DMA传输过程中的数据都是好的?

    有没有哪位大佬清楚DMA原理的 想请教下,芯片厂是如何确保DMA传输过程中的数据都是OK的 比如传输前后SRAM里面的数据不变,传输出来的数据却发现有丢失,出错
    发表于 04-12 06:23

    CAN发送接收过程中收到到的数据过大怎么办??

    本人在做CAN库函数。现在遇到一个问题:要是接收的数据包过大,接收缓冲区放不下,怎么办?同样发送过程中也是这样的问题,要是发送过程中数据过大,发送缓冲区只能放三个报文,那剩下的
    发表于 07-18 13:05

    热敏打印机打出数据电流传输过程中的获取

    热敏打印机打出数据电流传输过程中的获取,什么样的设备效果最好
    发表于 05-02 23:25

    如何减少SPDIF传输过程中时钟抖动

    `数字音频信号传输相对于模拟音频信号,有着巨大的优势,它具有很强的抗干扰能力,无需考虑失真、噪声、抖晃,串音的因素对传输的影响。但是,数字音
    发表于 09-28 16:08

    转:如何减少SPDIF传输过程中时钟抖动

    `数字音频信号传输相对于模拟音频信号,有着巨大的优势,它具有很强的抗干扰能力,无需考虑失真、噪声、抖晃,串音的因素对传输的影响。但是,数字音
    发表于 09-28 16:28

    PCB设计阻抗不能连续怎么办

    V,信号传输过程中传输线就会等效成一个电阻,大小为V/I,把这个等效的电阻称为传输线的特性阻抗
    发表于 09-20 10:34

    PCB设计几个阻抗没法连续的地方怎么办

    信号传输过程中传输线就会等效成一个电阻,大小为V/I,把这个等效的电阻称为传输线的特性阻抗
    发表于 11-27 09:56

    PCB设计阻抗无法连续的解决办法

    信号传输过程中传输线就会等效成一个电阻,大小为V/I,把这个等效的电阻称为传输线的特性阻抗
    发表于 05-31 06:44

    有什么办法能解决高速数据采样、传输过程中遇到的问题?

    有什么办法能解决高速数据采样、传输过程中遇到的问题?才能不浪费单片机或DSP的端口资源 。
    发表于 04-08 07:07

    如何保证数据传输过程中的安全呢(防窃取)?

    实际的业务,难免会跟第三方系统进行数据的交互与传递,那么如何保证数据传输过程中的安全呢(防窃取)?除了https的协议...
    发表于 07-28 06:27

    无线充电电力传输过程中主要的损耗是什么

    无线充电电力传输过程中主要的损耗:1.供电端的驱动组件,主要是MOSFET的开关损耗2. 供电端和受电端的线圈与谐振电容通过电流的损耗3.受电端的整流部分,交流到直流的转换损耗4.受电端的稳压转换
    发表于 09-15 07:13

    I/O端口或内部电路信号传输过程中采用隔离的方式

    电子产品设计,为了截断产品内部电路与外界的干扰传输通道,或出于安全隔离的考虑,通常会在I/O端口或内部电路信号传输过程中采用隔离的方式,
    发表于 11-11 06:32

    技术分享:PCB设计总有几个阻抗没法连续的地方,怎么办

    信号传输过程中信号沿到达的地方,信号线和参考平面(电源或地平面)间由于电场的建立,会产生一个瞬间电流。 如果传输线是各向同性的,那么只要
    的头像 发表于 05-20 15:48 941次阅读

    传输过程信号要如何描述?

    相较于低速设计,高速设计中的信号由于频率高,信号的边沿上升时间快,信号传输过程PCB各类组件的寄生参数影响增加,在接收端接收到的信号幅度会出
    的头像 发表于 03-08 15:43 1435次阅读

    相位响应信号在系统中传输过程中的相位变化

    相位响应是信号处理领域中一个重要的概念,描述了信号在系统中传输过程中的相位变化。相位响应在时域和频域分析中起着关键作用,对信号的特性和系统性
    的头像 发表于 06-20 11:40 2906次阅读
    相位响应<b class='flag-5'>信号</b>在系统中<b class='flag-5'>传输过程中</b>的相位<b class='flag-5'>变化</b>