0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

降低半导体金属线电阻的沉积和刻蚀技术

半导体芯科技SiSC 来源:半导体芯科技SiSC 作者:半导体芯科技SiS 2024-08-19 11:49 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

作者:泛林集团 Semiverse Solutions 部门软件应用工程师 Timothy Yang 博士

01 介绍

铜的电阻率由其晶体结构、空隙体积、晶界和材料界面失配决定,并随尺寸缩小而显著提升。通常,铜线的制作流程是用沟槽刻蚀工艺在低介电二氧化硅里刻蚀沟槽图形,然后通过大马士革流程用铜填充沟槽。但这种方法会生出带有明显晶界和空隙的多晶结构,从而增加铜线电阻。为防止大马士革退火工艺中的铜扩散,此工艺还使用了高电阻率的氮化钽内衬材料。

我们可以使用物理气相沉积 (PVD) 以10至100电子伏特的高动能沉积铜,得到电阻低、密度高的单晶结构。但PVD的局限在于覆盖性比较差,且只能在平面上均匀沉积,不能用于填充深孔或沟槽(图1a)。

要得到独立的金属线,首先需要在平面上沉积均匀的铜层,随后用离子束进行物理刻蚀。铜与活性气体不产生挥发性化合物,因此不能使用反应离子刻蚀工艺。如果入射角非常高,离子束刻蚀 (IBE) 中产生的加速氩离子可以去除铜。但由于掩膜结构的遮挡效应,可刻蚀的区域将会受限。图1b展示了当掩膜垂直于入射离子束时的不可刻蚀区域(红色),这是由于掩膜遮挡导致的原子喷射路径受阻所造成的。当掩膜与离子路径平行时,所有未被掩盖的区域都能被刻蚀。因此,IBE仅限于刻蚀任意长度的线形掩膜。

wKgZombCwNOAZx2MAABVHjwx3qQ605.jpgwKgaombCwNSAPsmKAABRn_4GeDg948.jpg

02 工艺步骤与虚拟制造工艺

为了解沉积与刻蚀对线电阻的影响,我们使用SEMulator3D®可视性沉积和刻蚀功能模拟PVD和IBE工艺。借助SEMulator3D,我们使用30°分散角的可视性沉积工艺再现PVD,该流程准确模拟出轰击中喷射出的铜原子与氩离子的随机状态。同时,我们使用2°分散角与60°倾斜角的可视性刻蚀模拟出IBE,实现以较低的离子束发散反映网格加速离子的行为。两个模拟都将晶圆视为在工艺过程中自由旋转,并为适应IBE和PVD的局限之处,对其他工艺步骤进行了调整。图2展示了使用大马士革铜填充工艺(图2a)和PVD/IBE工艺(图2b)创建出的相同结构。为适应PVD/IBE的某些局限之处,并为所需的最终结构创建相同的形状,我们还加入了额外的工艺步骤。

wKgZombCwNSAYR-JAAC5e3QsVTk008.jpg

实验证明,即使存在这些局限,依然可以用PVD/IBE线制造出同等的16nm SRAM(静态随机存取存储器)电路单元。所有线路中段以上的金属层都在平面上制作,所以它优于FinFET(鳍式场效应晶体管)器件复杂的互连拓扑结构,是PVD/IBE金属线的可选方案。图3展示了每个金属层的独立结构,以及使用PVD/IBE制作三层金属FinFET结构的必要步骤。

wKgaombCwNiAaTN3AACzDc91Ymw056.jpgwKgZombCwNuAK0vsAAFa_UJgvS8870.jpg

图3a和b展示了每个金属层的独立结构,以及使用PVD/IBE创建三层金属FinFET结构的必要步骤。

l 图3a:左图展示成型的中段制程16nm FinFET结构,右图展示具有三个完整金属层的FinFET结构。中段制程之后表面是平坦的,铜PVD和IBE可以在该步骤进行。

l 图 3b:该图展示了用PVD/IBE制造每个金属层的步骤,并演示出在PVD和IBE存在局限的情况下为制造三个金属层探索工艺和集成路径的过程。每层都有相应配图分步解析制造流程,且都部分涉及柱状结构形成、铜PVD、化学机械抛光(CMP)、线与间隔的形成、氧化物填充、IBE刻蚀、原子层沉积 (ALD)、铜PVD及其他图示的独立工艺步骤。

为形成分隔开的金属线,需要制造间隔和台面充当绝缘阻挡层。磨平沉积物后,可以进行线和间隔的图形化,以及X或Y方向上的任意长度刻蚀,从而制造对应方向的线。在制造通孔时,可进行交叉刻蚀,避免X和Y方向的线掩膜交叉受到刻蚀。不需要通孔的区域则可在金属沉积前覆盖绝缘间隔结构。

03 电阻结果与结论

随后,我们测量了大马士革流程和PVD两种工艺下,最顶层金属到FinFET结构P和N沟道通孔的线电阻。图4展示P和N通道电阻测量的起点和终点(其他所有绝缘材料透明)。为弥补氮化钽内衬层和铜线间的接触电阻,计算铜电阻时我们考虑了电子的表面散射效应,离氮化钽界面越近,铜电阻率越高,电阻率的衰减长度设置为1nm。因为大马士革填充铜沉积预计不是全晶,所以铜的电阻率提升50%。PVD/IBE铜工艺不使用氮化钽内衬层,因此未应用指数衰减函数,并在此模型中使用了铜的体电阻率。图4包含大马士革流程与PVD的电阻率比较表格。

wKgaombCwNuAEHNvAADmbj1uPAQ749.jpg

图4展示了采用大马士革流程和PVD工艺的FinFET器件3D模型图,这些模型画出P和N沟道的电阻测量点。3D模型下方的表格比较了P和N沟道的大马士革和PVD电阻值。表格显示,相比大马士革沉积,使用IBE/PVD可降低67%的电阻。

从模型计算得出的电阻值表明,与传统的沟槽刻蚀+大马士革沉积方法相比,采用IBE/PVD制造方法可使电阻降低67%。这是因为IBE/PVD不需要氮化钽内衬层,且该过程中铜线电阻率较低。该结果表明,在金属线制造过程中,与大马士革填充相比,IBE/PVD可以降低电阻率,但代价是制造工艺更为复杂。

【近期会议】

10月30-31日,由宽禁带半导体国家工程研究中心主办的“化合物半导体先进技术及应用大会”将首次与大家在江苏·常州相见,邀您齐聚常州新城希尔顿酒店,解耦产业链市场布局!https://w.lwc.cn/s/uueAru

11月28-29日,“第二届半导体先进封测产业技术创新大会”将再次与各位相见于厦门,秉承“延续去年,创新今年”的思想,仍将由云天半导体与厦门大学联合主办,雅时国际商讯承办,邀您齐聚厦门·海沧融信华邑酒店共探行业发展!诚邀您报名参会:https://w.lwc.cn/s/n6FFne


声明:本网站部分文章转载自网络,转发仅为更大范围传播。 转载文章版权归原作者所有,如有异议,请联系我们修改或删除。联系邮箱:viviz@actintl.com.hk, 电话:0755-25988573

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 半导体
    +关注

    关注

    339

    文章

    31236

    浏览量

    266513
  • 刻蚀
    +关注

    关注

    2

    文章

    223

    浏览量

    13827
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    半导体设备线缆为什么选 PTFE 材质?

    半导体设备线缆 在半导体刻蚀沉积等核心工艺中,设备内部线缆的绝缘材料直接关系到晶圆良率与设备稳定性。聚四氟乙烯(PTFE)凭借其极致的耐温性能和近乎为零的释气率,成为
    的头像 发表于 04-09 14:50 182次阅读
    <b class='flag-5'>半导体</b>设备线缆为什么选 PTFE 材质?

    半导体刻蚀技术如何推动行业革新

    首先,让我们回顾一下刻蚀技术的基础。刻蚀工艺在半导体制造中扮演着至关重要的角色。它的主要任务是将预先设计好的图案从光刻胶转移到材料表面,并通过物理或化学手段去除表面的一部分,形成我们在
    的头像 发表于 03-25 14:48 1609次阅读
    <b class='flag-5'>半导体</b><b class='flag-5'>刻蚀</b><b class='flag-5'>技术</b>如何推动行业革新

    半导体制造中刻蚀工艺技术介绍

    多项目圆片(MPW)与多层光掩模(MLR)显著降低了掩模费用,而无掩模光刻技术如电子束与激光直写,在提升分辨率与产能的同时推动原型验证更经济高效。刻蚀工艺则向原子级精度发展,支撑先进制程与三维集成,共同助力集成电路研发与应用降本
    的头像 发表于 01-27 11:05 764次阅读
    <b class='flag-5'>半导体</b>制造中<b class='flag-5'>刻蚀</b>工艺<b class='flag-5'>技术</b>介绍

    金属-半导体接触电阻测量的TLM标准化研究:模型优化与精度提升

    Xfilm埃利测量专注于电阻/方阻及薄膜电阻检测领域的创新研发与技术突破,致力于为全球集成电路和光伏产业提供高精度、高效率的量检测解决方案。公司以核心技术为驱动,深耕
    的头像 发表于 09-29 13:46 2088次阅读
    <b class='flag-5'>金属</b>-<b class='flag-5'>半导体</b>接触<b class='flag-5'>电阻</b>测量的TLM标准化研究:模型优化与精度提升

    从实验室到应用:半金属与单层半导体接触电阻的创新解决方案

    金属-半导体界面接触电阻是制约半导体器件微缩化的关键问题。传统金属(如Ni、Ti)与二维半导体
    的头像 发表于 09-29 13:45 1349次阅读
    从实验室到应用:半<b class='flag-5'>金属</b>与单层<b class='flag-5'>半导体</b>接触<b class='flag-5'>电阻</b>的创新解决方案

    基于改进传输线法(TLM)的金属 - 氧化锌半导体界面电阻分析

    传输线方法(TLM)作为常见的电阻测量技术,广泛应用于半导体器件中沟道电阻与接触电阻的提取。传统
    的头像 发表于 09-29 13:43 854次阅读
    基于改进传输<b class='flag-5'>线</b>法(TLM)的<b class='flag-5'>金属</b> - 氧化锌<b class='flag-5'>半导体</b>界面<b class='flag-5'>电阻</b>分析

    半导体外延和薄膜沉积有什么不同

    半导体外延和薄膜沉积是两种密切相关但又有显著区别的技术。以下是它们的主要差异:定义与目标半导体外延核心特征:在单晶衬底上生长一层具有相同或相似晶格结构的单晶薄膜(外延层),强调晶体结构
    的头像 发表于 08-11 14:40 2174次阅读
    <b class='flag-5'>半导体</b>外延和薄膜<b class='flag-5'>沉积</b>有什么不同

    台阶仪在半导体制造中的应用 | 精准监测沟槽刻蚀工艺的台阶高度

    半导体制造中,沟槽刻蚀工艺的台阶高度直接影响器件性能。台阶仪作为接触式表面形貌测量核心设备,通过精准监测沟槽刻蚀形成的台阶参数(如台阶高度、表面粗糙度),为工艺优化提供数据支撑。Flexfilm费
    的头像 发表于 08-01 18:02 1188次阅读
    台阶仪在<b class='flag-5'>半导体</b>制造中的应用 | 精准监测沟槽<b class='flag-5'>刻蚀</b>工艺的台阶高度

    现代集成电路半导体器件

    目录 第1章 半导体中的电子和空穴第2章 电子和空穴的运动与复合 第3章 器件制造技术 第4章 PN结和金属半导体结 第5章 MOS电容 第6章 MOSFET晶体管 第7章 IC中的M
    发表于 07-12 16:18

    中微公司首台金属刻蚀设备付运

    近日,中微半导体设备(上海)股份有限公司(以下简称“中微公司”,股票代码:688012)宣布其刻蚀设备系列喜迎又一里程碑:Primo Menova12寸金属刻蚀设备全球首台机顺利付运国
    的头像 发表于 06-27 14:05 1229次阅读

    揭秘半导体电镀工艺

    定向沉积在晶圆表面,从而构建高精度的金属互连结构。 从铝到铜,芯片互连的进化之路: 随着芯片制造工艺不断精进,芯片内部的互连线材料也从传统的铝逐渐转向铜。半导体镀铜设备因此成为芯片制造中的“明星设备”。 铜的优势:铜导线拥有更低
    的头像 发表于 05-13 13:29 3869次阅读
    揭秘<b class='flag-5'>半导体</b>电镀工艺

    芯片刻蚀原理是什么

    芯片刻蚀半导体制造中的关键步骤,用于将设计图案从掩膜转移到硅片或其他材料上,形成电路结构。其原理是通过化学或物理方法去除特定材料(如硅、金属或介质层),以下是芯片刻蚀的基本原理和分类
    的头像 发表于 05-06 10:35 2863次阅读

    半导体刻蚀工艺技术-icp介绍

    ICP(Inductively Coupled Plasma,电感耦合等离子体)刻蚀技术半导体制造中的一种关键干法刻蚀工艺,广泛应用于先进集成电路、MEMS器件和光电子器件的加工。以
    的头像 发表于 05-06 10:33 5718次阅读

    半导体boe刻蚀技术介绍

    半导体BOE(Buffered Oxide Etchant,缓冲氧化物蚀刻液)刻蚀技术半导体制造中用于去除晶圆表面氧化层的关键工艺,尤其在微结构加工、硅基发光器件制作及氮化硅/二氧化
    的头像 发表于 04-28 17:17 7387次阅读

    半导体制造关键工艺:湿法刻蚀设备技术解析

    刻蚀工艺的核心机理与重要性 刻蚀工艺是半导体图案化过程中的关键环节,与光刻机和薄膜沉积设备并称为半导体制造的三大核心设备。
    的头像 发表于 04-27 10:42 3060次阅读
    <b class='flag-5'>半导体</b>制造关键工艺:湿法<b class='flag-5'>刻蚀</b>设备<b class='flag-5'>技术</b>解析