0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

深度论证-高速走线控制100欧姆阻抗一定是最好的选择吗?

edadoc 来源:edadoc 作者:edadoc 2024-05-13 17:03 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

高速先生成员--黄刚

对于高速差分信号到底需要控制多少欧姆的阻抗,高速先生相信大部分工程师首先都会看下例如信号的协议文档或者芯片的文档,看看里面有没有推荐的控制阻抗值。例如像PCIE信号,在4.0之后的阻抗会明确要求按照85欧姆来控制,USB阻抗会要求控制90欧姆等。除了这一部分有明确的阻抗要求外,其他没明确要求的高速信号你们会控多少欧姆阻抗呢?就好像为什么PCB的单端走线要控制50欧姆一样,差分走线如果没有明确协议规定,那就按100欧姆来控制。很多工程师其实都不一定很清楚的知道内在的理论和原因,但是也会潜意识的控制100欧姆,可见100欧姆差分线这个观念是多么的深入人心!

但是,深入人心归深入人心,本文想探究的是:100欧姆真的是在任何产品中最好的阻抗选择吗?当然,从反射的理论来说,如果从收发芯片的负载到PCB的每个地方链路的阻抗都完美的做到100欧姆的话,那高速线控100欧姆肯定是最好的选择啦!意味着链路上的任何地方阻抗都匹配,完全没有反射的存在,这还能不好吗?wKgaomZB10WAcUAiAACBIxGfarI752.jpg

真实情况会怎么样呢?为了能有说服力,本文举2个真实项目的仿真案例,大家一起细品细品哈!

案例一:板内芯片到芯片的25G信号仿真案例

wKgZomZB10aAGi0SAAGgZRnob4s410.jpg

在芯片到芯片的PCB链路中,除了PCB走线外,一定会存在一些阻抗不连续的结构,如上面的案例中,BGA两端会存在过孔,接收端一般还会有交流耦合电容。有一定仿真经验的小伙伴们都知道,像BGA的过孔,电容这个位置的阻抗一般来说都很难做到100欧姆,大部分的case无论怎么优化,都会低于100欧姆。这个时候我们来验证如果这几个阻抗不连续点的阻抗达不到100欧姆,例如做到比较理想的95欧姆左右的情况下,PCB走线分别按照100和降低到95欧姆控制时的无源仿真性能对比。

首先我们来看看芯片到芯片链路TDR阻抗的对比,也就是PCB走线选择默认的100欧姆和降低到95欧姆来控制时的差异。

wKgaomZB10aAMS0oAAEAgbqWOR4027.jpg

当然从TDR阻抗来看,不能很直观的看到差异,于是我们来看另外两个更关键的指标,那就是插损和回损的指标。

wKgZomZB10eAOPEzAADsnOUOSO0089.jpg

从插损的指标看,在优化好几个不连续点后,虽然100欧姆走线的仿真性能也就很不错了,但是从仿真结果能看到,95欧姆PCB走线的结果更有优势,无论是从回损还是插损的角度看,都是性能更好的一方。

案例二:经过背板连接器的芯片到芯片的25G信号仿真案例

另外一个案例就是跨版的25G信号的case了,整个系统的连接关系如下所示:

wKgaomZB10eAHTvBAAEiSghSryI861.jpg

前面单板上的BGA过孔的阻抗就不再叙述了,这里要关注的是跨版连接的高速连接器这个地方。本案例中用到的这款高速背板连接器是某知名厂家的产品,是一款在这个速率下很通用,得到有效验证的连接器。

wKgZomZB10iAYXp5AACLA-5-bkc010.jpg

这款连接器厂家的标称阻抗是多少呢?92欧姆,不是你们想象中的100欧姆哦。我们拿到其中的一对连接器信号的阻抗来看,的确也差不多。90欧姆出头的样子。

wKgZomZB10mAMf9FAACM3Lsw67U535.jpg

那我们还是一样,这个系统的三块互连的板子,我们分别把高速走线的阻抗按照100欧姆和降低到92欧姆来控制,看看性能的对比。

首先我们还是看看整个链路的TDR阻抗的对比,能明显看到两个连接器的低点,如下所示:

wKgaomZB10mAGgnnAACcylGEBTU207.jpg

那么插损和回损的性能对比又是怎么样的呢?还是让大家失望了,三块板子控制92欧姆的走线还是会比100欧姆走线的性能来得好。

wKgZomZB10mAF3hPAADy1e_ev-M916.jpg

当然,这中的理论有点复杂,这里就不展开来分析了。从设计的角度来看,如果没明确的要求,硬件工程师或者设计工程师按照100欧姆来控制高速走线本身也没太大的问题,我们很多case按照100欧姆的差分信号设计也是完全没有问题。本文更多的可能是给大家一种另类的思路,去寻找一些更优的设计方案。但是还是要弱弱的告示下哈,如果不经过比较精确的仿真,还是不要随便去尝试,因为你并不知道多少才是好,只有仿真才能很好的把链路的性能给量化出来,设计的朋友请谨慎使用这招,用得不好还是很容易翻车的哦!

问题来了:

列举下大家的产品在PCB设计中常见的阻抗不连续的地方,并简单描述下你们的设计优化方法?

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    462

    文章

    53592

    浏览量

    459808
  • 阻抗
    +关注

    关注

    17

    文章

    983

    浏览量

    48802
  • PCB
    PCB
    +关注

    关注

    1

    文章

    2266

    浏览量

    13204
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    PCB板双面布局的DDR表底线居然不

    的想法,所以前面的线长度和阻抗的优化调整意见给到他们的时候,他们也能够接受,并且表示赞同。当我们提出最后项优化方案后,他们就表示出了深深的不太理解了。 这
    发表于 12-11 10:43

    EXCUSE ME,表层的AC耦合电容和PCB内层的高速线会有串扰?

    线就是没串扰啊!但是串扰是没了,只不过让电容链路的信号质量承担了所有。 我们知道,电容结构本身的焊盘比较宽,那么阻抗如果参考L2层那么近的话,阻抗
    发表于 12-10 10:00

    到底DDR线能不能参考电源层啊?

    高速先生成员--黄刚 些通用的PCB设计经验以及高速信号理论,都告诉我们PCB上的信号最好都以地平面为参考,尤其是高速
    发表于 11-11 17:46

    别蒙我,PCB板上这几对高速线怎么看我都觉得样!

    工程师,你们觉得下面两对表层的高速线,长度完全样,性能会有区别吗? 没有过孔,就是表层的差分走线,乍
    发表于 06-09 14:34

    PCB设计100

    (termination)与调整线的拓朴。 4、差分布线方式是如何实现的? 差分对的布线有两点要注意,是两条线的长度要尽量样长,另
    发表于 05-21 17:21

    受控阻抗布线技术确保信号完整性

    核心要点受控阻抗布线通过匹配线阻抗来防止信号失真,从而保持信号完整性。高速PCB设计中,元件与
    的头像 发表于 04-25 20:16 1054次阅读
    受控<b class='flag-5'>阻抗</b>布线技术确保信号完整性

    PCB制板厂加工问题很大啊,高速PCB传输线阻抗直往上跑

    般都窜不高,线越长,窜得越高!Chris给大家做个简单的仿真看看哈,假设我们设置个内层的传输线叠层,使得差分线在线宽5mil,间距9mil的情况下满足
    发表于 04-07 17:27

    文告诉你为什么不要随便在高速线旁边铺铜!

    1. 阻抗突变与信号反射 问题:高速信号线依赖精确的阻抗控制(如50Ω或100Ω差分)。邻近铺铜
    发表于 04-07 10:52

    PCB Layout中的三种线策略

    = 2.2*0.0101*50/2 = 0.556ps通过计算可以看出,直角线带来的电容效应是极其微小的。由于直角线的线宽增加,该处的阻抗将减小,于是会产生
    发表于 03-13 11:35

    DLP4710EVM-LC PCLK PDATA线是否需要做阻抗控制

    。 现有疑问:1.加入了时钟缓冲器,导致时钟信号Propagation delay明显加长(手册上显示为0.8~2ns),此delay是否会对信号PDATA的建立时间和保持时间有影响,从而造成像素点错误? 2.PCLK,PDATA线是否需要做
    发表于 02-19 06:08

    揭秘PCB线设计黑洞:仿真视角下挑战,工程师与PCB设计师必看!

    半径的3D模型啦。我们建了个不同拐角半径的线模型,半径从20mil到100mil的变化,当然,为了能看到拐角对线性能的影响,我们肯
    发表于 02-17 14:41

    高速信号线线规则有哪些

    高速数字电路设计中,信号完整性(SI)是确保系统性能和可靠性的核心要素。高速信号线线规则对于维持信号质量、减少噪声干扰以及优化时序性能至关重要。本文将深入探讨
    的头像 发表于 01-30 16:02 2319次阅读

    高速信号线越短越好吗为什么

    高速数字电路设计中,信号线的长度是个至关重要的考量因素。随着数据传输速率的不断提升,信号完整性、时序准确性和系统可靠性等方面的挑战也随之增加。本文将深入探讨
    的头像 发表于 01-30 15:56 1427次阅读

    从驱动端到串联电阻之间的这线应该成多少阻抗呢?

    例如,驱动器内阻为20欧,理论上采用驱动端串联30欧电阻,与50欧特征阻抗的传输线进行匹配,但是从驱动端到串联电阻之间的这线应该
    发表于 01-08 07:28

    差分信号线选择与处理

    和失真。 常见的差分信号传输线阻抗通常为50欧姆100欧姆,具体取决于应用需求和标准规范。 带宽 : 差分信号
    的头像 发表于 12-25 18:05 2284次阅读