0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

在半导体开关中使用共源共栅拓扑消除米勒效应

jf_pJlTbmA9 来源:UnitedSiC 作者:UnitedSiC 2023-12-07 11:36 次阅读

物理法则无法击败。电阻必然消耗电能,并产生热量和压降。电容器要消耗时间存储电荷,再花时间释放电荷。电感器要花时间制造电磁场并让其坍塌。我们对此无能为力,因此,自热离子管诞生之日起,电子产品设计师就学会了通过开发巧妙的电路拓扑来解决这些因素。事实表明,物理就是物理,过去对管适用的规则也同样适用于今天的高性能半导体。

米勒电容如何限制高频放大

以米勒效应为例。在20世纪20年代,美国电子工程师约翰·弥尔顿·米勒发现简单的真空三极管当作为放大器使用时,由于网格和阳极之间存在内部电容,会出现一个问题。这个电容通过在电容的阻抗随着不断升高的运行频率而降低时施加越来越高的负反馈,降低放大器的带宽。

米勒认识到,如图1所示将两个三极管串联(如级联型三极管或共源共栅拓扑)可能会降低从输入到输出的总电容。鉴于上管排电压固定,上三极管的阴极电压通过下三极管控制。当开发出带有内部帘栅的四极管后,这种内部电容及其相关效应会降低,从而可以构建可以在数百兆赫下运行的单管放大器。

wKgaomVdk_2AEo8CAACCr9n_PHU277.png

图1:原始的联级三极管或共源共栅电路

米勒效应的回归

随着设计师开始用固态半导体代替热离子管,米勒效应也回归了,而这又一次开始限制高频运行。

为什么会这样?在基于MOSFET开关电路中,米勒效应限制了开关速度,因为驱动电路必须以一种低损耗的可靠方式为输入电容充电和放电。这种米勒电容(即CGD)的效应会因栅极电压而异。

例如,考虑增强模式的MOSFET开关,它在栅极电压为0V时关闭。总的栅极输入电容表现为一个网络(请参见图2),包括CGS、CGD、CDS、负载ZL和散装电容CBULK。CGD两端还有正电压。当MOSFET打开时,漏电压降至接近零,总电容变成与CGS并联的CGD,且与关态相比跨CGD有负电压。在从开到关再从关到开的开关过程中,输入电容必须在这些条件之间交换。

wKgaomVdk_6AOq7JAAEEnoX9Jvc908.png

图2:关闭和打开时的MOSFET输入电容相同

MOSFET栅极开关波形正向部分的平台期(参见图3)代表两个输入电容状态间的转换,因为驱动器突然必须努力工作,从而使开关转换变慢。为了加剧效应,如漏极压降,它会尝试“推动”栅极负压经过CGD,与正的开态电压命令相抗。当驱动MOSFET关闭时,此过程会反过来。CGD会尝试“拉动”栅极正压,这就是为什么鼓励处理MOSFET和IGBT的设计师使用负的关态栅极电压抵消这种效应。这会转而提高驱动栅极所需的功率。

wKgZomVdlACAfLL7AADOz2V2yYY724.png

图3:栅极驱动电压的米勒电容“平台”

控制栅漏电容

器件的栅漏电容CGD会受到半导体器件的体系结构的影响,因此会因横向或纵向构建而异。可以尽量降低CGD以获得低压MOSFET,但是在高压下它可以变成一个问题,尤其是当设计师想要使用碳化硅(SiC)或氮化镓(GaN)等材料构建宽带隙器件时。有些物理规律是无法规避的:这些技术的开关速度仍受其米勒电容的限制,对抗米勒效应的最佳方式是使用共源共栅电路拓扑。

现代化的共源共栅

基本的SiC开关使用结FET(JFET)结构。如果JFET是作为垂直器件构建的,其CGD可能达到有利的低点,而其漏源电容CDS还可以更低。但是,JFET是常开型器件,其栅极为0V,需要负的栅极电压才能关闭。这是桥电路中的问题,在该电路中,所有器件默认为开态,适用瞬时功率。使用常关型器件构建此类电路会更好,该器件可以通过布置共源共栅拓扑结构的Si MOSFET和SiC JFET(图4)来实现。

wKgZomVdlAGAZx2jAABu-VphPaA579.png

图4:硅/碳化硅共源共栅

当MOSFET栅极和源极电压为0V时,漏极电压升高。JFET栅极也为0V,因此当源极电压从MOSFET漏极电压升高到10 V时,JFET会见证栅极和源极之间出现-10 V电压,因此开关关闭。当MOSFET栅极电压为正时,它会打开,因此让JFET的栅极和源极短接,从而打开JFET。这个电路拓扑会创建所需的常关型器件,MOSFET栅极电压为0V。该拓扑还意味着串联的输入输出电容包括CDS,以实现JFET,它的值接近于零,从而降低了米勒效应,以及它对高频增益的影响。

其他优势

在开关时,Si MOSFET漏极电压是JFET漏极电压经过几乎为零的JFET漏源电容CDS和MOSFET的非零CDS“倾泻而下”,因此MOSFET漏极保持低压。这意味着,MOSFET可以是低压类型,且漏极和源极之间维持非常低的导通电阻,且栅极驱动更加容易。还有一个优势,那就是低压MOSFET的体二极管的前向压降非常低,且恢复速度快。JFET没有体二极管,因此当需要第三象限反向开关导电时,如在换流桥电路或同步整流中,MOSFET体二极管会导电。这会将JFET栅源限制到约+0.6 V,从而确保它在最大程度上打开,这可实现反向电流和低压降。

米勒效应的终结

SiC共源共栅拓扑解决了米勒电容问题,且同时实现了简单的栅极驱动、常关运行和高性能体二极管。这与SiC MOSFET不同,在SiC MOSFET中,体二极管特征差,甚至与GaN HEMT也不同,后者有高CDS。物理特征的不变性导致热离子器件中产生限制高频增益的米勒效应,这也适用于半导体器件。不过,这种不变性也意味着基于共源共栅的问题解决方案在现代化的SiC器件中与在老式管中同样适用。似乎改变越多,不变的也越多。

文章来源: UnitedSiC

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • SiC
    SiC
    +关注

    关注

    27

    文章

    2439

    浏览量

    61405
  • 共源共栅
    +关注

    关注

    0

    文章

    17

    浏览量

    10307
  • 米勒电容
    +关注

    关注

    0

    文章

    30

    浏览量

    10682
  • 半导体开关
    +关注

    关注

    0

    文章

    6

    浏览量

    6902
收藏 人收藏

    评论

    相关推荐

    说说MOSFET中的米勒效应

    本文主要介绍了米勒效应的由来,并详细分析了MOSFET开关过程米勒效应的影响,帮助定性理解米勒
    发表于 05-16 09:47 1491次阅读
    说说MOSFET中的<b class='flag-5'>米勒</b><b class='flag-5'>效应</b>

    米勒效应的本质是什么?

    ,延长了开通时间,关断也是如此,延长了关断时间,因此米勒效应对场效应管或者IGBT的驱动是有害的,因只要减少或者消除米勒
    发表于 01-11 16:47

    米勒效应问题

    通时,下管的电压会以较高的dv/dt上升,IGBT的反向传输电容与输入电容之比增加会增加米勒效应,噪声会从集电极耦合到栅极,此操作会在下管栅极引入电流,会使下管误导通”【1】自己查了一下米勒
    发表于 12-21 09:01

    揭秘MOS管开关米勒效应的详情

    消除米勒效应。但此时开关时间会拖的很长。一般推荐值加0.1Ciess的电容值是有好处的。  下图中粗黑线中那个平缓部分就是米勒平台。  删荷
    发表于 12-19 13:55

    【每天看电路第74期】放大器电路

    ,那个地方不合理,那个需要改正;4、可以跟帖说明该电路原理图或者此类原理图设计时的注意事项和难点;【今日电路】如图是一个放大器,同时也可以看作双
    发表于 12-28 14:18

    MOS管开关时的米勒效应

    MOSFET的栅极驱动过程,可以简单的理解为驱动对MOSFET的输入电容(主要是极电容Cgs)的充放电过程;当Cgs达到门槛电压之后, MOSFET就会进入开通状态;当MOSFET开通后
    发表于 01-27 15:15

    如何实现折叠运算放大器的设计?

    本文介绍的运放是一种采用TSMC 0.18 μm Mixed Signal SALICIDE(1P6M,1.8V/3.3V)CMOS工艺的折叠运放,并对其进行了DC,AC及瞬态
    发表于 04-14 06:59

    请问怎么设计一种单级全差分增益增强的折叠运算放大器?

    怎么设计一种单级全差分增益增强的折叠运算放大器?
    发表于 04-20 06:26

    怎么实现CMOS功率放大器的设计?

    电感的工作机理是什么?怎么实现
    发表于 06-18 06:53

    请问折叠比较器怎么修改为迟滞比较器?

    折叠比较器怎么修改为迟滞比较器
    发表于 06-24 07:36

    低压电流镜中Vb有什么作用?

    “M7提供所需的VGS,M6产生所需要的过驱动电压",这个偏置电路似乎也没有任何的“反馈”或者“跟随”,我头发都抓掉了一大把也没想明白这么做目的是什么我的想法是 :低压
    发表于 06-24 07:56

    低阻抗功率半导体开关有哪些关键特性和应用优势?

    什么是堆叠式?低阻抗功率半导体开关有哪些关键特性?低阻抗功率
    发表于 06-26 06:14

    具有最小余度电压的电流是什么

    低压结构是什么?具有最小余度电压的
    发表于 09-29 06:47

    关于全差分折叠型运放问题

    最近在设计全差分折叠型运放的时候,有一个问题想不明白,加入偏置电压后,调节管子让每个管子都处于饱和状态,并且输出处在了VDD/2。但是我发现只要偏置电压改变一点点哪怕1mv,静
    发表于 09-27 00:29

    详细分析MOSFET开关过程米勒效应的影响

    本文介绍了米勒效应的由来,并详细分析了MOSFET开关过程米勒效应的影响,帮助定性理解米勒平台的
    的头像 发表于 03-10 14:44 6282次阅读
    详细分析MOSFET<b class='flag-5'>开关</b>过程<b class='flag-5'>米勒</b><b class='flag-5'>效应</b>的影响