0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

为什么晶振布置在PCB边缘时会导致辐射超标?

工程师邓生 来源:未知 作者:刘芹 2023-10-31 10:42 次阅读

为什么晶振布置在PCB边缘时会导致辐射超标,而向板内移动后,可以使辐射发射测试通过呢?

晶振是电子产品中十分常见的元件,它的主要作用是提供一种稳定的时钟信号,使得电路能够正常运转。然而,在实际的电子设计中,布置晶振时出现的问题却令人十分头疼。特别是晶振位于PCB边缘时会导致辐射超标的问题,这对于设计者来说是非常严重的挑战。

那么,为什么晶振位于PCB边缘会导致辐射超标呢?这主要涉及到电磁兼容性(EMC)的概念。电磁兼容性是指在电子设备之间或电子设备与外界环境之间不产生相互干扰,以便设备正常工作、不被损坏、不对周围环境产生危害的能力。在设计中,晶振等元件引起的干扰很容易引起低电磁兼容性。

在布置晶振时,应该考虑到电磁场的分布情况。通常,布置元件的边缘距离强电磁场存在的区域越远,电磁辐射会越小。如果晶振位于PCB边缘,则处于强电磁场的中心,受到的电磁辐射也相对较大。而向板内移动晶振,可以缩小晶振与边缘之间的距离,降低了电磁辐射,从而可以通过辐射发射测试。

此外,晶振与其他元件之间的距离也会影响电磁辐射。具体而言,将晶振远离其他元件,特别是高速数字电路等高频元件,可以减小电磁辐射的影响。

此外,地网布局也对电磁辐射的影响很大。地网是由导体网格组成的专门用于抑制电磁辐射的防护措施,可以有效地限制电磁波的辐射。在布置晶振时,一般将其与地网直接相连,从而减小电磁辐射的影响。

总之,布置晶振时应该综合考虑多种因素,如电磁兼容性、距离、地网布局等,才能尽可能减小电磁辐射的影响,从而通过辐射发射测试。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4222

    文章

    22475

    浏览量

    385888
  • 晶振
    +关注

    关注

    32

    文章

    2477

    浏览量

    66856
  • 电磁辐射
    +关注

    关注

    5

    文章

    343

    浏览量

    43357
收藏 人收藏

    评论

    相关推荐

    选型指南# #有源 #选型

    Totoro94
    发布于 :2024年04月26日 15:31:25

    【电磁兼容技术案例分享】PWM信号线束导致辐射超标解决案例

    【电磁兼容技术案例分享】PWM信号线束导致辐射超标解决案例
    的头像 发表于 04-26 08:17 79次阅读
    【电磁兼容技术案例分享】PWM信号线束<b class='flag-5'>导致</b>的<b class='flag-5'>辐射</b><b class='flag-5'>超标</b>解决案例

    PCB板上加入的原因主要有哪些?

    一定的时序和频率要求。这就需要这一重要的电子元件来提供稳定的时钟信号。 PCB板上加入
    发表于 04-09 17:06

    你知道吗?晶振为何不宜置于PCB边缘

    PCB布局可以看出,12MHz的晶体正好布置在了PCB边缘,当产品放置于辐射发射的测试环境中时,被测产品的高速器件与实验室中参考地会形成一
    发表于 03-20 11:47 134次阅读
    你知道吗?晶振为何不宜置于<b class='flag-5'>PCB</b><b class='flag-5'>边缘</b>?

    DCDC引发EMI辐射超标的整改案例

    对于主频--有意辐射频率来说是有豁免权的,所以只需要注意200MHz之前的频段,由于频谱超标带宽较宽,可以肯定非时钟、晶振辐射超标引起,几乎肯定辐射
    发表于 03-11 14:26 508次阅读
    DCDC引发EMI<b class='flag-5'>辐射</b><b class='flag-5'>超标</b>的整改案例

    怎么判断是否起不起该怎么办?

    电容值不正确。 3. PCB Layout 分析 **·**检查布局:使用电路设计软件或手动检查PCB Layout,确保电路与单片机或芯片引脚的布局尽可能靠近,以减少信号传输的干
    发表于 03-06 17:22

    【电磁兼容技术案例分享】由SGMII通讯导致辐射发射高频单支超标问题解决案例

    【电磁兼容技术案例分享】由SGMII通讯导致辐射发射高频单支超标问题解决案例
    的头像 发表于 02-19 13:20 226次阅读
    【电磁兼容技术案例分享】由SGMII通讯<b class='flag-5'>导致</b>的<b class='flag-5'>辐射</b>发射高频单支<b class='flag-5'>超标</b>问题解决案例

    AD9629输出30M时钟倍频辐射超标了怎么解决?

    公司的时钟芯片CDCE421A,无源30M无源输入,30MLVDS输出,用于产生AD的低抖动时钟。 AD的电源使用1.8V,电源使用LDO转为1.8V后分为模拟电和数字电,
    发表于 12-22 07:14

    磁珠应用不当引起的辐射超标

    磁珠应用不当引起的辐射超标
    的头像 发表于 11-27 16:25 303次阅读
    磁珠应用不当引起的<b class='flag-5'>辐射</b><b class='flag-5'>超标</b>

    辐射骚扰整改思路及方法:辐射超标与问题定位 ?

    辐射骚扰整改思路及方法:辐射超标与问题定位 ?|深圳比创达电子EMC
    的头像 发表于 11-06 10:39 1222次阅读
    <b class='flag-5'>辐射</b>骚扰整改思路及方法:<b class='flag-5'>辐射</b><b class='flag-5'>超标</b>与问题定位 ?

    PCB设计指导手册

    设计指导手册,ENHANCED GUIDELINES TO IMPLEMENT 19.2 MHZ CRYSTAL FOR SMALL PCB-HIGH THERMAL LAYOUTS。通过
    发表于 09-20 06:37

    时钟辐射超标怎么解决?

    、详实、细致的关于时钟辐射超标如何解决的文章。 一、时钟辐射超标的影响 时钟辐射超标会对人体产生
    的头像 发表于 09-12 14:44 650次阅读

    FCom富士恒温- OCXO#物联网 #FPGA #pcb设计 # #恒温控制

    PCB设计
    FCom富士晶振
    发布于 :2023年08月18日 10:28:54

    如何通过一个电容解决时钟辐射超标问题?

    在电磁兼容的辐射发射测试中,最常见的就是时钟辐射超标,随着系统设计复杂性和集成度的大规模提高,电子系统的时钟频率越来越高,处理的难度也越来越大。
    的头像 发表于 07-14 09:33 827次阅读
    如何通过一个电容解决时钟<b class='flag-5'>辐射</b><b class='flag-5'>超标</b>问题?

    某单板TVS接地不当造成辐射骚扰超标问题分析

    某产品EMC辐射骚扰测试超标,通过近远场扫描配合定位分析,逐步找出骚扰源、传播路径,最终通过修改 PCB 走线切断传播路径解决此问题。
    发表于 06-25 16:54 605次阅读
    某单板TVS接地不当造成<b class='flag-5'>辐射</b>骚扰<b class='flag-5'>超标</b>问题分析