0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

为什么晶振布置在PCB边缘时会导致辐射超标?

工程师邓生 来源:未知 作者:刘芹 2023-10-31 10:42 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

为什么晶振布置在PCB边缘时会导致辐射超标,而向板内移动后,可以使辐射发射测试通过呢?

晶振是电子产品中十分常见的元件,它的主要作用是提供一种稳定的时钟信号,使得电路能够正常运转。然而,在实际的电子设计中,布置晶振时出现的问题却令人十分头疼。特别是晶振位于PCB边缘时会导致辐射超标的问题,这对于设计者来说是非常严重的挑战。

那么,为什么晶振位于PCB边缘会导致辐射超标呢?这主要涉及到电磁兼容性(EMC)的概念。电磁兼容性是指在电子设备之间或电子设备与外界环境之间不产生相互干扰,以便设备正常工作、不被损坏、不对周围环境产生危害的能力。在设计中,晶振等元件引起的干扰很容易引起低电磁兼容性。

在布置晶振时,应该考虑到电磁场的分布情况。通常,布置元件的边缘距离强电磁场存在的区域越远,电磁辐射会越小。如果晶振位于PCB边缘,则处于强电磁场的中心,受到的电磁辐射也相对较大。而向板内移动晶振,可以缩小晶振与边缘之间的距离,降低了电磁辐射,从而可以通过辐射发射测试。

此外,晶振与其他元件之间的距离也会影响电磁辐射。具体而言,将晶振远离其他元件,特别是高速数字电路等高频元件,可以减小电磁辐射的影响。

此外,地网布局也对电磁辐射的影响很大。地网是由导体网格组成的专门用于抑制电磁辐射的防护措施,可以有效地限制电磁波的辐射。在布置晶振时,一般将其与地网直接相连,从而减小电磁辐射的影响。

总之,布置晶振时应该综合考虑多种因素,如电磁兼容性、距离、地网布局等,才能尽可能减小电磁辐射的影响,从而通过辐射发射测试。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4417

    文章

    23965

    浏览量

    426180
  • 晶振
    +关注

    关注

    35

    文章

    3637

    浏览量

    73818
  • 电磁辐射
    +关注

    关注

    5

    文章

    364

    浏览量

    44706
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    PCB布局避坑指南

    作为一名厂深耕五年的硬件工程师,见过太多因PCB布局失误导致的“诡异故障”:工业网关在低温下间歇性死机、消费电子的时钟信号频频丢包、通
    的头像 发表于 04-24 08:57 59次阅读
    <b class='flag-5'>晶</b><b class='flag-5'>振</b><b class='flag-5'>PCB</b>布局避坑指南

    储存指南

    电子设备中,如同心脏般重要,它为电路提供稳定的时钟信号,确保设备精准运行。然而,的储存环境直接影响其性能和寿命,不当的储存可能
    的头像 发表于 02-03 08:52 979次阅读
    <b class='flag-5'>晶</b><b class='flag-5'>振</b>储存指南

    倍频率干扰的解决方法

    倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为25MHz基频的5次、7次谐波处(如125MHz, 175MHz等)出现
    的头像 发表于 01-22 16:33 2583次阅读
    <b class='flag-5'>晶</b><b class='flag-5'>振</b>倍频率干扰的解决方法

    放在PCB边缘行不行?

    PCB设计过程中,的放置位置是一个容易被忽视却至关重要的细节。很多人可能会问:放在
    的头像 发表于 01-05 14:20 448次阅读
    <b class='flag-5'>晶</b><b class='flag-5'>振</b>放在<b class='flag-5'>PCB</b>板<b class='flag-5'>边缘</b>行不行?

    恒温与普通的区别

    电子设备中,是一种重要的元器件,它的主要作用是产生稳定的频率。的种类中,恒温
    的头像 发表于 12-23 13:55 4343次阅读
    恒温<b class='flag-5'>晶</b><b class='flag-5'>振</b>与普通<b class='flag-5'>晶</b><b class='flag-5'>振</b>的区别

    浅谈PCB设计中的要点

    电路设计中,系统时钟频率很高,干扰谐波出来的能量也强,谐波除了会从输入与输出两条线导出来外,也会从空间辐射出来,这也导致
    的头像 发表于 12-18 17:28 951次阅读
    浅谈<b class='flag-5'>晶</b><b class='flag-5'>振</b><b class='flag-5'>在</b><b class='flag-5'>PCB</b>设计中的要点

    请问放在板子边缘是会增加干扰吗?

    请问放在板子边缘是会增加干扰吗?
    发表于 12-08 06:07

    为什么不能放置PCB边缘

    为什么不能放置PCB边缘
    发表于 12-05 07:13

    电路的PCB设计

    设计考虑事项:位置要选对:内部是石英晶体,如果不慎掉落或受不明撞击,石英晶体易断裂破损,所以的放置远离板边,靠近MCU的位置布局。两靠近:耦合电容应尽量靠近
    的头像 发表于 11-21 15:38 4564次阅读
    <b class='flag-5'>晶</b><b class='flag-5'>振</b>电路的<b class='flag-5'>PCB</b>设计

    32.768kHz不起的原因与解决

    PCB板布线错误;单片机质量有问题;质量有问题;负载电容或匹配电容与不匹配或者电容质量有问题;P
    的头像 发表于 11-21 15:37 6906次阅读
    32.768kHz<b class='flag-5'>晶</b><b class='flag-5'>振</b>不起<b class='flag-5'>振</b>的原因与解决

    PCB板上电路的设计

    时钟(Clock)一般SoC电路上是必不可少的,精准的时钟通常由提供,很难集成到芯片中去,而是作为分立元件设计
    的头像 发表于 11-21 15:37 5167次阅读
    <b class='flag-5'>PCB</b>板上<b class='flag-5'>晶</b><b class='flag-5'>振</b>电路的设计

    【EMC技术案例】SPI模块搭接机壳导致辐射超标问题案例

    【EMC技术案例】SPI模块搭接机壳导致辐射超标问题案例
    的头像 发表于 11-11 17:26 742次阅读
    【EMC技术案例】SPI模块搭接机壳<b class='flag-5'>导致</b><b class='flag-5'>辐射</b><b class='flag-5'>超标</b>问题案例

    【EMC技术案例】共模电感与电源模块之间PCB走线导致RE超标案例

    【EMC技术案例】共模电感与电源模块之间PCB走线导致RE超标案例
    的头像 发表于 09-28 15:05 851次阅读
    【EMC技术案例】共模电感与电源模块之间<b class='flag-5'>PCB</b>走线<b class='flag-5'>导致</b>RE<b class='flag-5'>超标</b>案例

    EMC设计中的布局要点

    一前言随着电子设备向高集成度、高速率方向发展,电磁兼容性(EMC)问题日益突出。其中,时钟信号作为数字系统的核心,其高频特性极易引发电磁干扰(EMI)。振作为关键时钟源,其设计不当往往导致辐射
    的头像 发表于 09-09 11:32 5032次阅读
    EMC设计中的<b class='flag-5'>晶</b><b class='flag-5'>振</b>布局要点

    PCB板上如何布局

    事实上,的作用就像一个串联的RLC电路。的等效电路显示了一个串联的RLC电路,表示
    的头像 发表于 05-26 16:11 2028次阅读
    <b class='flag-5'>晶</b><b class='flag-5'>振</b><b class='flag-5'>在</b><b class='flag-5'>PCB</b>板上如何布局