0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何做一个低抖动的PLL?PLL噪声优化

冬至子 来源:一片冰芯 作者:一片冰芯 2023-10-31 10:02 次阅读

1. RFSoC

Xilinx最新一代UltraScale+ FPGA ^[1]^ 将RF AD/DA、SerDes等系统完美集成在一颗芯片打造出了一个全方位的通信链,其中RFSoC可以支持5G无线网络,电缆访问远程物理节点和电子战/雷达系统,还可以应用于测试和测量,卫星通信,军用无线通等。

该RFSoC具有如下特性:

8个4GSPS 或16个2GSPS 12位ADC

8-16个6.4GSPS 14位DAC

RFSoC输入频率达到GHz且位数大于12位,架构上采时钟直接采样的方式,采样后的数据送到数字进行处理,这对采样时钟噪声性能提出了非常高的要求。2018年Xilinx发表在ISSCC会议上的关于PLL的paper ^[2]^ 正是应用于该RFSoC。

该PLL在6.25GHz频率下的RMS Jitter为54fs @ 10k~10MHz积分区间。论文核心内容仅有不到一面A4纸,每句话都值得我们细细品味。下面章节将结合该论文逐一展开PLL的噪声优化技术。

2. Xilinx****噪声优化技术

**2.1 PLL **参数

参考频率:500MHz;输出频率:7.414GHz;6.25GHz RMS Jitter:54fs @ 10kHz10MHz积分区间;工艺:16nm FinFET;功耗:45mW @ 12.5GHz;面积:0.35 mm^2^。

**2.2 **带内噪声的优化

PLL参考频率为500MHz,带宽可以做的很高,原则上50MHz以内都合理,但带宽过高对带内噪声是不利的,过低对VCO噪声不利,折中考虑,我个人猜测带宽应该在5~10MHz左右。文中也提到高带宽下要想做低噪声,带内噪声(如PFD/CP/FBCLK/REFCLK)必须要很低。

噪声来自电平翻转的不确定性,在阈值电压附近,停留的时间越短噪声越小。因此为了降低PFD和DIVIDER等CMOS电路的Jitter,需要尽量把上升/下降沿做shaper,如小于10ps;PFD消死区时间小于40ps。

Xilinx在2019年ISSCC上的报告 ^[3]^ 指出CMOS电路边沿做Sharp后噪声优化了11dB,如图1所示。

图片

Fig1. 边沿sharp后对带内噪声的影响

2.3 CP****的噪声优化

CP电路输出级采用18个slices并联的方式,实现了大电流且电流可调,大的动态范围,降低了噪声;自偏置电流源使up/dn电流失配小于1%;CP镜像电流源尺寸为输出级slices的4倍,保证了较好的matching和jitter;PMOS电流镜栅源增加RC滤波,减小了输出噪声;输出级增加单位增益放大器,减小了动态电流失配;上下电流源采用stack结构提高了输出阻抗并降低了噪声。

2.4 LPF****的噪声优化

电阻热噪声与阻值成正比,因此在保证环路稳定的前提下滤波电阻应尽量小;电容漏电会引入spur,为减小漏电滤波电容采用MOM电容。

**2.5 **基准源的优化

LDO参考电压来自bandgap,为了减小bandgap和LDO本身引入的噪声,通路上增加了两个大的RC滤波,其中LDO功率管栅端滤波电阻(为减小面积该电阻由亚阈值管实现)高达几M Ohm,带宽小于10kHz。

2.6 LCVCO****的优化

16nm FinFET工艺中PMOS管的flicker noise远大于NMOS,为减小噪声,LCVCO有源器件采用全NMOS实现,与CP电路类似采用了stack结构,提高了输出阻抗,进一步减小了噪声。

电容阵列由MOM电容,一个NMOS开关(M1),两个stack结构的NMOS pull devices和一个反相器组成,如图2所示。该结构可保证电容阵列在on状态下A,B点拉低,off状态下A,B点拉高,提高了on/off状态下电容阵列的Q值,优化了LCVCO相位噪声。

温度补偿电压Vte经RC滤波接到varactor电容,减小了噪声,其中Vte具有正温度系数,用于补偿LCVCO高温下频带的下移。

电感的Q值越大,相位噪声越好,一般电感的Q值在13左右,这里电感Q 值要求大于17,有可能采用平面螺旋结构,因为平面螺旋结构Q值一般大于堆叠结构。电容阵列的引入,可使得tuningvaractor电容变小,提高了LCVCO的相位噪声。

图片

Fig2. LCVCO及LDO电路

**2.7 **电源和地的隔离

前面介绍为了提高数字电路噪声性能,将数字边沿做的更shape,使得模拟电路更易受到干扰,电路设计时CP,LPF,VCO中的NMOS采用deepnwell器件,电源也要与数字电源分开,这三个模块采用LDO供电,这样模拟、数字电源和地完全隔离,减小模拟、数字电路衬底和电源的相互干扰。

2.8 layout****布局

电容阵列采用图2所示带有二进制权重且上下对称的局部布局方式;电感线圈周边插入电源到地的decap电容且LCVCO远离数字模块的整体布局方式。

**3. **其他噪声优化技术

文献[4]和[5]分别为Xilinx和Samsung近两年发表的paper,文献[4]给出的Sampling Phase Detector(SPD) PLL结构如图3所示。引入SPD前后测试结果如图4所示,可见采用SPD技术PLL在9GHz和18GHz频点下RMS Jitter分别提高了200fs和230fs @ 1kHz~100MHz积分区间。

图片

Fig3. SPD PLL结构

图片

Fig4. 引入SPD前后测试结果 @ 9GHz, 18GHz

文献[5]采用Digital-to-Time Convert(DTC)-basedsampling analog pll结构,该结构同样也采用了SPD技术,除此以外Samsung还采用了DTC增益校准,DCC校准,reference clock doubler,LMS算法,Sigma-Delta等技术,在6.33GHz频率下将 RMS Jitter做到了75fs @ 10kHz~10MHz积分区间,该PLL可用于最新的5G蜂窝移动通信。

图片

Fig5. DTC-basedfractional-N pll

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • VCO
    VCO
    +关注

    关注

    12

    文章

    181

    浏览量

    68731
  • CMOS电路
    +关注

    关注

    0

    文章

    48

    浏览量

    11384
  • PLL电路
    +关注

    关注

    0

    文章

    91

    浏览量

    6281
  • 热噪声
    +关注

    关注

    0

    文章

    41

    浏览量

    8027
  • 滤波电阻
    +关注

    关注

    0

    文章

    3

    浏览量

    2298
收藏 人收藏

    评论

    相关推荐

    具有时钟分配的1.4GHz低相位噪声抖动PLL的演示板DC1795A

    DC1795A,用于LTC6950的演示板,具有时钟分配的1.4GHz低相位噪声抖动PLL。演示电路1795A采用具有时钟分配的LTC6950,1.4 GHz低相位
    发表于 02-25 09:55

    请问信号发生器的PLL BW以优化相位噪声是否可以调整?

    *信号发生器基础知识和新应用的问题与解答* 2013年1月30日的网络直播问题:您是否可以调整信号发生器的PLL BW以优化相位噪声? 以上来自于谷歌翻译 以下为原文Questions
    发表于 07-19 08:25

    抖动高精度时钟发生器MAX3625B相关资料分享

    概述:MAX3625B是MAXIM公司生产的款提供三路输出的抖动,高精度时钟发生器。该MAX3625B是为网络应用而优化
    发表于 05-18 07:39

    根据基本的数据表规格估算出PLL相位噪声的教程

    注意,PLL种控制回路,这种系统具备频率响应功能。参考路径中生成的噪声受控于回路中对系统输出的通频率响应,而压控振荡器(VCO)中生成的噪声
    发表于 11-17 06:57

    PLL-FS 行为级建模仿真进行噪声抖动

    摘要:本文提出了一种对销相环频率合成器(PLL-FS)行为级建模后仿真,进行噪声抖动性能分析的方法。新方法借鉴了最新的理论成果,结合工程实践,处于Top-Down 设计流
    发表于 12-14 11:32 9次下载

    评估低抖动PLL时钟发生器的电源噪声抑制性能

    评估低抖动PLL时钟发生器的电源噪声抑制性能 本文介绍了电源噪声对基于PLL的时钟发生器的干扰,并讨论了几种用于评估确定性
    发表于 09-18 08:46 1472次阅读
    评估低<b class='flag-5'>抖动</b><b class='flag-5'>PLL</b>时钟发生器的电源<b class='flag-5'>噪声</b>抑制性能

    MAX3625B 抖动仅为0.36ps的PLL时钟发生器

    MAX3625B 抖动仅为0.36ps的PLL时钟发生器 概述 MAX3625B是一款低抖动、精密时钟发生器,优化用于网络设备。器件内置晶体振荡器和锁相环(
    发表于 03-01 08:56 1357次阅读
    MAX3625B <b class='flag-5'>抖动</b>仅为0.36ps的<b class='flag-5'>PLL</b>时钟发生器

    模拟PLL,模拟PLL是什么意思

    模拟PLL,模拟PLL是什么意思 所谓模拟PLL,就是说数字PLL中的各个模块的实现都是以模拟器件来实现的,是一个模拟
    发表于 03-23 10:52 2651次阅读

    PLL抖动及其对ECAN™技术通信的影响

    在单片机中,为了获得更高的内部时钟频率,正越来越多地使用锁相环(Phase Locked Loop,PLL)电路。由于融合了PLL电路,能够得到更好的性能,同时还降低了总体噪声。Microchip
    发表于 04-24 10:25 0次下载
    <b class='flag-5'>PLL</b><b class='flag-5'>抖动</b>及其对ECAN™技术通信的影响

    EE-261:了解基于PLL的处理器的抖动要求

    EE-261:了解基于PLL的处理器的抖动要求
    发表于 04-23 14:39 10次下载
    EE-261:了解基于<b class='flag-5'>PLL</b>的处理器的<b class='flag-5'>抖动</b>要求

    评估低抖动PLL时钟发生器的电源噪声抑制

    采用PLL的时钟发生器广泛用于网络设备中,用于生成高精度和低抖动参考时钟或保持同步网络操作。大多数时钟振荡器使用理想、干净的电源给出其抖动或相位噪声规格。然而,在实际的系统环境中,电源
    的头像 发表于 03-08 15:33 941次阅读
    评估低<b class='flag-5'>抖动</b><b class='flag-5'>PLL</b>时钟发生器的电源<b class='flag-5'>噪声</b>抑制

    评估低抖动PLL时钟发生器的电源噪声抑制

    本文讨论电源噪声干扰对基于PLL的时钟发生器的影响,并介绍几种用于评估由此产生的确定性抖动(DJ)的测量技术。派生关系显示了如何使用频域杂散测量来评估时序抖动行为。实验室台架测试结果用
    的头像 发表于 04-11 11:06 879次阅读
    评估低<b class='flag-5'>抖动</b><b class='flag-5'>PLL</b>时钟发生器的电源<b class='flag-5'>噪声</b>抑制

    了解锁相环(PLL)瞬态响应 如何优化锁相环(PLL)的瞬态响应?

    了解锁相环(PLL)瞬态响应 如何优化锁相环(PLL)的瞬态响应? 锁相环(PLL)是一种广泛应用于数字通信、计算机网络、无线传输等领域的重要电路。
    的头像 发表于 10-23 10:10 968次阅读

    如何评估分布式PLL系统的相位噪声

    如何评估分布式PLL系统的相位噪声? 要评估分布式PLL系统的相位噪声,我们需要先了解什么是PLL系统和相位
    的头像 发表于 11-06 10:26 276次阅读

    低压差调节器(LDO)如何影响PLL相位噪声

    低压差调节器(LDO)如何影响PLL相位噪声?  低压差调节器 (LDO) 在集成电路设计中扮演着非常重要的角色。它们的主要功能是将高电压降至可接受的低电压水平,以供给PLL电路中需要的各个部分
    的头像 发表于 01-31 16:43 240次阅读