0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

TC3xx芯片DMU介绍

832065824 来源:汽车电子嵌入式 2023-08-31 14:10 次阅读

前言

AUTOSAR架构图下的Fls模块对上(Fee)模块提供统一的标准接口,但是具体的实现因不同的芯片而不一样,Infineon公司的Fls模块通过操作TC3xx芯片的DMU模块实现Fls的功能。在具体介绍Fls模块的功能之前,有必要先介绍下TC3xx芯片的DMU模块。本文就来详细介绍下TC37x芯片的DMU功能,希望能搞清楚以下问题:

问题1:站在软件实现的角度来看,如何通过DMU实现读,写,擦除DFlash?

问题2:站在软件实现的角度来看,如何通过DMU监控读,写,擦除DFlash等任务完成的?

问题3:站在软件实现的角度来看,如何通过DMU监控读,写,擦除DFlash等任务出现Error的?

问题4:站在软件实现的角度来看,在监控到读,写,擦除DFlash等任务出现Error后如何恢复重来?

Note: 作者对芯片的各种模块的硬件接口或者功能实现也不是很理解(非电子信息专业出身,属于半路出家的半吊子……),但是站在软件开发者的角度来看,个人理解,操作芯片模块基本就是操作芯片模块的控制寄存器来达到想要的功能,轮询芯片的状态寄存器判断控制命令是否完成,监控Error寄存器看是否发生错误(发送错误后一般通知上层后尝试重置芯片模块功能)。对于软件开发者,搞清楚上述四个问题其实就是搞清楚在上述问题的上下文中如何控制和监控寄存器。

46f1c5f0-47c0-11ee-97a6-92fbcf53809c.png

缩略词

简写 全称
DMU Data Memory Unit
DPI Direct Processor Interface (to Local Flash Bank)
FSI Flash Standard Interface
SRI Shared Resource Interconnect
SIF Slave Interface

正文

1.DMU硬件架构

CPU通过SRI总线能够访问/控制DMU,DMU通过FSI接口能够控制DFLASH。CPU访问/控制DMU可以通过软件(我们写代码)实现,DMU通过FSI访问/控制DFLASH是硬件实现(软件不不参与,软件发错命令序列后只能轮询DMU的状态寄存器来获取DMU访问/操作DFLASH的结果)。

470ac5b4-47c0-11ee-97a6-92fbcf53809c.png

图1:Non Volatile Memory (NVM) Subsystem

4724ad30-47c0-11ee-97a6-92fbcf53809c.png

图2:Block diagram of DMU module

473effbe-47c0-11ee-97a6-92fbcf53809c.png

图3:Block Diagram of the NVM module

2.DMU寄存器

DMU模块相关的寄存器很多,这里我们只要了解DMU相关的控制,状态,错误状态三个寄存器就能理解绝大部分的功能。

47593e74-47c0-11ee-97a6-92fbcf53809c.png

2.1 DMU状态寄存器

HF_STATUS状体寄存器,标识当前Flash的状态。比如,标识当前Flash是否在Page Mode(擦写Flash时必须在这个模式下),Flash当前是否Busy(Flash是否正在处理上一次的擦写任务)。

477c5b48-47c0-11ee-97a6-92fbcf53809c.png

D0BUSY: 标识DFlash0是否处于Busy状态。

D1BUSY:标识DFlash1是否处于Busy状态。

479cfe98-47c0-11ee-97a6-92fbcf53809c.png

Fls在进行硬件操作前,会检查DFlash是否Busy,如果Busy的话就不进行任何操作。

47af6baa-47c0-11ee-97a6-92fbcf53809c.png

DFPAGE: 标识DFlash是否处于Page Mode

DFPAGE: 标识PFlash是否处于Page Mode

47fe6e76-47c0-11ee-97a6-92fbcf53809c.png

Fls在执行Writesequence前都要先进入到Page Mode

481b6cba-47c0-11ee-97a6-92fbcf53809c.png

4868fc0a-47c0-11ee-97a6-92fbcf53809c.png

Note: 进入Page Mode后,Flash模块才能够接收写入的数据

2.2 DMU控制寄存器

DMU控制寄存器HF_CONTROL并不是用来直接操作数据的写入和擦除(数据的写入和擦除由Command Sequence实现,后面章节介绍),而是用来控制/使能一些Flash的全局功能(后面遇到了再展开介绍)。

4894c1be-47c0-11ee-97a6-92fbcf53809c.png

48c7604c-47c0-11ee-97a6-92fbcf53809c.png

48da5be8-47c0-11ee-97a6-92fbcf53809c.png

48ff633e-47c0-11ee-97a6-92fbcf53809c.png

2.3 错误状态寄存器

HF_ERRSR错误状态寄存器标识当前Flash有没有发生错误。对每个错误类型的具体解释和检测到错误后建议的软件操作请参考后面的错误处理章节。

492c680c-47c0-11ee-97a6-92fbcf53809c.png

4962e274-47c0-11ee-97a6-92fbcf53809c.png

4994d6bc-47c0-11ee-97a6-92fbcf53809c.png

49d0dcac-47c0-11ee-97a6-92fbcf53809c.png

Fls模块在执行Flash写操作前也会先检查Flash有没有Error产生,如果有Error产生,则不进行任何操作。

49e0ed7c-47c0-11ee-97a6-92fbcf53809c.png

3.DMU命令序列

3.1 读Flash

对Flash的读访问是Memory mapped read,什么意思了?比如我们要读0xAF001234这个起始地址处的一个uint32的数据,我们可以直接操作内存进行读:

uint32 Value = *((uint32 *)0xAF001234);

4a0b35f0-47c0-11ee-97a6-92fbcf53809c.png

3.2 写Flash

但是对于Flash的写(Programming)和擦除(Erase)操作不能直接操作内存,需要通过特定的命令序列(Command Sequence),比如以下的操作就是无效的。

*((uint32 *)0xAF001234) = 0xFFFF;

实际对DFlash的写操作需要一组命令序列(Command Sequences)来实现。DMU会把者一组命令序列翻译过来去完成对DFlash的写操作。写的过程中的状态和错误通过HF_STATUS和HF_ERRSR寄存器标识。DMU提供了一些Command Sequence供开发者使用。

4a1bd16c-47c0-11ee-97a6-92fbcf53809c.png

4a4573e6-47c0-11ee-97a6-92fbcf53809c.png

我们来分析一个Write Page的Command Sequence:

第一步:把PA(缓存要写入数据的变量的地址)加载到DFlash Base Address + 0xAA50处

4a5e8354-47c0-11ee-97a6-92fbcf53809c.png

第二步:把xx00H(xx标识的部分被忽略)这个值加载到DFlash Base Address + 0xAA58处

第三步:把xxA0H(xx标识的部分被忽略)这个值加载到DFlash Base Address + 0xAA58处

第四步:把xxAAH(xx标识的部分被忽略)这个值加载到DFlash Base Address + 0xAA58处

执行Write Page需要注意:

1.Write Page命令序列需要在Load Page命令序列之后执行

2.执行完Write Page命令序列后,PageMode的标志就会在HF_STATUS状态寄存器中被设置

3.如果Flash不在PageMode下执行Write Page操作,那么HF_ERRSR错误状态寄存器的Sequence Error(SQER)标志就会被置位,如果PA地址值不在合肥的地址范围内,SQER标志也会被置位。

4.如果进入Page Mode后数据太少,则没有数据或太多数据通过“LoadPage”传输到程序集缓冲区,“WrtePage”会对页面进行编程,但会设置序列错误 (SQER)。 缺少的数据是使用程序集缓冲区的先前内容进行编程的

5.当页面“ PA ”位于具有有效写入保护的Sector中,或者Flash模块具有有效的全局读取保护时,Write Page就会执行失败并设置保错误 Protection Error(PROER)。

6.当写入(Programming)过程中出现错误,PVER错误标志就会被设置

7.如果DMU处于Cranking Mode或者Error Mode,执行Write Page命令序列就会产生Sequence Error(SQER).

4a9143c0-47c0-11ee-97a6-92fbcf53809c.png

4aabf99a-47c0-11ee-97a6-92fbcf53809c.png

Write Page在代码中的体现:

4ad68070-47c0-11ee-97a6-92fbcf53809c.png

Note:

1.不要问为什么是这样来实现对DFlash的操作,这是人家芯片厂商规定的,我们照着做就行。

2.命令序列很多,遇到了想了解的话,就按照Write Page这个分析过程去分析就行

4.DMU错误处理

Infineon的芯片手册中对每一种Error产生原因和出现Error后建议的操作都写的非常详细,我们能找到地方并理解就好,这里仅介绍Sequence Error(SQER),其他自己去查手册就好。

Sequence Error(SQER)产生的原因:

1.Comman的地址或者数据不正确,也就是没有按照规定的CommandSequence来操作Flash

2.DMU处于Page Mode时又尝试进入Page Mode

3.Load Page命令序列不在Page Mode下执行

4.Load Page命令序列混合32/64操作

……太多了,参考<< AURIXTC3XX_um_part1_v2.0.pdf>>以下章节

4b075b6e-47c0-11ee-97a6-92fbcf53809c.png

出现问题后怎么处理:

SQER错误通常就是软件Bug导致的,所有我们把软件写好,这些问题就不会出现。如果出现了这些Error,应该把Error信息通知到应用代码。但是,可以使用“Clear Status”或“Resetto Read”命令序列清除此标志,然后可以再次发出更正后的命令序列。

4b3ec31a-47c0-11ee-97a6-92fbcf53809c.png

5.DMU中断和Trap

5.1中断

DMU在以下截图的事件触发时可以触发中断,中断使能和中断处理函数需要我们去配置和实现,然后可以通过中断来判断事件完成或错误发生。但是,对Flash操作的状态获取和错误获取一般采用轮询的方式实现。

4b53e02e-47c0-11ee-97a6-92fbcf53809c.png

5.2Trap

同样,DMU外设报告以下的Fatal Errors会触发CPU进入Trap。

4b91332a-47c0-11ee-97a6-92fbcf53809c.png

Note: 这些了解就好,好像在实际工程中没有使用DMU中断,也没去管DMUTrap,回头再仔细研究下。

6.总结

这篇文章的所有内容都可以在Infineon的数据手册中找到,但是对于初学者或者对硬件手册不熟悉的朋友不容易抓到重点(动不动一个章节就是几十上百页的英文,确实看着就头疼…),所以作者结合代码梳理出个人认为对于软件开发者最为重要的内容,希望各位对各位看官有所帮助,也希望对各位新人苦于看数据手册有所启发。

最后,咱们来来回答开头提出的问题结束本文。

问题1:站在软件实现的角度来看,如何通过DMU实现读,写,擦除DFlash?

答:通过Load Page和Write Page命令序列实现写操作;通过Erase Logical Sector Range命令序列实现擦除操作;通过Memory mapped read直接读Flash。

问题2:站在软件实现的角度来看,如何通过DMU监控读,写,擦除DFlash等任务完成的?

答:通过监控HF_STATUS的D0BUSY/D1BUS标志来监控擦写操作,读不用监控,直接读取就行。

问题3:站在软件实现的角度来看,如何通过DMU监控读,写,擦除DFlash等任务出现Error

的?

答:通过监控HF_ERRSR错误状态寄存器的错误标志来监控读,写,擦除DFlash等任务出现Error

类型。

问题4:站在软件实现的角度来看,在监控到读,写,擦除DFlash等任务出现Error后如何恢复重来?

答:太多,这里就不在细讲,具体参考数据手册的Error Handing章节。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    447

    文章

    47788

    浏览量

    409143
  • 寄存器
    +关注

    关注

    30

    文章

    5028

    浏览量

    117731
  • 接口
    +关注

    关注

    33

    文章

    7639

    浏览量

    148495
  • AUTOSAR
    +关注

    关注

    9

    文章

    329

    浏览量

    21136

原文标题:TC3xx芯片DMU介绍

文章出处:【微信号:汽车电子嵌入式,微信公众号:汽车电子嵌入式】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    英飞凌TC3XX系列多核MCU学习笔记(1)

    声明:本文是在学习英飞凌 TC3XX系列多核 MCU 过程中整理的笔记,便于后期复习!
    发表于 09-19 09:54 1264次阅读
    英飞凌<b class='flag-5'>TC3XX</b>系列多核MCU学习笔记(1)

    TC3xx芯片的Endinit功能详解

    上锁Endinit。那什么是Endinit功能了? -- 本文就来详细解锁TC3xx芯片的Endinit机制。
    的头像 发表于 11-27 09:23 818次阅读
    <b class='flag-5'>TC3xx</b><b class='flag-5'>芯片</b>的Endinit功能详解

    英飞凌TC3xx系列安全管理单元的使用

    本篇文档主要用来介绍英飞凌基于AURIX-2G TriCore 1.6.2架构的 TC3xx系列安全管理单元的使用。
    的头像 发表于 12-07 09:29 968次阅读
    英飞凌<b class='flag-5'>TC3xx</b>系列安全管理单元的使用

    AURIX™ TC3XX如何暂时仅启用/禁用CAN中断?

    你我使用的是 AURIX™ TC3XX。 在 CAN ISR 处理期间,如何暂时仅启用/禁用 CAN 中断?
    发表于 01-18 06:47

    TC3xx SCR功耗应该怎么评估?

    TC3xx SCR处于70kHz active状态,以及CAN WAKE UP也处于active,Tricore都掉电了,这个时候功耗是多少呢?SCR中不同的组件激活状态下,功耗应该怎么评估,有没有
    发表于 01-19 08:28

    tc3xx休眠时mcu pin可以是高阻态吗?如何设置?

    tc3xx,休眠时mcu pin可以是高阻态吗?如何设置?
    发表于 01-19 08:26

    TC3XX寄存器读写时间过长怎么解决?

    我目前在做TC3XX底层代码优化,经过之前多次测试目前可以确定该系列芯片对单个寄存器地址的读写耗时超过100us。请问对于寄存器读写耗时你们官方有没有确切的文件说明?还有就是既然寄存器读写时间那么长100M的外设总线时钟是否有意义?
    发表于 01-25 06:56

    TC3xx系列怎么禁用trap?

    目前在TC3xx调试flash读写功能,单独运行flash相关功能没有问题,但将flash相关功能集成到工程中。操作pflash就会进入trap中,查看了一些帖子说是要禁掉trap?请问怎么禁用trap?目前没找到相关函数
    发表于 01-31 06:21

    TC3xx系列是否支持RTC功能?

    请教各位,TC3xx系列芯片是否支持RTC功能,目前要记录snapshot的时间点(年月日时分秒)。
    发表于 02-02 07:53

    GCC和TASKING有什么区别?应该为AURIX™ TC3xx选择什么?

    GCC 和 TASKING 有什么区别? 我应该为 AURIX™ TC3xx 选择什么? 这将如何影响代码的运行?
    发表于 03-01 10:09

    TC3xx的HSM中有没有单调计数器?

    你好, 我看到 OPTIGA 有单调计数器,但我在 TC3xx 的 HSM 中确实找不到单调计数器。 能否确认TC3xx的HSM中没有单调计数器?
    发表于 03-05 07:56

    AUTOSAR MCAL-基于Infineon TC3xx芯片的ADC模块

    ADC模块的配置,和芯片特性强相关的地方还是有很多地方(AUTOSAR MCAL标准定义的配置项都是一样的),本文将详细介绍基于Infineon TC3xx芯片MCAL_ADC模块特有
    的头像 发表于 01-29 16:45 6253次阅读

    AURIX™ TC3xx NVM是非易失性存储器学习笔记

    TC3xx芯片最多有6个内核,每个核有自己的私有的Memory以及共有的Memory。
    发表于 06-19 09:09 3367次阅读
    AURIX™ <b class='flag-5'>TC3xx</b> NVM是非易失性存储器学习笔记

    TC3xx芯片的Trap功能详解

    前面介绍TC3xx一系列的功能与特性,看起来感觉高大上,但是总有一种空中楼阁的感觉:这些复杂的架构、特性、功能在平时好像也用不到呀?
    的头像 发表于 07-03 09:13 2955次阅读
    <b class='flag-5'>TC3xx</b><b class='flag-5'>芯片</b>的Trap功能详解

    TC3xx芯片的MPU功能详解

    在前面的文章文章中我们介绍了RH850-U2A的内存保护单元(MPU),了解了MPU的概念以及在RH850-U2A上的具体使用流程,但是对于TC3xx系列芯片的的MPU功能不甚了解。
    的头像 发表于 09-19 11:42 1015次阅读
    <b class='flag-5'>TC3xx</b><b class='flag-5'>芯片</b>的MPU功能详解