0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

DDR电路的叠层与阻抗设计

华秋DFM 来源:华秋DFM 作者:华秋DFM 2023-08-21 17:16 次阅读

8层通孔板1.6mm厚度叠层与阻抗设计

在8层通孔板叠层设计中,顶层信号 L1 的参考平面为 L2,底层信号 L8 的参考平面为 L7。

建议层叠为TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基铜厚度建议全部采用1oZ,厚度为1.6mm。

板厚推荐叠层如下图(上)所示(8层通孔1.6mm厚度推荐叠层),阻抗线宽线距如下图(下)所示(8层通孔1.6mm厚度各阻抗线宽线距)。

79203da0-4003-11ee-852b-dac502259ad0.png7938c2c6-4003-11ee-852b-dac502259ad0.png

10层1阶HDI板1.6mm厚度叠层与阻抗设计

在10层1阶板叠层设计中,顶层信号L1的参考平面为L2,底层信号L10的参考平面为L9。

建议层叠为TOP-Signal/Gnd-Gnd/Power-Signal-Gnd/Power-Gnd/Power-Gnd/Power-Signal-Gnd-Bottom,其中L1,L2,L9,L10,建议采用1oZ,其它内层采用HoZ。

板厚推荐叠层如下图(上)所示(10层1阶HDI板叠层设计),阻抗线宽线距如下图(下)所示(10层1阶HDI板阻抗设计)。

794dcb8a-4003-11ee-852b-dac502259ad0.png7969547c-4003-11ee-852b-dac502259ad0.png

10层2阶HDI板1.6mm厚度叠层与阻抗设计

在10层2阶板叠层设计中,顶层信号L1的参考平面为L2,底层信号L10的参考平面为L9。

建议层叠为TOP-Gnd-Signal-Gnd-Power-Signal/Pow -Gnd-Signal-Gnd-Bottom,其中L1,L2,L3,L8,L9,L10,建议采用1oZ,其它内层采用HoZ。

板厚推荐叠层如下图(上)所示(10层2阶HDI板叠层设计),阻抗线宽线距如下图(中、下)所示(10层2阶HDI板单端、差分阻抗设计图)。

7986e352-4003-11ee-852b-dac502259ad0.png79a36112-4003-11ee-852b-dac502259ad0.png79b4266e-4003-11ee-852b-dac502259ad0.png

DDR电路阻抗线与阻抗要求

所有通道数据DQ、DM单端信号阻抗40欧姆,如果叠层无法满足40欧目标阻抗,至少保证阻抗满足45ohm±10%,40欧目标阻抗信号余量会更大,45欧目标阻抗信号余量会更小,如下图是CH0与CH1通道数据DQ、DM阻抗线。

79c45a8e-4003-11ee-852b-dac502259ad0.png

所有通道地址、控制单端信号阻抗40欧姆,如下图是CH0与CH1通道地址、控制阻抗线。

79dafa5a-4003-11ee-852b-dac502259ad0.png

CKE单端信号阻抗50欧姆,如下图是CH0与CH1通道CKE阻抗线。

7a027e0e-4003-11ee-852b-dac502259ad0.png

所有通道数据锁存信号DQS与时钟差分信号阻抗80欧姆,如果叠层无法满足80欧目标阻抗,至少保证阻抗满足90ohm±10%,如下图是CH0与CH1通道DQS与CLK差分阻抗线。

7a1e88a6-4003-11ee-852b-dac502259ad0.png

阻抗的知识点非常多,相信大家也竟然为此困扰,这里推荐一款可以一键智能计算阻抗自动叠层的工具:华秋DFM软件,使用其阻抗计算功能,可以高效轻松反算和计算所需阻抗和线宽线距等。

华秋DFM软件是国内首款免费PCB可制造性和装配分析软件,拥有300万+元件库,可轻松高效完成装配分析。其PCB裸板的分析功能,开发了19大项,52细项检查规则,PCBA组装的分析功能,开发了10大项,234细项检查规则

基本可涵盖所有可能发生的制造性问题,能帮助设计工程师在生产前检查出可制造性问题,且能够满足工程师需要的多种场景,将产品研制的迭代次数降到最低,减少成本。

7a3dab64-4003-11ee-852b-dac502259ad0.jpg

华秋DFM软件下载地址(复制到电脑浏览器打开):

https://dfm.elecfans.com/uploads/software/promoter/HQDFM%20V3.7.0_DFMGZH.zip

专属福利

上方链接下载还可享多层板首单立减50元

每月1次4层板免费打样

并领取多张无门槛元器件+打板+贴片”优惠券


审核编辑 黄宇


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电路
    +关注

    关注

    170

    文章

    5484

    浏览量

    169557
  • 阻抗
    +关注

    关注

    17

    文章

    893

    浏览量

    45371
  • DDR
    DDR
    +关注

    关注

    9

    文章

    677

    浏览量

    64252
  • 叠层
    +关注

    关注

    0

    文章

    27

    浏览量

    9743
收藏 人收藏

    评论

    相关推荐

    DDR电路阻抗设计

    采用1oZ,其它内层采用HoZ。 板厚推荐如下图(上)所示(102阶HDI板设计),阻抗
    发表于 12-25 13:46

    DDR电路阻抗设计!

    采用1oZ,其它内层采用HoZ。 板厚推荐如下图(上)所示(102阶HDI板设计),阻抗
    发表于 12-25 13:48

    电感-陶瓷电感-贴片电感-片式电感

    本帖最后由 yfsjdianzi 于 2014-5-11 14:23 编辑 电感也就是非绕线式电感,是电感分类的其中一类。外形尺寸小,闭合电路,无交互干扰,适合于高密度安装,无方
    发表于 05-10 20:04

    PCB设计

    了信号线的特征阻抗,也可有效地减少串扰。所以,对于某些高端的高速电路设计,已经明确规定一定要使用6(或以上的)的方案,如Intel对P
    发表于 05-17 22:04

    PCB设计及阻抗计算

    PCB设计及阻抗计算
    发表于 06-02 17:13

    PCB设计及阻抗计算

    PCB设计及阻抗计算
    发表于 09-28 15:13

    PCB设计及阻抗计算

    本帖最后由 lee_st 于 2017-10-31 08:48 编辑 PCB设计及阻抗计算
    发表于 10-21 20:44

    PCB设计中阻抗时需注意的四大事项

    在高速PCB设计流程里,设计和阻抗计算是登顶的第一梯。阻抗计算方法很成熟,不同软件的计算差别不大,相对而言比较繁琐,阻抗计算和工艺制程之
    发表于 01-22 14:41

    PCB设计中阻抗时需注意哪些事项?

    PCB设计中阻抗时需注意哪些事项?
    发表于 05-16 11:06

    ddr的八板子这样可以吗?

    ddr的八板子这样可以吗?这两个哪个比较好?@chenzhouyu @郑振宇_Kivy @cesc
    发表于 05-29 03:20

    线路板设计之结构改善案例

    工作,其他7组光口通信正常。1、问题点确认根据客户端提供的信息,确认为L6光口8与芯片8之间的两条差分阻抗线调试不通;2、客户提供的构与设计要求改善措施 影响阻抗信号因素分析: 线
    发表于 05-29 08:11

    PCB阻抗控制和设计

    电路板设计的一个重要指标,特别是在高频电 路的PCB设计中,必须考虑导线的特性阻抗和器件或信号所要求的特性阻抗是否一致,是否匹配。这就涉及到两个概念:阻抗控制与
    发表于 05-30 07:18

    【干货】阻抗设计必备:PCB阻抗参数推荐及结构(4板)

    您还在为阻抗设计头疼吗?这里有齐全的阻抗参数及结构。有它您无需再去仿真,我们已将其一一列出,如 90ohm线宽线距为7/6mil 或 5/4mil ,结合布线空间选择对应的线宽线距
    发表于 06-10 20:54

    DDR4信号参考电源阻抗会有影响吗?

    路径变长,这个电源是否还是可以作为阻抗的参考,实际测试的信号阻抗是否会有影响呢?这种非常常见,而且很多时候内层还会放置一些重要的如
    发表于 11-05 17:33

    电路板的设计的相关资料分享

    电路板的设计是对PCB的整个系统设计的基础,设计若有缺陷,将最终影响到整机的EMC性能。
    发表于 11-12 07:59