0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

【华秋干货铺】电源PCB设计汇总

华秋电子 2023-08-10 15:57 次阅读

在《PCB设计电源设计的重要性》一文中,已经介绍了电源设计的总体要求,以及不同电路的相关布局布线等知识点,那么本篇内容,小编将以RK3588为例,为大家详细介绍其他支线电源的PCB设计。

电源PCB设计

01

如下图(上)所示的滤波电容,原理图上靠近RK3588的VDD_CPU_BIG电源管脚绿线以内的去耦电容,务必放在对应的电源管脚背面,电容GND PAD尽量靠近芯片中心的GND管脚放置,如下图(下)所示。

其余的去耦电容尽量摆放在芯片附近,而且需要摆放在电源分割来源的路径上。

dd3d5e593605451fa9a2ba0b76672702~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=X67HlK0hPO3fisuWY9OsRyyO8lI%3D

22e1f5bb94d64fe68a1312526e4e479e~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=fWLNCT5Qfm%2FB0lzNEDofjBUwaWE%3D

02

RK3588芯片VDD_CPU_BIG0/1的电源管脚,保证每个管脚边上都有一个对应的过孔,并且顶层走“井”字形,交叉连接。

如下图是电源管脚扇出走线情况,建议走线线宽10mil。

5c6df1745e5d4a31b67fd4037adda112~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=lM5O1EWwUV4mG1a0ohi4VPLwwRg%3D

03

VDD_CPU_BIG0/1覆铜宽度需满足芯片的电流需求,连接到芯片电源管脚覆铜足够宽。

路径不能被过孔分割太严重,必须计算有效线宽,确认连接到CPU每个电源PIN脚路径都足够。

04

VDD_CPU_BIG的电源在外围换层时,要尽可能的多打电源过孔(12个及以上0.5*0.3mm的过孔),降低换层过孔带来的压降。

去耦电容的GND过孔要跟它的电源过孔数量保持一致,否则会大大降低电容作用。

05

VDD_CPU_BIG电流比较大需要双层覆铜,VDD_CPU_BIG 电源在CPU区域线宽合计不得小于 300mil,外围区域宽度不小于600mil。

尽量采用覆铜方式降低走线带来压降(其它信号换层过孔请不要随意放置,必须规则放置,尽量腾出空间走电源,也有利于地层的覆铜),如下图所示。

bc3f1ade9247466e807a511ac1aa41b2~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=6YT9DWr8NNbbJ1ck0CLuPSDsat0%3D

24ad3696c76d41c2b4c7875150e586e9~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=spKUcBZxH2iWMY9AxXcsP4eO5g4%3D

06

电源平面会被过孔反焊盘破坏,PCB设计时注意调整其他信号过孔的位置,使得电源的有效宽度满足要求。

下图L1为电源铜皮宽度58mil,由于过孔的反焊盘会破坏铜皮,导致实际有效过流宽度仅为L2+L3+L4=14.5mil。

5441b87982154286a7da4ef1a25d8874~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=z%2Bs6Vl0g%2F7u3Jt3PxR0j0xTUykM%3D

07

BIG0/1电源过孔40mil范围(过孔中心到过孔中心间距)内的GND过孔数量,建议≧12个,如下图所示。

8c9d6529a0484794b16f3a3a6a03c9f4~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=4%2BQ3aL3vxCopGsS2ioDShixFPNE%3D

08

BIG电源PDN目标阻抗建议值,如下表和下图所示。

2e2c36de8e2f4657ba990773c5bcc03e~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=mFiKtRvL%2FAyY853SQIDTOp%2BCs5Y%3D

6deeaabc83524c798c02cca13ac677e7~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=22Uq0v7GmV5tloYzqVFFFirCQko%3D

电源PCB设计

VDD_LOGIC

01

VDD_LOGIC的覆铜宽度需满足芯片的电流需求,连接到芯片电源管脚的覆铜足够宽。

路径不能被过孔分割太严重,必须计算有效线宽,确认连接到CPU每个电源PIN脚路径都足够。

02

如下图(上)所示,原理图上靠近RK3588的VDD_LOGIC电源管脚绿线以内的去耦电容,务必放在对应的电源管脚背面,电容的GND管脚尽量靠近芯片中心的GND管脚放置,如下图(下)所示。

其余的去耦电容尽量摆放在RK3588芯片附近,并摆放在电源分割来源的路径上。

061238649a3a49c3a71c56a3b9db8175~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=jFWYqfEoqVtE3QfuHH2SsvJSMEE%3D

4fedb31232e14d5e96fbb5aaf442274b~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=Ph8tM6rABMn0L%2BNOHWLRrIJytCA%3D

03

RK3588芯片VDD_LOGIC的电源管脚,每个管脚需要对应一个过孔,并且顶层走“井”字形,交叉连接,如下图所示,建议走线线宽10mil。

986e3926e79d43fbba60300cfb4b4ae1~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=nSNhT%2B%2FFbLSlVLlv%2BiKx9LqYMac%3D

04

BIG0/1电源过孔40mil范围(过孔中心到过孔中心间VDD_LOGIC电源在CPU区域线宽不得小于120mil,外围区域宽度不小于200mil。

尽量采用覆铜方式,降低走线带来压降(其它信号换层过孔请不要随意放置,必须规则放置,尽量腾出空间走电源,也有利于地层的覆铜),GND过孔数量建议≧12个。

8f3e9c7932264206b31380aab9ef1e0d~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=toISsgoXrjxKq0mRjInxfxIK0P8%3D

05

VDD_LOGIC的电源在外围换层时,要尽可能的多打电源过孔(8个以上10-20mil的过孔),降低换层过孔带来的压降。

去耦电容的GND过孔要跟它的电源过孔数量保持一致,否则会大大降低电容作用,如下图所示。

2ff3cac227cf495da46a45199351046f~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=HUzf%2BqxUDAL2Or4JF4Vl5IbKjyo%3D

06

电源过孔40mil范围(过孔中心到过孔中心间距)内的GND过孔数量,建议≧11个,如下图所示。

d9f3c1b6d35143e684d524369b1e792e~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=GU9IjYQ%2ByxGG2ts5icGBmRGnijM%3D

电源PCB设计

VDD_GPU

01

VDD_GPU的覆铜宽度需满足芯片的电流需求,连接到芯片电源管脚的覆铜足够宽。

路径不能被过孔分割太严重,必须计算有效线宽,确认连接到CPU每个电源PIN脚的路径都足够。

02

VDD_GPU 的电源在外围换层时,要尽可能的多打电源过孔(10个以上0.5*0.3mm的过孔),降低换层过孔带来的压降。

去耦电容的GND过孔要跟它的电源过孔数量保持一致,否则会大大降低电容作用。

03

如下图(上)所示,原理图上靠近RK3588的VDD_GPU电源管脚绿线以内的去耦电容务必放在对应的电源管脚背面,电容的GND PAD尽量靠近芯片中心的GND管脚放置,如下图(下)所示。

其余的去耦电容尽量摆放在RK3588芯片附近,并需要摆放在电源分割来源的路径上。

ba628ccb32f14bf884907ee651eeb79c~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=6qugp5E0AqqGNdEVAP11cIjIvOs%3D

fb93ceb4264f4a199432b7e224cc3259~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=DGLny8b5lIq15XfRaSqCWgpoXpE%3D

04

RK3588芯片VDD_GPU的电源管脚,每个管脚需要对应一个过孔,并且顶层走“井”字形,交叉连接,如下图所示,建议走线线宽10mil。

9493b3407798459793e02f146e3b910a~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=gr5va729Wm1DXb%2FUE%2BFiuM40yfM%3D

05

VDD_GPU电源在GPU区域线宽不得小于300mil,外围区域宽度不小于500mil,采用两层覆铜方式,降低走线带来压降。

9b73ba74d62d4c57b7542fbd826f7371~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=VbbXcWvSPlTUxKiR7%2BaN3eqewCU%3D

06

电源过孔40mil范围(过孔中心到过孔中心间距)内的GND过孔数量,建议≧14个,如下图所示。

0d4d983ea9454864b3b43362bf6da126~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=ecOp8fvmNwSPk0nR7ekJ5Qa2zYs%3D

设计完PCB后,一定要做分析检查,才能让生产更顺利,这里推荐一款可以一键智能检测PCB布线布局最优方案的工具:华秋DFM软件,只需上传PCB/Gerber文件后,点击一键DFM分析,即可根据生产的工艺参数对设计的PCB板进行可制造性分析。

华秋DFM软件是国内首款免费PCB可制造性和装配分析软件,拥有300万+元件库,可轻松高效完成装配分析。其PCB裸板的分析功能,开发了19大项,52细项检查规则,PCBA组装的分析功能,开发了10大项,234细项检查规则

基本可涵盖所有可能发生的制造性问题,能帮助设计工程师在生产前检查出可制造性问题,且能够满足工程师需要的多种场景,将产品研制的迭代次数降到最低,减少成本。

06f900ee41b547a98e81494b62521c42~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=%2BLW8sAuMQBQSQ5jsbrSpW9HSttE%3D

电源PCB设计

VDD_NPU

01

VDD_NPU的覆铜宽度需满足芯片的电流需求,连接到芯片电源管脚的覆铜足够宽。

路径不能被过孔分割太严重,必须计算有效线宽,确认连接到CPU每个电源PIN脚的路径都足够。

02

VDD_NPU的电源在外围换层时,要尽可能的多打电源过孔(7个以上0.5*0.3mm的过孔),降低换层过孔带来的压降。

去耦电容的GND过孔要跟它的电源过孔数量保持一致,否则会大大降低电容作用。

03

如下图(上)所示,原理图上靠RK3588的VDD_NPU电源管脚绿线以内的去耦电容务必放在对应的电源管脚背面,电容的GND PAD尽量靠近芯片中心的GND管脚放置,如下图(下)所示。

其余的去耦电容尽量摆放在RK3588芯片附近,并需要摆放在电源分割来源的路径上。

1aa6f4b08a0a4049bde5b900c3a006c0~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=TVxlfyhsVfz1wSbW7XdXy831dw4%3D

70e429fb5d834f759dbac27fd0080941~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=epoZxB45BiSpZAtFiq3ulpncBDk%3D

04

RK3588芯片VDD_NPU的电源管脚,每个管脚就近有一个对应过孔,并且顶层走“井”字形,交叉连接,如下图所示 ,建议走线线宽10mil。

d45b057de1fe4e7c83196803c71055a7~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=4V7votuKaCqRBoq6akvGt%2FNai0c%3D

05

VDD_NPU电源在NPU区域线宽不得小于300mil,外围区域宽度不小于500mil。

尽量采用覆铜方式,降低走线带来的压降(其它信号换层过孔请不要随意放置,必须规则放置,尽量腾出空间走电源,也有利于地层的覆铜)。

671dd34f96df4219a2a5ce8c5cf15250~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=e4x4SeA9Oi55PuHPT61Ks1Qs1JU%3D

06

电源过孔40mil范围(过孔中心到过孔中心间距)内的GND过孔数量,建议≧9个。

99ba892f9b2b4c0db1d778b4d32f4f6d~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=rNcO71ukgmYPfNt80mBOo%2FO8L%2Fo%3D

电源PCB设计

VDD_CPU_LIT

01

VDD_CPU_LIT覆铜宽度需满足芯片电流需求,连接到芯片电源管脚的覆铜足够宽。

路径不能被过孔分割太严重,必须计算有效线宽,确认连接到CPU每个电源PIN脚的路径都足够。

02

VDD_CPU_LIT的电源在外围换层时,要尽可能的多打电源过孔(9个以上0.5*0.3mm的过孔),降低换层过孔带来的压降。

去耦电容的GND过孔要跟它的电源过孔数量保持一致,否则会大大降低电容作用。

03

如下图(上)所示,原理图上靠近RK3588的VDD_CPU_LIT电源管脚绿线以内的去耦电容务必放在对应的电源管脚背面,电容的GND PAD尽量靠近芯片中心的GND管脚放置,如下图(下)所示。

其余的去耦电容尽量摆放在RK3588芯片附近,并需要摆放在电源分割来源的路径上。

9d717ddc3266436bafbec7822eb21808~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=1pUFMqKAJ9yWpbfLlOyDO%2Fe07dg%3D

4e8700c90a7d46f39d8503902db8d3f3~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=0aBD9ekqma%2BxIsw8jGmDChO4V18%3D

04

RK3588芯片VDD_CPU_LIT的电源管脚,每个管脚就近有一个对应过孔,并且顶层走“井”字形,交叉连接,如下图建议走线线宽10mil。

11be328d3c094b12a035010388ad8eea~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=0f%2FQTVS%2B8pSj2D98i1Tjs1J2Iok%3D

05

VDD_CPU_LIT电源在CPU区域线宽不得小于120mil,外围区域宽度不小于300mil。

采用双层电源覆铜方式,降低走线带来压降(其它信号换层过孔请不要随意放置,必须规则放置,尽量腾出空间走电源,也有利于地层的覆铜)。

80d0133b125d4c13abad2763c5009a86~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=uVGCc3u4iALHg1Ld4Pzk3o%2FmdHQ%3D

06

电源过孔40mil范围(过孔中心到过孔中心间距)内的GND过孔数量,建议≧9个。

08747fdec2da48a995d2702d892c4f72~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=H6ZhT8y5bFfuju%2BThrRQqsuJL3w%3D

电源PCB设计

VDD_VDENC

01

VDD_VDENC覆铜宽度需满足芯片的电流需求,连接到芯片电源管脚的覆铜足够宽。

路径不能被过孔分割太严重,必须计算有效线宽,确认连接到CPU每个电源PIN脚的路径都足够。

02

VDD_VDENC电源在外围换层时,要尽可能的多打电源过孔(9个以上0.5*0.3mm的过孔),降低换层过孔带来的压降。

去耦电容的GND过孔要跟它的电源过孔数量保持一致,否则会大大降低电容作用。

03

如下图(上)所示,原理图上靠近RK3588的VDD_VDENC电源管脚绿线以内的去耦电容务必放在对应的电源管脚背面,电容的GND PAD尽量靠近芯片中心的GND管脚放置,如下图(下)所示。

其余的去耦电容尽量摆放在RK3588芯片附近,并需要摆放在电源分割来源的路径上。

e0ac5af85d084897979309b619be445b~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=xZIJt4E51mduigHda4tPC7qUt8k%3D

28692fced1c34e6fb520c6e6c6ca33a6~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=qfXZXUzW7p3I6NBgYudJ65gCZoE%3D

04

RK3588芯片VDD_VDENC的电源管脚,每个管脚就近有一个对应过孔,并且顶层走“井”字形,交叉连接,如下图建议走线线宽10mil。

5936e48f71584471ac037d491f63b8b6~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=Mg1QXVabO9RR6aJ6BgsxUdmmf3o%3D

05

VDD_VDENC电源在CPU区域线宽不得小于100mil,外围区域宽度不小于300mil,采用双层电源覆铜方式,降低走线带来压降。

4816409390da4c1f8dc379a815bb2d71~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=QmKEEq%2BL9OHZAUlXBChsQi3uTsI%3D

06

电源过孔30mil范围(过孔中心到过孔中心间距)内的GND过孔数量,建议≧8个。

14c78a364dcd401d961f7686c5a1b9ec~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=MGXFTJ16RYRfPStZSpe5UCzLZpM%3D

电源PCB设计

VCC_DDR

01

VCC_DDR覆铜宽度需满足芯片的电流需求,连接到芯片电源管脚的覆铜足够宽。

路径不能被过孔分割太严重,必须计算有效线宽,确认连接到CPU每个电源PIN脚的路径都足够。

02

VCC_DDR的电源在外围换层时,要尽可能的多打电源过孔(9个以上0.5*0.3mm的过孔),降低换层过孔带来的压降。

去耦电容的GND过孔要跟它的电源过孔数量保持一致,否则会大大降低电容作用。

03

如下图(上)所示,原理图上靠近RK3588的VCC_DDR电源管脚的去耦电容务必放在对应的电源管脚背面,电容的GND PAD尽量靠近芯片中心的GND管脚放置,其余的去耦电容尽量靠近RK3588,如下图(下)所示。

53ac65437fb84c9aad718c28566f302e~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=5pUEyFKcEs0ZB95qNy%2FpPwpIlbs%3D

dd915e6cf11b457993bd9a60275f1713~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=3MCLICQm9GRlIxCiO8q4RljdsD4%3D

04

RK3588芯片VCC_DDR的电源管脚,每个管脚需要对应一个过孔,并且顶层走“井”字形,交叉连接,如下图建议走线线宽10mil。

3433578c6397453a8fd1dd93ea36ee0a~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=UqeAv8XwCT0sh8UeowEdJgRt6PU%3D

当LPDDR4x 时,链接方式如下图所示。

2b916059d2bf44c7b1b9723fba929939~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=Z9g%2BUY5Hnbk373b1xiy25mf4dp4%3D

05

VCC_DDR电源在CPU区域线宽不得小于120mil,外围区域宽度不小于200mil。

尽量采用覆铜方式,降低走线带来压降(其它信号换层过孔请不要随意放置,必须规则放置,尽量腾出空间走电源,也有利于地层的覆铜)。

0c07248a50b04d7cb84529b15a5a9122~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=caPGsUpdVuOP8O8aigCXvO0%2Byk0%3D

设计完PCB后,一定要做分析检查,才能让生产更顺利,这里推荐一款可以一键智能检测PCB布线布局最优方案的工具:华秋DFM软件,只需上传PCB/Gerber文件后,点击一键DFM分析,即可根据生产的工艺参数对设计的PCB板进行可制造性分析。

华秋DFM软件是国内首款免费PCB可制造性和装配分析软件,拥有300万+元件库,可轻松高效完成装配分析。其PCB裸板的分析功能,开发了19大项,52细项检查规则,PCBA组装的分析功能,开发了10大项,234细项检查规则

基本可涵盖所有可能发生的制造性问题,能帮助设计工程师在生产前检查出可制造性问题,且能够满足工程师需要的多种场景,将产品研制的迭代次数降到最低,减少成本。

b8c7757d4e6148718b73d1fd3864f50a~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=PcF0gYO2KckeNdK1531KM3kZzBo%3D

华秋DFM软件下载地址(复制到电脑浏览器打开):

https://dfm.elecfans.com/uploads/software/promoter/HQDFM%20V3.7.0_DFMGZH.zip

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电源
    +关注

    关注

    182

    文章

    16553

    浏览量

    244701
  • 电路
    +关注

    关注

    170

    文章

    5482

    浏览量

    169552
  • pcb
    pcb
    +关注

    关注

    4220

    文章

    22472

    浏览量

    385778
  • 电容
    +关注

    关注

    98

    文章

    5598

    浏览量

    147288
  • PCB设计
    +关注

    关注

    392

    文章

    4572

    浏览量

    83227
  • 智能电源
    +关注

    关注

    0

    文章

    178

    浏览量

    20198
收藏 人收藏

    评论

    相关推荐

    秋干货】4点搞定Type-C接口的PCB可制造性设计优化!

    : 综上所述,Type-C接口的PCB设计要关注电源、数据、控制及电磁兼容,因此合理布局是关键!同时需要优化焊盘、阻抗和线宽提高可制造性。对此,我们可以借助先进软件来提高我们PCB设计与可制造性优化的效率,比如
    发表于 12-08 10:18

    秋干货】SATA硬件驱动器接口的可制造性问题详解

    的,不能直接连接到电源适配器或电源插板上。 SATA接口PCB设计 差分阻抗 SATA差分对的差分阻抗必须为100欧姆,如果阻抗不匹配,会导致信号传输不稳定,增加误码率。 因此,在PCB设计
    发表于 11-10 14:23

    干货 | 氮化镓GaN驱动器的PCB设计策略概要

    干货 | 氮化镓GaN驱动器的PCB设计策略概要
    的头像 发表于 09-27 16:13 566次阅读
    <b class='flag-5'>干货</b> | 氮化镓GaN驱动器的<b class='flag-5'>PCB设计</b>策略概要

    一文详解电源PCB设计汇总(上篇)

    内容篇幅较长,被分成了上下两部分,感兴趣的朋友可以关注公众号【华秋DFM】,并搜索《电源PCB设计汇总(下)》继续学习。   一、电源PCB设计
    的头像 发表于 08-29 11:37 1267次阅读
    一文详解<b class='flag-5'>电源</b><b class='flag-5'>PCB设计</b><b class='flag-5'>汇总</b>(上篇)

    秋干货】DDR电路的PCB布局布线要求

    上期和大家聊的电源PCB设计的重要性,那本篇内容小编则给大家讲讲存储器的PCB设计建议,同样还是以大家最为熟悉的RK3588为例,详细介绍一下DDR模块电路的PCB设计要如何布局布线。
    发表于 08-17 17:23

    电源PCB设计汇总

    在《PCB设计电源设计的重要性》一文中,已经介绍了电源设计的总体要求,以及不同电路的相关布局布线等知识点,那么本篇内容,小编将以RK3588为例,为大家详细介绍其他支线电源
    的头像 发表于 08-16 09:33 662次阅读
    <b class='flag-5'>电源</b><b class='flag-5'>PCB设计</b><b class='flag-5'>汇总</b>

    【华秋干货铺】电源PCB设计汇总

    在《PCB设计电源设计的重要性》 一文中,已经介绍了电源设计的总体要求,以及不同电路的相关布局布线等知识点,那么本篇内容,小编将以RK3588为例,为大家详细介绍其他支线电源
    的头像 发表于 08-10 18:10 298次阅读

    秋干货电源PCB设计汇总

    在《PCB设计电源设计的重要性》一文中,已经介绍了电源设计的总体要求,以及不同电路的相关布局布线等知识点,那么本篇内容,小编将以RK3588为例,为大家详细介绍其他支线电源
    发表于 08-10 16:37

    【华秋干货铺】电源PCB设计汇总

    在《PCB设计电源设计的重要性》一文中,已经介绍了电源设计的总体要求,以及不同电路的相关布局布线等知识点,那么本篇内容,小编将以RK3588为例,为大家详细介绍其他支线电源
    的头像 发表于 08-10 15:55 1457次阅读
    【华<b class='flag-5'>秋干货</b>铺】<b class='flag-5'>电源</b><b class='flag-5'>PCB设计</b><b class='flag-5'>汇总</b>

    电源PCB设计汇总(下)

    本篇内容的上半部分,可以关注【华秋DFM】公众号,搜索《电源PCB设计汇总(上)》继续学习。 电源PCB设计 VDD_NPU 01 VDD_
    的头像 发表于 08-09 08:48 699次阅读
    <b class='flag-5'>电源</b><b class='flag-5'>PCB设计</b><b class='flag-5'>汇总</b>(下)

    电源PCB设计汇总(上)

    PCB设计。 本次内容篇幅较长,被分成了上下两部分,感兴趣的朋友可以关注公众号【华秋DFM】,并搜索《电源PCB设计汇总(下)》继续学习。  
    的头像 发表于 08-09 08:48 770次阅读
    <b class='flag-5'>电源</b><b class='flag-5'>PCB设计</b><b class='flag-5'>汇总</b>(上)

    秋干货PCB布线技巧升级:高速信号篇

    号的信号完整性。 2、选择合理的过孔尺寸。对于多层一般密度的PCB设计来说,选用0.25mm/0.51mm/0.91mm(钻孔/焊盘/POWER隔离区)的过孔较好;对于一些高密度的PCB也可以
    发表于 08-03 18:18

    秋干货 | 如何避免 SMT 虚焊问题?

    提前预防PCB是否存在可制造性问题及设计隐患等风险 。 秋DFM软件下载地址(复制到电脑浏览器打开): https://dfm.elecfans.com/uploads/software
    发表于 06-16 14:01

    了解pcb设计铜的意义及优缺点

    了解pcb设计铜的意义及优缺点 PCB设计铜是电路板设计的一个非常重要的环节。 什么是PCB
    发表于 05-12 10:56

    秋干货 | PCB阻抗计算的可制造性设计

    则与特性阻抗相同。 共面阻抗 阻抗线距导体的间距与阻抗成正比,间距越大,阻抗越大,其它影响因素则与特性阻抗相同。 阻抗计算神器验证影响因素 叠层图制作 这里推荐一款免费的国产工具:秋DFM软件
    发表于 04-28 11:12