据公开的信息,在高端ai服务器gpu上搭载hbm芯片已成为主流,预计到2023年全球hbm需求量将每年增加60%,达到2.9亿gb,到2024年还将增加30%。公司的hbm技术到底是怎么研究的?何时才能实际应用于hbm的量产?
国芯科技(688262)。sh) 8月2日的投资者在互动平台(interface),公司目前正在与合作伙伴一起流片验证相关chiplet芯片高性能互联IP技术,和上下游合作厂家积极开展包括HBM技术在内的芯片的设计与封装技术的研究正在积极进行。”初期目标主要用于为顾客量身定做的服务产品。
直到发送原稿为止,国芯科技的市价为118.54亿韩元,股价为每股35.28元人民币,比前一天收盘价下跌了1.48%。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
IP技术
+关注
关注
0文章
16浏览量
8441 -
HBM
+关注
关注
2文章
426浏览量
15697 -
国芯科技
+关注
关注
0文章
187浏览量
4780 -
chiplet
+关注
关注
6文章
482浏览量
13495
发布评论请先 登录
相关推荐
热点推荐
开芯院采用芯华章高性能数字仿真器GalaxSim,RISC-V 验证获近3倍效率提升
和周期驱动双引擎在仿真性能上的优势,成功将“香山”第三代昆明湖架构RISC-V处理器的验证效率提升近3倍,为国产开源高性能处理器的研发迭代注入关键动力。 作为国产 RISC-V 生态的核心推动者,开
芯源半导体安全芯片技术原理
联网设备提供安全保障,其核心技术原理主要包括以下几个方面:
硬件加密引擎:安全芯片内置高性能的硬件加密引擎,支持多种国际通用加密算法,如 AES(高级加密标准)、RSA(非对称加密算法)、ECC
发表于 11-13 07:29
新思科技LPDDR6 IP已在台积公司N2P工艺成功流片
新思科技近期宣布,其LPDDR6 IP已在台积公司 N2P 工艺成功流片,并完成初步功能验证。这一成果不仅巩固并强化了新思科技在先进工艺节点 IP
CMOS 2.0与Chiplet两种创新技术的区别
摩尔定律正在减速。过去我们靠不断缩小晶体管尺寸提升芯片性能,但如今物理极限越来越近。在这样的背景下,两种创新技术站上舞台:CMOS 2.0 和 Ch
芯华章携手EDA国创中心推出数字芯片验证大模型ChatDV
面向国家在集成电路EDA领域的重大需求,芯华章携手全国首家集成电路设计领域国家级创新中心——EDA国创中心,针对日益突出的芯片设计验证痛点,强强联手,共同推出具有完全自主知识产权的基于
芯驰科技与Arteris深化合作
近日,上海国际车展期间,芯驰科技与IP供应商 Arteris联合宣布深化合作,基于Arteris片上网络(NoC)IP,在高流量、低延迟的片
国芯科技荣获2025年度创新力汽车芯片大奖
近日,凭借卓越的技术性能与创新优势,国芯科技在上海车展期间展出的主推产品车规高性能数字信号处理器芯片CCD5001荣获中国汽车
Cadence UCIe IP在Samsung Foundry的5nm汽车工艺上实现流片成功
我们很高兴能在此宣布,Cadence 基于 UCIe 标准封装 IP 已在 Samsung Foundry 的 5nm 汽车工艺上实现首次流片成功。这一里程碑彰显了我们持续提供高性能车
Alpahwave Semi推出全球首个64Gbps UCIe D2D互联IP子系统
的。该子系统采用了台积电先进的3nm工艺,并成功完成了流片验证,充分展示了其在高性能、低功耗方面的卓越表现。 这一64Gbps UCIe D2D互联
芯华章推出新一代高性能FPGA原型验证系统
不断发展的SoC和Chiplet芯片创新,特别是基于RISC-V等多种异构处理器架构的定制化高性能应用芯片,对硬件验证平台的
发表于 12-10 10:49
•817次阅读
国产EDA公司芯华章科技推出新一代高性能FPGA原型验证系统
新品发布 XEPIC 不断发展的SoC和Chiplet芯片创新,特别是基于RISC-V等多种异构处理器架构的定制化高性能应用芯片,对硬件验证
发表于 12-10 09:17
•1722次阅读
国芯科技与赛昉科技合作,高性能AI MCU芯片CCR7002测试成功
近日,国芯科技与广东赛昉科技有限公司携手研发的CCR7002高性能AI MCU芯片产品传来捷报,成功通过了内部严格的性能和功能测试。此次合作

国芯科技:正在流片验证chiplet芯片高性能互联IP技术
评论