近日,西安紫光国芯半导体股份有限公司(以下简称“西安紫光国芯”)在VLSI 2023技术与电路研讨会上(2023 Symposium on VLSI Technology and Circuits)公开发表了技术论文——《基于小间距混合键合和mini-TSV的135 GBps/Gbit 0.66 pJ/bit 嵌入式多层阵列 DRAM》(135 GBps/Gbit 0.66 pJ/bit Stacked Embedded DRAM with Multilayer Arrays by Fine Pitch Hybrid Bonding and Mini-TSV)。该论文的发表,是西安紫光国芯在SeDRAM方向上持续创新的最新突破。
本年度 VLSI 会议共收到全球投稿 632 篇,在最终录取的212 篇中,仅有2篇来自中国内地企业,其中1篇便是来自西安紫光国芯的嵌入式多层阵列DRAM论文。
本次VLSI 2023上,西安紫光国芯发布的新一代多层阵列SeDRAM,相较于上一代单层阵列结构,新一代技术平台主要采用了低温混合键合技术(Hybrid Bonding,HB)和mini-TSV堆积技术。该技术平台每Gbit由2048个数据接口组成,每个接口数据速度达541 Mbps,最终实现业界领先的135 GBps/Gbit带宽和0.66 pJ/bit能效,为叠加更多层DRAM阵列结构提供先进有效的解决方案。
论文通讯作者西安紫光国芯总经理江喜平表示,“2020年IEDM我们发布了第一代SeDRAM技术,之后我们实现了多款产品的大规模量产。这次发布的新一代多层阵列SeDRAM技术,实现了更小的电容电阻、更大的带宽和容量,可广泛应用于近存计算、大数据处理和高性能计算等领域。”
西安紫光国芯异质集成嵌入式DRAM(SeDRAM)基于混合键合技术实现了逻辑单元和DRAM阵列三维集成,多项研发成果已先后在IEDM 2020、CICC 2021、ISSCC 2022等多个期刊和会议上公开发表和作专题报告。
审核编辑:汤梓红
-
嵌入式
+关注
关注
5209文章
20657浏览量
337088 -
DRAM
+关注
关注
41文章
2402浏览量
189573 -
紫光国芯
+关注
关注
0文章
124浏览量
14641
原文标题:西安紫光国芯在VLSI 2023发表嵌入式多层阵列DRAM论文
文章出处:【微信号:gh_fb990360bfee,微信公众号:西安紫光国芯半导体】欢迎添加关注!文章转载请注明出处。
发布评论请先 登录
紫光闪芯重磅发布EC100系列嵌入式eMMC产品
紫光展锐亮相2026年德国纽伦堡国际嵌入式展览会
【正式来袭】2026年嵌赛——瑞芯微 飞凌嵌入式赛题解读
系统嵌入式的学习路线
紫光国芯SeDRAM-P300芯片荣获2025“中国芯”年度重大创新突破产品奖
紫光国芯亮相2025中国国际消费电子展览会
国产替代先锋:紫光国芯SDR–DDR4全覆盖,适配工业、电力、安防场景
翼辉信息亮相2025 CCF全国嵌入式系统大会
新紫光集团铸就创新基石 紫光国芯释放增长“芯”势能
贞光科技代理紫光国芯存储芯片(DRAM),让国产替代更简单
贞光科技:紫光国芯车规DDR3在智能驾驶与ADAS中的应用
西安紫光国芯在VLSI 2023发表嵌入式多层阵列DRAM论文
评论