0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

使用RC缓冲电路去除开关节点谐波噪声

CHANBAEK 来源:硬件系统架构师 作者:Timothy 2023-06-28 15:56 次阅读

DC-DC----缓冲电路设计

引言:降压转换器IC的开关节点容易产生很多高次谐波噪声,缓冲电路作为除去这些高次谐波噪声的手段之一,本节简述如何使用RC缓冲电路去除开关节点谐波噪声。

1.RC缓冲电路

如图20-1是一个典型的降压DC-DC的结构简图:

wKgaomSb52aABYc7AAC_Amx74qA490.jpg

图20-1: 降压开关转换器电路

wKgaomSb52aAYyl_AADiQNMAHdI378.jpg

图20-2:考虑寄生参数的电路

但实际上如图20-2所示会存在很多寄生电感LP和寄生电容CP,高边开关在导通和关断时,由于寄生电感蓄积的能量,在输入环路里会产生共振。因为寄生参数的值由于非常小,所以共振频率可以达到数百MHz以上,如图20-3的开关振铃,会导致EMI特性劣化。

wKgZomSb52aANdb4AAFzS1zjHgs255.jpg

图20-3:SW开关节点振铃波形

RC缓冲电路是用来去除高次谐波噪声的一种有效方法,如图20-4所示在开关节点只需追加RC网络就可以实现降低高次谐波噪声。

wKgZomSb52aARNJsAAEBhJMRtt0684.jpg

图20-4:RC缓冲电路

图20-5展示了缓冲电路的动作过程:当高边开关导通时,寄生电感蓄积的能量通过缓冲电容CSNB ,作为静电能量存储在电容里。开关节点电位会上升到输入电压VIN,当充电到VIN时,电容储存了1/ 2×CSNB×VIN×VIN能量。这时候缓冲电阻RSNB里会产生与充电能量相同的1/ 2×CSNB×VIN×VIN阻抗损耗。当低边开关导通时,开关节点会降低到GND电位,所以缓冲电容CSNB蓄积的能量会通过缓冲电阻(阻尼电阻)放电。这时候缓冲电阻RSNB会消耗1/ 2×CSNB×VIN×VIN能量。作为这个公式的补充说明,充电后电容电荷Q由CSNB×VIN求得,电源供电功率为VIN×Q=CSNB×VIN×VIN。电容蓄积能量和释放能量在充放电周期CR 常数设定足够长的话,只由电容容量和电压决定。充电时电源有一半能量由于电阻变成了焦耳热,剩下的一半作为静电容量储存在电容里。放电时蓄积的一半静电能量由于电阻变成了热能。即使电阻值变化,只会充放电所需时间发生变化,但是这个比例是一定的。

开关一个周期合计会由电阻产生CSNB×VIN×VIN损耗,仅开启关断的次数就会产生损耗,所以产生损耗由CSNB×VIN×VIN×fsw求得。即使无负载,但是只要有开关动作,缓冲电路就会产生损耗,所以这就成了效率降低的要因。

wKgaomSb52aAUhPeAAD1GsMFsJ4504.jpg

图20-5:缓冲电路的动作过程

2.计算RC的值

介绍了消除振铃的缓冲电路RC值由下面两个公式求得:

wKgZomSb52aAUA7BAAAI91_PEMg896.jpgwKgaomSb52aAC314AAAFURJCLxo093.jpg

LP和CP2是寄生参数,有手册不公开该信息,或值太小难以进行参数计算。下述实例按照一边在实机上测量实际的开关波形,一边计算相关参数的方法进行说明。

3.RC值计算步骤

1. 使用示波器测得振铃频率fr。

2. 在开关节点和GND之间接入电容CP0,求得振铃频率变为1/2时的电容值。

3. 电容容值CP0的1/3即是寄生容量CP2。

4. 由寄生容量CP2求得寄生电感LP。

wKgaomSb52aAH9eLAAAHyoQzf0Q467.jpg

5. 求得共振的特性阻抗。

wKgZomSb52aATlfsAAAHOjk6Tp4808.jpg

6. 缓冲电阻RSNB设为和特性阻抗Z同等程度的值:RSNB≥Z

7. 缓冲容量CSNB设为寄生容量CP2的1~4倍。

wKgaomSb52aAc-XeAAAHUa4UQLQ943.jpg

8. 求得缓冲电阻RSNB的消耗功率。

wKgZomSb52aAW7tuAAAIcnEM53I787.jpg

4.RC值计算实例

这里一边进行实际测量一边按照RC值计算步骤进行说明。

因为需要使用示波器来测量振铃频率,所以在测试点的开关节点处一定要会使用探头。为了降低探头附加在开关节点处的寄生容量,将探针前端的挂钩尖端除去,使探头直接接触开关节点,因为接地引线会附加电感成分所以去掉。取而代之的是安装接地引线适配器,使接地长度最小化,放大振铃波形,图20-6测得频率为217.4MHz。

wKgZomSb52aATfezAANCCHXT11U617.jpg

图20-6:测定振铃频率

wKgaomSb52aAV2J5AADBPGOR7J8794.jpg

图20-7:追加CP0

如图20-7所示,在开关节点和GND间接入电容CP0,求得振铃频率变为1/2时的电容值。该例将217.4MHz的一半108.7MHz作为目标,实验结果显示当追加680pF电容时,如图20-8所示,振铃频率约为108.7MHz)。

wKgaomSb52aAdSHVAANX35VAqnQ576.jpg

图20-8:将 CPO设为 680pF 时的振铃频率

振铃共振频率由

wKgaomSb52aAQ9kZAAAJmNKL6H8227.jpg

决定,因此容量值变为4倍的话,频率降为一半。也就是可以推测寄生容量CP2为附加电容CP0的1/3。CP0为680pF时,寄生容量CP2就如下式所示求得:

wKgZomSb52aAVwCDAAAJiWPvC10797.jpg

寄生容量CP2计算得出后,共振频率公式:

wKgZomSb52aAS_hkAAAG7fQ-cmQ954.jpg

变形可以求得寄生电感LP。振铃频率fr为217.4MHZ,寄生容量CP2为227pF,那么

wKgaomSb52aARksuAAAPNtDthDU664.jpg

求共振特性阻抗。为了简化计算,不考虑传输线路损耗,由理想的实际数值计算:

wKgZomSb52aAK3cGAAAKtNisgN0620.jpg

6.为了衰减振铃,有必要将缓冲电阻RSNB设为和共振特性阻抗Z同等大小:RSBB≥Z,这里实例选取3.3Ω。

缓冲容量CSNB设定为寄生容量CP2的1~4 倍。计算结果为227pF、454pF、681pF、908pF,实物容值为220pF、470pF、680pF、1000pF。依次改变这些容量,观测振铃波形。结果如图20-9至图20-13所示,可以判断出当容值为680pF时,可以获得无振铃的良好波形。当振铃不消失时,将容量值进一步增加到10倍程度观测波形。但是容量值越大功率损耗就越增加,效率就低下。

wKgZomSb52aABmACAAFg7_by3aU529.jpg

图20-9:无缓冲电路

wKgZomSb52eAGb3bAAFju38IXk8173.jpg

图20-10:RSNB=3.3Ω、CSNB=220pF

wKgaomSb52eAMXqYAAFLD3E14qk748.jpg

图20-11:RSNB=3.3Ω、CSNB=470pF

wKgZomSb52eAaOa5AAFUqA84uZw875.jpg

图20-12:RSNB=3.3Ω、CSNB=680pF

wKgaomSb52eAGKRMAAFYUFaisaE764.jpg

图20-13:RSNB=3.3Ω、CSNB=1000pF

缓冲电阻RSNB的消耗功率由如下公式求得。举例输入电压VIN为5V、开关频fSW为1MHz,因此

wKgaomSb52eAGGHsAAAM1adYt2I313.jpg

缓冲电阻产生了17mW损耗,这个例子损耗虽然小,但是输入电压高的时候损耗也变大,因此不注意电阻的额定功率的话,缓冲电阻就会烧毁。缓冲电阻推荐使用额定功率是消耗功率2倍以上的电阻。

例如输入电压VIN为24V、开关频率fSW为1MHz时:

wKgaomSb52eAZDHtAAANQQ2ATE4239.jpg

产生了0.39W消耗功率,因此需要使用额定功率1W,尺寸为6432 (2512 inch)的电阻。这个例子虽然选择了3.3Ω和680pF两个常数,但是这个只对一开始测定的振铃频率有效,还得必须考虑输入电压或负载电流变化时这些参数也会变化的可能性,不管哪种条件都需要将最大程度减弱振铃作为目标值。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 谐波
    +关注

    关注

    6

    文章

    737

    浏览量

    41346
  • DC-DC
    +关注

    关注

    30

    文章

    1788

    浏览量

    80287
  • RC
    RC
    +关注

    关注

    0

    文章

    214

    浏览量

    48314
  • 降压转换器
    +关注

    关注

    6

    文章

    1151

    浏览量

    86132
  • 缓冲电路
    +关注

    关注

    1

    文章

    68

    浏览量

    20028
收藏 人收藏

    评论

    相关推荐

    如何增加降噪电路或增加部件来降低噪声

    增加缓冲电路是降低噪声的常用手法。本文中采用在输出端增加缓冲电路,其实在输入端也可以增加。在本例中,通过在
    发表于 04-05 10:27 3914次阅读
    如何增加降噪<b class='flag-5'>电路</b>或增加部件来降低<b class='flag-5'>噪声</b>

    探讨DC/DC转换器中实际电路模型和开关节点的振铃

    实际的印刷电路板中存在电路图中没有的成分,因此,比如开关节点中如果布局不当,会随着开关而产生较大振铃,可能导致无法正常工作或噪声较多等问题。
    发表于 04-05 10:25 4265次阅读
    探讨DC/DC转换器中实际<b class='flag-5'>电路</b>模型和<b class='flag-5'>开关节点</b>的振铃

    PCB布局的关键:开关节点走线尺寸满足电流?(3)

    PCB布局的关键:开关节点走线尺寸满足电流?|深圳比创达EMC(3)
    的头像 发表于 08-08 11:00 1085次阅读

    升压转换器开关节点的振铃最小化-PMP-便携式电源应用

    、LPAR1、LPAR2 及 LPAR3,改进板载布线的方法不一定可行,因此需要一个缓冲电路(snubber)——由 RSNUB 及 CSNUB 组成,从开关节点至电源地。该缓冲
    发表于 09-25 08:45

    电源技巧#7:通过更好的去耦减少开关节点振铃

    的方法,通过减慢高端MOSFET的开关或通过缓冲器抑制开关波形电路。这两种技术都会在降压转换器中引起额外的损耗。在这里,我将介绍其他技术,以降低交换
    发表于 09-26 10:43

    控制同步降压转换器中的开关节点振铃

    控制同步降压转换器中的开关节点振铃
    发表于 09-26 10:47

    开关节点的振铃

    存在电路图中没有的成分,因此,比如开关节点中如果布局不当,会随着开关而产生较大振铃,可能导致无法正常工作或噪声较多等问题。现在应该明白关于PCB板布局经常提到的“布线要短”的原因了。后
    发表于 12-03 14:33

    方波波形开关节点概述

    所有功率级设计者期望在开关节点看到完美的方波波形。快速上升/下降边降低了开关损耗,而低过冲和振铃最小化功率FET上的电压应力。采用TI最新的GaN技术设计,图1a所示的功率级开关节点波形真的引人瞩目
    发表于 08-26 04:45

    方波波形开关节点为什么受欢迎

    采用TI最新的GaN技术设计,图1a所示的功率级开关节点波形真的引人瞩目。其在120V / ns转换速率下,从0V升到480V,并具有小于50V的过冲。 图1:TI 600V半桥功率级——开关波形
    发表于 11-15 06:43

    德州仪器同步降压DC/DC稳压器可消除汽车应用中的开关节点振铃

    德州仪器(TI)近日推出了两款36-V, 2.1-MHz同步降压稳压器,可消除开关节点的振铃,以减少电磁干扰(EMI)、提高功率密度,并确保在高压降条件下正常运行。此次推出的2.5-A LM53625-Q1和3.5-A LM53635-Q1稳压器可用于多种高压DC/DC降压应用。
    发表于 07-06 16:27 1346次阅读

    方波波形开关节点大受欢迎

    方波波形开关节点大受欢迎
    发表于 11-02 08:16 0次下载
    方波波形<b class='flag-5'>开关节点</b>大受欢迎

    开关电源的降噪对策-RC缓冲电路

    作为开关电源的降噪对策,此前探讨了使用电容器和电感的方法特点和注意事项,还有其他一些降噪的对策方法。下面介绍其中经常用到的RC缓冲电路RC
    的头像 发表于 02-15 16:12 825次阅读
    <b class='flag-5'>开关</b>电源的降噪对策-<b class='flag-5'>RC</b><b class='flag-5'>缓冲</b><b class='flag-5'>电路</b>

    PCB布局的关键:开关节点波形?

    开关稳压器或功率变换器电路开关节点是关键的传导路径,在进行PCB布局时需要特别注意。该电路节点将一个或多个功率半导体
    的头像 发表于 08-02 15:19 404次阅读
    PCB布局的关键:<b class='flag-5'>开关节点</b>波形?

    PCB布局的关键:尽量缩短开关节点走线长度?

    PCB布局的关键:尽量缩短开关节点走线长度?|深圳比创达EMC(2)
    的头像 发表于 08-07 11:20 700次阅读
    PCB布局的关键:尽量缩短<b class='flag-5'>开关节点</b>走线长度?

    RC缓冲电路降噪原理

    在电子设计中非常重要,因为它可以提高系统的性能和可靠性。 为了减轻开关节点产生的电压尖峰,可以采用RC缓冲电路。在具体应用实例中,当整流二极管关闭(同时高端
    的头像 发表于 02-05 11:12 314次阅读
    <b class='flag-5'>RC</b><b class='flag-5'>缓冲</b><b class='flag-5'>电路</b>降噪原理