0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

锗、硅、SiNx薄膜的各向同性等离子体蚀刻

jf_01960162 来源:jf_01960162 作者:jf_01960162 2023-06-26 13:32 次阅读

引言

CMOS和MEMS制造技术,允许相对于其他薄膜选择性地去除薄膜,在器件集成中一直具有很高的实用性。这种化学性质非常有用,但是当存在其他材料并且也已知在HF中蚀刻时,这就成了问题。由于器件的静摩擦、缓慢的蚀刻速率以及横向或分层膜的蚀刻速率降低,湿法化学也会有问题。

通过具有各向同性气相蚀刻化学的附加优点,可以实现硅层的高蚀刻率。这种技术要求在氟中可蚀刻的材料不使用高选择性薄膜,如二氧化硅,或光刻胶,或植入不可蚀刻的掺杂剂。

英思特通过使用NF3和NO的更简单的蚀刻化学来研究CDE中Ge和Si之间的蚀刻选择性,目的是将Ge用作光学或MEMS器件的释放层。通过利用上游等离子体中的NF3和Ar,可以产生大量的氟自由基,从而用于ge和Si蚀刻,而不会增加碳化学的复杂性。

实验与讨论

英思特通过改变RF等离子体功率来进行CDE蚀刻的初始表征。在CDE中用400sccm的Ar、75sccm的NF3、70Pa的压力在不同的RF功率下进行各向同性蚀刻;硅晶片和硅晶片上的氮化硅被蚀刻30秒,硅晶片上的锗被蚀刻8秒(图1)。接近1000W时,氟自由基出现饱和状态,锗、硅和氮化物的蚀刻速率分别达到2.1µm/min、320纳米/分钟和158纳米/分钟。

poYBAGSZIoWALnrTAABjFYltYuY760.png

图1:随着射频电源功率的变化的蚀刻率

在覆盖蚀刻速率测量之后,我们利用结构ICP RIE刻蚀到硅中的晶圆来研究CDE中Ge的横向蚀刻特性。其结构由SiNx(400nm)/Ge(400nm)/Si的薄膜堆制成,并蚀刻1.7µm,总柱高度为2.5µm。然后在CDE中横向蚀刻15、30和45秒,在直径100m的柱上光学测量后蚀刻Ge(图2)。

pYYBAGSZIriAKEwYAAA5ywCiDKw589.png

图2:夹在SiNx和晶体硅衬底之间的横向蚀刻的光学测量

结论

干法蚀刻释放层是集成光子学和MEMS应用的基本工具,这项工作详细说明了在硅和氮化硅存在下锗薄膜的各向同性干法刻蚀。英思特通过使用三氟化氮和Ar的化学方法,将Ge、Si、SiNx和晶体硅的覆盖层以及图案CVD层进行各向同性蚀刻。

随着等离子体功率的增加,蚀刻速率增加;使用O2降低,氧化暴露的Ge和Si受到抑制,但不阻止GeF4和四氟化硅的形成。这项工作不是将N2和O2注入等离子体,而是通过将NO直接注入处理室,来产生基本的N和O自由基。

英思特研究发现,Si和SiNx的蚀刻速率增加,但由于氧-氮化物或氮化物锗的形成,导致蚀刻发生延迟。在纯氟蚀刻化学存在的情况下,我们几乎没有观察到α-Si、Si衬底或氮化硅的蚀刻,并且Ge蚀刻显著高于覆盖Ge薄膜蚀刻速率。对于暴露的硅和氮化硅,除了轻微延迟蚀刻前部和轻微增加蚀刻速率外,添加NO在蚀刻方面没有任何优势。

江苏英思特半导体科技有限公司主要从事湿法制程设备,晶圆清洁设备,RCA清洗机,KOH腐殖清洗机等设备的设计、生产和维护。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 半导体
    +关注

    关注

    328

    文章

    24511

    浏览量

    202158
  • 等离子体
    +关注

    关注

    0

    文章

    104

    浏览量

    13999
  • 蚀刻
    +关注

    关注

    9

    文章

    404

    浏览量

    15051
收藏 人收藏

    评论

    相关推荐

    等离子体蚀刻和沉积问题的解决方案

    我们华林科纳讨论了一些重要的等离子体蚀刻和沉积问题(从有机硅化合物)的问题,特别注意表面条件,以及一些原位表面诊断的例子。由于等离子体介质与精密的表面分析装置不兼容,讲了两种原位表面调查的技术
    发表于 05-19 14:28 1712次阅读
    <b class='flag-5'>等离子体</b><b class='flag-5'>蚀刻</b>和沉积问题的解决方案

    PCB多层板等离子体处理技术

    PCB多层板等离子体处理技术等离子体,是指像紫色光、霓虹灯光一样的光,也有称其为抄板物质的第四相态。等离子体相态是由于原子中激化的电子和分子无序运动的状态,所以具有相当高的能量。麦|斯|艾|姆|P
    发表于 10-22 11:36

    PCB电路板等离子体切割机蚀孔工艺技术

    `电路板厂家生产高密度多层板要用到等离子体切割机蚀孔及等离子体清洗机.大致的生产工艺流程图为:PCB芯板处理→涂覆形成敷层剂→贴压涂树脂铜箔→图形转移成等离子体蚀刻窗口→
    发表于 12-18 17:58

    PCB板制作工艺中的等离子体加工技术

    活性的表面,从而提高阻焊膜层的附着力。  (5) 残留物去除  等离子体技术在残留物的去除方面,主要有着下述三方面的作用:  (A) 在印制电路板制造,尤其在精细线条制作时,等离子体被用来蚀刻前去除干膜
    发表于 09-21 16:35

    微波标量反射计可测量大范围的等离子体密度

    1.引言微波测量方法是将电磁波作为探测束入射到等离子体中,对等离子体特性进行探测,不会对等离子体造成污染。常规微波反射计也是通过测量电磁波在等离子体截止频率时的反射信号相位来计算
    发表于 06-10 07:36

    等离子体光谱仪的原理是什么?

    当高频发生器接通电源后,高频电流I通过感应线圈产生交变磁场(绿色)。开始时,管内为Ar气,不导电,需要用高压电火花触发,使气体电离后,在高频交流电场的作用下,带电粒子高速运动,碰撞,形成“雪崩”式放电,产生等离子体气流。
    发表于 10-09 09:11

    comsol电化学燃烧电池,等离子体,光电年会

    关于举办2020年会-COMSOL半导体器件+等离子体+RF光电+电化学燃烧电池专题”的通知COMSOL Multiphysics 燃料电池、电化学模块1.电化学-热耦合方法2. 传质-导电-电化学
    发表于 12-10 15:24

    低温等离子体废气处理系统

    1. 低温等离子体及废气处理原理低温等离子体技术是一门涉及生物学、高能物理、放电物理、放电化学反应工程学、高压脉冲技术和环境科学的综合性学科,是治理气态污染物的关键技术之一,因其高效、低能耗、处理
    发表于 04-21 20:29

    TDK|低温等离子体技术的应用

    近年来,等离子体技术的使用范围正在不断扩大。在半导体制造、杀菌消毒、医疗前线等诸多领域,利用等离子体特性的应用不断壮大。CeraPlas® 是TDK 开发的等离子体发生器,与传统产品相比,它可以在
    发表于 05-17 16:41

    等离子体应用

    近年来,等离子体技术的使用范围正在不断扩大。在半导体制造、杀菌消毒、医疗前线等诸多领域,利用等离子体特性的应用不断壮大。CeraPlas® 是TDK 开发的等离子体发生器,与传统产品相比,它可以在
    发表于 05-18 15:16

    各向同性各向异性工艺如何用于改善硅湿蚀刻

    通过使用各向同性各向异性工艺,可以高精度地创建由硅湿法蚀刻产生的微观结构。各向同性蚀刻速度更快,但可能会在掩模下
    发表于 03-09 16:48 2072次阅读
    <b class='flag-5'>各向同性</b>和<b class='flag-5'>各向</b>异性工艺如何用于改善硅湿<b class='flag-5'>蚀刻</b>

    常见的各向同性湿法刻蚀的实际应用

    湿法刻蚀也称腐蚀。硅的湿法刻蚀是 MEMS 加工中常用的技术。其中,各向同性 (Isotropic)湿法刻蚀常用的腐蚀剂是由氢氟酸(HF)、硝酸( HNO3)和乙酸(CH3COOH)组成的混合物
    的头像 发表于 10-08 09:16 3776次阅读

    【虹科EMC测试系列】如何测量各向同性场?

    各向同性电场探头通常有3个天线,分别位于X、Y和Z轴方向。如下列公式,探头测量的有效场强是3个轴测量值之和的均方根。一些探头在内部的测量电路测量振幅之前,确实是通过接收到的X、Y和Z轴的振幅来确定
    的头像 发表于 09-08 17:55 505次阅读
    【虹科EMC测试系列】如何测量<b class='flag-5'>各向同性</b>场?

    等离子体蚀刻率的限制

    随着集成电路互连线的宽度和间距接近3pm,铝和铝合金的等离子体蚀刻变得更有必要。为了防止蚀刻掩模下的横向蚀刻,我们需要一个侧壁钝化机制。尽管AlCl和AlBr都具有可观的蒸气压,但大多
    的头像 发表于 06-27 13:24 363次阅读
    铝<b class='flag-5'>等离子体</b><b class='flag-5'>蚀刻</b>率的限制

    使用各向同性湿蚀刻和低损耗线波导制造与蚀刻材料对非晶硅进行纳米级厚度控制

    我们华林科纳通过光学反射光谱半实时地原位监测用有机碱性溶液的湿法蚀刻,以实现用于线波导的氢化非晶硅(a-Si:H)膜的高分辨率厚度控制。由a-Si:H的本征各向同性结构产生的各向同性蚀刻
    的头像 发表于 08-22 16:06 262次阅读
    使用<b class='flag-5'>各向同性</b>湿<b class='flag-5'>蚀刻</b>和低损耗线波导制造与<b class='flag-5'>蚀刻</b>材料对非晶硅进行纳米级厚度控制