0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

技术资讯 | 如何减少电子电路中的杂散电容

深圳(耀创)电子科技有限公司 2023-01-05 15:45 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

-

本文要点

理解电路中的杂散电容

了解杂散电容如何影响电子电路。

探索减少电路中杂散电容的策略。

杂散电容就像被遗弃的宠物流浪在街道和巷子里一样,它们潜伏在电路中。本文将了解电子电路中的杂散电容是如何产生的、如何影响电路的性能,以及如何在设计中减少杂散电容。

什么是杂散电容?

基础电子学对电容的定义是:在具有不同电压电位的两个端点上积累的电荷的测量值。这也是电容器的制造原理。杂散电容是指电路或非电容性元件中出现了预期之外的电荷。

就像流浪的狗或猫一样,杂散电容只是由于环境的原因而恰好出现在那里。在电路上制造杂散电容是很容易的。所需的只是两个导电元件,它们在绝缘体上足够封闭,因而表现得像一个电容器。

杂散电容就像是电路上存在着看不见的电容。

杂散电容可能存在于电感、晶体管二极管等元件上。即使是 PCB 上的两个平行导体,也总会有一些杂散电容存在。我们也会在导体中发现相对于接地面的杂散电容。

在书面上,杂散电容用公式 C = Q/V 表示,用于测量微分电位上积累的电荷。在 PCB 设计中,我们会发现公式 C= ϵA/D,体现了绝缘体的介电常数、面积和导体之间的距离与电容值的关系。

杂散电容是否会影响电路性能?

0a96b45a-8c2a-11ed-bcbd-dac502259ad0.png

大多数流浪的动物通常没有什么危害。杂散电容的影响则取决于频率。如果在电路上放置一个电容器,在低频下,电容器会造成开路。随着频率的增加,电容器会逐渐允许电流通过。

杂散电容的影响在高频率下十分明显。

因此,如果我们正在进行低频设计,杂散电容并不会造成严重问题。例如,一个简单的 LED 闪光灯不会受到杂散电容的影响。当设计涉及到高频时,问题会悄然而至,这可能会大大降低杂散电容的电抗。

在高频率下,具有杂散电容的元件往往像短路或虚拟电阻一样。杂散电容的影响是运算放大器设计中一个难题,特别是在放大器的输入和输出之间。杂散电容创造了一个反馈路径,会不准确地增加增益和改变峰值频率。

在传输线中,导体之间的杂散电容会导致传输损失。这意味着传输功率和信号质量会下降。杂散电容也会在导体和相邻的接地平面之间产生,这将导致高频率下出现信号完整性问题。多余的电容也会造成串扰和 EMI 噪声。

如何减少杂散电容?

0a96b45a-8c2a-11ed-bcbd-dac502259ad0.png

我们并非对杂散电容束手无策。虽然杂散电容不能完全消除,但有一些方法可以将电路中的杂散电容降到最低。

1. 让导体彼此分开

无论是 PCB 上的走线还是并排放置的电缆,都可以通过增加它们之间的距离来减少杂散电容。电容与距离成反比,这是减少杂散电容的一条重要原则。

让铜走线彼此分开可以将杂散电容降到最低。

2. 屏蔽导体

如果担心相邻的走线会产生杂散电容,可以在走线之间增加一条接地的铜线。该铜线可以发挥屏蔽作用,进而防止电荷堆积。

3. 减少走线宽度

当导体的横截面积增加时,电容也会增加。因此,要尽量减少走线宽度,尤其是传导高频信号的走线。

4. 移除内层接地平面

大片的内层接地平面可能有助于散热和降低 EMI,但却不利于减少杂散电容。在为设计添加接地平面时,一定要考虑到这一点。

借助合适的 PCB 设计软件,可以确保电路设计不受杂散电容的影响。通过使用 inspectAR工具,利用增强现实(AR)技术以交互性的方式评估和改进 PCB,轻松准确地进行 PCB 检查、调试、返工和组装。

0b323114-8c2a-11ed-bcbd-dac502259ad0.jpg

inspectAR软件中直接将 AR 叠层对应在 PCBA物理板上

上图显示了inspectAR 软件中 AR 叠层制造的 PCBA物理板的交互。利用AR技术,工程师或制造技术人员可以在制造过程中的任何时候将单个器件、走线、子电路或整个电路板与设计规格进行比较,并随时查看技术手册、添加留言、注释。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电容
    +关注

    关注

    100

    文章

    6437

    浏览量

    158024
  • 电子电路
    +关注

    关注

    78

    文章

    1264

    浏览量

    68847
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    什么是晶振的电容

    什么是晶振的电容?晶振的电容,也叫做寄生电容
    的头像 发表于 11-13 18:13 134次阅读
    什么是晶振的<b class='flag-5'>杂</b><b class='flag-5'>散</b><b class='flag-5'>电容</b>?

    IGBT功率模块动态测试夹具电感的影响

    在IGBT功率模块的动态测试,夹具的电感(Stray Inductance,Lσ)是影响测试结果准确性的核心因素。电感由测试夹具的
    的头像 发表于 06-04 15:07 1521次阅读
    IGBT功率模块动态测试<b class='flag-5'>中</b>夹具<b class='flag-5'>杂</b><b class='flag-5'>散</b>电感的影响

    、50 MHz 至 2.1 GHz 单通道小数 N 分频频率合成器 skyworksinc

    电子发烧友网为你提供()无、50 MHz 至 2.1 GHz 单通道小数 N 分频频率合成器相关产品参数、数据手册,更有无、50 M
    发表于 05-23 18:30
    无<b class='flag-5'>杂</b><b class='flag-5'>散</b>、50 MHz 至 2.1 GHz 单通道小数 N 分频频率合成器 skyworksinc

    电容在时钟电路的应用有哪些

    时钟电路的核心 —— 晶振或其他振荡器,在工作时不可避免会产生噪声。这些噪声若不加以处理,会严重影响时钟信号的质量,进而干扰整个系统的正常运行。电容与电阻、电感等元件组合,能够构
    的头像 发表于 05-05 15:55 895次阅读

    如何抑制电子电路的噪声

    电子电路的运行过程,噪声如同不速之客,严重干扰信号的正常传输与处理,影响电路性能甚至导致系统故障。如何有效抑制电子电路的噪声,成为工程
    的头像 发表于 05-05 10:04 1340次阅读

    电感对IGBT开关过程的影响(2)

    为验证对主回路电感效应的分析并考察不同电感量以及门极驱动情况下的实际情况,我们人为对Lp 大小进行了干预,其具体方法是在D 的阴极与电路PCB 之间(即Lp2 与Lc1之间)加入长度可调的导线,用试凑办法得到期望的附加电感量
    的头像 发表于 04-28 14:08 1082次阅读
    <b class='flag-5'>杂</b><b class='flag-5'>散</b>电感对IGBT开关过程的影响(2)

    《新编电子电路大全-合订本》-1307页(全集)

    《新编电子电路大全》共分《家用与民用电路》、《通用模拟电路》、《通用数字电路》、《测量与传感电路》、《通信
    发表于 04-03 11:31

    开关电源的共模干扰抑制技术-开关电源共模电磁干扰(EMI)对策详解

    开关电源的共模干扰抑制技术|开关电源共模电磁干扰(EMI)对策详解 0 引言 由于MOSFET及IGBT和软开关技术在电力电子电路的广泛应用,使得功率变换器的开关频率越来越高,结构
    发表于 03-27 15:07

    开关电源的共模干扰抑制技术|开关电源共模电磁干扰(EMI)对策详解

    0 引言 由于MOSFET及IGBT和软开关技术在电力电子电路的广泛应用,使得功率变换器的开关频率越来越高,结构更加紧凑,但亦带来许多问题,如寄生元件产生的影响加剧,电磁辐射加剧等,所以EMI
    发表于 03-08 10:18

    《典型电子电路设计与测试》阅读体验

    探索电路设计宝藏——《典型电子电路设计与测试》第二章阅读体验 在电子技术的璀璨星空中,电路设计无疑是最为耀眼的领域之一。而《典型电子电路
    发表于 02-18 15:28

    ADC10D1500采样数据的原因?

    系列FPGA读取ADC的量化数据,使用Matlab对数据做FFT,观察信号频谱,在750MHZ处有明显,该硬件电路板为个人设计电路板,现在找不到引起750M
    发表于 01-08 07:22

    ADS5407较差的原因?

    以往的项目中使用过(测试ADS5463,指标没问题,同样的信号在ADS5463大概在60dbc以上)。所以我觉得实验设备这一块问题应该也可以排除掉。 调节内部寄存器,开启偏置和增益自动校正
    发表于 01-08 06:30

    边带和开关的含义是什么?会对电路造成什么影响?

    我在看ADC供电部分的时候,看到边带和开关这两词不知道它的含义。请问下大家它们的含义以及它们将会对电路造成什么影响? 谢谢大家
    发表于 12-31 06:32

    DAC3482存在怎么解决?

    当前DTRU产品中使用了DAC3482,故障率达到12%,从FPGA侧IQ数据到达DAC3482,从3482出口处测量到的信号,发现近端存在。具体见下图所示。 另外做了如下实验: 1、将
    发表于 12-16 06:23

    使用ADC12DJ3200做采样系统时,发现SFDR受限于交织,有什么方法降低Fs/2-Fin处的

    我在使用ADC12DJ3200做采样系统时,发现SFDR受限于交织,在开了前景校准和offset filtering后,Fs/4和Fs/2处的明显变小,但是Fs/2-Fin
    发表于 12-13 15:14