0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

频率合成器是影响系统指标的原因吗?

冬至子 来源:RF通信 作者:皮诺曹 2023-06-08 15:34 次阅读

我们常说频率合成器常被比作电子系统的“心脏”,那频率合成器是如果影响系统指标的呢?

1.工作原理PLL

由鉴相器(PD),环路滤波器(LPF),压控振荡器(VCO)三个基本模块组成的一种相位负反馈闭环系统。

图片

1.相位噪声

相位噪声:正弦波瞬时相位Φ(t)=ωt+φ(t)=线性相位ωt+随机相位φ(t),随机相位φ(t)的功率谱就是相位噪声谱,归一化后用功率谱密度表示。

相位噪声采用相对值表示:

图片

相位噪声相当于一个噪声源对正弦波进行相位调制,若相位噪声较小,则调相指数(最大相偏)很小,φ(t)的功率谱与正弦波的功率谱相差不太大,所以用频谱分析仪测正弦频谱时,只能大致能观察相位噪声(但不准确,而且频谱分析仪的动态范围偏小)。

相位噪声中,窄带分量就是杂散。

图片

通常我们说相位噪声很重要,那相位噪声如何影响指标,相位噪声又是怎么提出技术要求的呢?

我们经常看到的指标要求

邻信道功率比:≤-60dBc@±12.5kHz

邻信选择性:≤-60dBc@±12.5kHz

阻塞:≤-90dBc@±1MHz

互调要求:≤-60dBc@±50kHz@±100kHz

这些指标前文中讲过有一些与系统的线性有关,也与系统的相位噪声相关,那么是怎么与相位噪声有关的呢?

这里我们先提一个概念,倒易混频

正常mixing是拿LO当本振,去变RF的频率。倒易mixing是倒过来拿RF当本振,去变LO的频率。这两种mixing同时存在,只是强弱不同,与RF输入功率和LO远端相位噪声紧密相关。

图片

倒易混频相当于天线端噪底从-174dBm/Hz抬高到L(Δf)+Pi。邻道选择性、阻塞即为倒易混频的一种,相当于抬高底噪。

以邻道选择性为例,根据倒易混频的要求即可算出对相位噪声的要求。

对相位噪声的要求如下:

第1邻道-60dBc@12.5kHz要求本振相位噪声必须低于-60-10log(12.5103)-10=-117dBc/Hz@12.5kHz。

指标换算即为邻道功率比对相位噪声的最低要求,12.5k的相位噪声为环路外噪声,根据频率源的计算公式可知,邻道指标对相位噪声的要求主要由VCO的相位噪声决定。在VCO的设计时就需要注意相位噪声的要求。同样的对于发射指标-发射邻道抑制可以同样换算出相位噪声的要求。

1.锁定时间

跳频发射机在频率跳变期间留出一定的时间,给频率合成器修改频率。

换频时间是指从频率合成器加载开始,到频率合成器的输出频率锁定,且相位抖动小于一定值(5°)的时间差。

图片

锁相环手册中一般会给出频率切换的时间,如下图所示锁定时间为25us,但是从频率加载的到锁定的时间是多少呢?这个要如何计算?

图片

我们都知道,锁相环的加载是每一个clk送一个数,如果上图锁相环一共有6个寄存器,每个寄存器有32位,clk是5Mbps,那么从加载到锁定的时间是:0.2326+25=63.4us,在选择锁相环的时候就可以推算出锁定时间。

1.杂散来源

PLL电荷泵存在泄漏:参考频率、鉴相频率、数字时钟干扰等,这些都会以杂散的形式表现。

电源存在纹波,DC-DC共模干扰,放大器产生幅度杂散,VCO产生相位杂散。

若fout的n次(主要是2、3次)谐波频率大于fclk/2,就会折叠回0~ fclk/2, 任何fout必有一个影子fclk- fout 。这个称之为整数边界杂散

图片

杂散解决办法

启用Δ-∑调制(dither),将杂散能量转换为相位噪声能量,被调制到频率高端,通过低通环路抑制,杂散降低,但相噪变差;

电源:DC-DC开关频率的选择,低噪声LDO的选择;

电源滤波器:抗共模干扰,抑制浪涌;

单元电源:限流,抑制浪涌,限制地电流浪涌;

布局:遵循PCB上噪声分布;

内部干扰:远离DC-DC、数字器件;

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • VCO
    VCO
    +关注

    关注

    12

    文章

    181

    浏览量

    68716
  • 频谱分析仪
    +关注

    关注

    15

    文章

    938

    浏览量

    84859
  • 压控振荡器
    +关注

    关注

    10

    文章

    115

    浏览量

    29167
  • 鉴相器
    +关注

    关注

    1

    文章

    56

    浏览量

    23084
  • 环路滤波器
    +关注

    关注

    3

    文章

    26

    浏览量

    13078
收藏 人收藏

    评论

    相关推荐

    系统的频域性能指标有哪些 频率合成器是如果影响系统指标的呢?

    我们常说频率合成器常被比作电子系统的“心脏”,那频率合成器是如果影响系统
    的头像 发表于 07-14 10:04 1312次阅读
    <b class='flag-5'>系统</b>的频域性能<b class='flag-5'>指标</b>有哪些 <b class='flag-5'>频率</b><b class='flag-5'>合成器</b>是如果影响<b class='flag-5'>系统</b><b class='flag-5'>指标的</b>呢?

    合成器

    合成器的一个功能就完成频率的可编程性能。合成器的输出频率可以是渐变的,也可以从个离散频率迅速变到另外一个
    发表于 12-06 14:06

    基于DDS的频率合成器设计介绍

    直接数字频率合成(DDS)在过去十年受到了频率合成器设计工程师极大的欢迎,它被认为是一种具有低相位噪声和优良杂散性能的灵活的频率源,基于DD
    发表于 07-08 07:26

    如何利用FPGA设计PLL频率合成器

    电子技术应用频率合成技术是现代通信的重要组成部分,它是将一个高稳定度和高准确度的基准频率经过四则运算,产生同样稳定度和准确度的任意频率频率
    发表于 07-30 07:55

    什么是频率合成器

    和相位来生成被调制信号,因此对于数字通信系统来说可以产生任意的波形。软件无线电系统中的数字上下变频、本地载波的产生以及压控震荡器等重要环节都可以用DDS技术实现。  采用DDS技术的直接数字频率
    发表于 08-19 19:18

    PXI 3010艾法斯频率合成器

    、高效、技术支持与服务。此外还可为有需求的长三角及周边客户提供短时间内到达现场维修技术服务。  PXI 3010艾法斯频率合成器的性能指标:  频率
    发表于 03-17 14:54

    锁相环频率合成器是什么原理?

    频率合成器的主要性能指标锁相环频率合成器原理锁相环频率合成器
    发表于 04-22 06:27

    双环锁相频率合成器

    双环锁相频率合成器
    发表于 04-21 14:38 1117次阅读
    双环锁相<b class='flag-5'>频率</b><b class='flag-5'>合成器</b>

    频率合成器,频率合成器原理及作用是什么?

    频率合成器,频率合成器原理及作用是什么? 所谓的频率合成器,就是以一个精确度、稳定度极好的石英
    发表于 03-23 11:04 1.5w次阅读

    什么是直接式频率合成器(DS)

    什么是直接式频率合成器(DS) 频率合成的历史 频率合成器被人们喻为众多电子
    发表于 03-23 11:23 1617次阅读

    间接式频率合成器(IS)的定义和原理是什么?

    间接式频率合成器(IS)的定义和原理是什么? 频率合成的历史 频率合成器被人们喻为众多电子
    发表于 03-23 11:31 2173次阅读

    单环锁相频率合成器,单环锁相频率合成器是什么意思

    单环锁相频率合成器,单环锁相频率合成器是什么意思 频率合成的历史
    发表于 03-23 11:36 897次阅读

    变模分频锁相频率合成器是什么意思

    变模分频锁相频率合成器是什么意思 频率合成的历史 频率合成器被人们喻为众多电子
    发表于 03-23 11:41 1392次阅读

    集成锁相环频率合成器,什么是集成锁相环频率合成器

    集成锁相环频率合成器,什么是集成锁相环频率合成器 频率合成的历史
    发表于 03-23 11:45 777次阅读

    pll频率合成器工作原理与pll频率合成器的原理图解释

    pll频率合成器工作原理与pll频率合成器的原理图解释 我们要搞清楚pll频率合成器工作原理与p
    的头像 发表于 02-24 18:19 8702次阅读
    pll<b class='flag-5'>频率</b><b class='flag-5'>合成器</b>工作原理与pll<b class='flag-5'>频率</b><b class='flag-5'>合成器</b>的原理图解释