0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Virtuoso Studio引领模拟设计变革

Cadence楷登 来源:Cadence楷登 2023-06-01 17:09 次阅读

从上大学开始,我就对模拟设计产生了浓厚兴趣。学模拟有什么用?现在真的还有人需要模拟吗?数字化一统江湖的今天,模拟就像是被淘汰的真空管一样,黄花迟暮。各位年轻的小伙伴对真空管应该一头雾水,问问你们的上上一辈就知道了。我在 Cadence 工作的这 30 年间,每隔四年就有人说模拟大势已去。90 年代就有人这么说,随时随地都有可能听到类似论断,甚至在 DAC 大会(Design Automation Conference)上我也听过无数次了。

但事实上呢?如今我们对模拟与定制设计的需求前所未有之高,让这一领域变得更具挑战性,并潜移默化地影响着我们每天的工作。那么,模拟的概念是否还和之前一样呢?其实某种程度上讲,模拟就像老酒一样愈加醇香,也在不断突破局限,开出新的花朵。

每当有人嘲讽的说模拟活不了多久了的时候,我都会嗤之以鼻。得益于 Cadence 全新的 Virtuoso Studio,模拟只会永远存在。为了满足现代需求,Virtuoso Studio 在三个维度不断突破:基础架构、集成和创新。沿着这三个方向,工具和设计流程被重新解读,并不断优化客户体验。让我们看几个例子,来了解具体的改进内容。

e23d289a-ffb0-11ed-90ce-dac502259ad0.png

基础架构

Infrastructure

超越摩尔定律,后摩尔时代,还是单纯的功能累加,根本无所谓,设计不断变大是个不争的事实。复杂性也只会越来越高,而不是反其道而行。这意味着模拟和定制化工具也必须进行改进,符合设计吞吐量快速增加的需求。

吞吐量的上涨可能来源于仿真任务的执行,即成百上千个任务的累加。通过 Virtuoso ADE 产品套件传输的数据总量如此庞大,就要求我们需要用更创新的方法来启动、管理和并行处理多个仿真任务。按个按钮启动 5000 个仿真任务很简单,困难的是让其有价值有意义,特别是在多个任务互为相关的情况下。

全新的 ADE Services 特性可以通过控制中心实现所有仿真任务的自动化管理,控制中心可以断开并再次连接到 UI 界面,不会再出现 ADE UI 界面卡死导致彻底丢失仿真进度的情况了。什么都逃不过这套系统,甚至于连一份缓存文件也逃不过它的眼睛。

集成

Integration

大家都很了解模拟设计吗?不,我相信还差得很远。当前模拟或定制化设计的定义也在不断踏入新的技术领域,延伸出更多的设计类型。但不管概念如何延展,你也不可能把所有内容分开设计,然后呆坐着指望它不出错。如果完成组装后发现压根不适配,那怎么办?

让我提醒你,“往好的方面想”压根不是什么策略。不要再把不同的组件分开设计了,从设计初期就统筹考虑才是王道。异构化设计就像个孩子,我们一直等他长大成人,而 Virtuoso Studio 让他真正成熟了起来。在 Cadence,我们认为设计是没有界限的。融合模拟和数字设计,融合 RF光电设计,融合 finFETs 和先进节点 PDK ,封装和电路板也是一样。大杂烩反而代表更好的融合。

随着 Virtuoso Studio、Spectre 仿真平台、Allegro PCB 工具和 Cadence AWR Microwave Office 的深度集成,您只需选择最优的工作环境,剩下的交给我们。从始至终,您将获得完整设计的持续可视化,方方面面,彻彻底底。想让自己创造的星球充满生命吗?Virtuoso Studio 拥有超过 50 家第三方集成供应商,提供全面的代工支持,更多的 Cadence 工具也将为你的设计锦上添花。

创新

Innovation

我们朝这个目标努力已久。大家可能还记得,亚微米炒的火热的那段日子值得怀念。而如今,在一些默默无闻的角落,我们已经触及到了埃米的应用。

抛掉数学不谈,Virtuoso Studio 一直在引领制程工艺技术的发展,包括对最先进的 5nm 和 2nm 的支持。很多人之前觉得,finFETs 的出现可以简化设计流程,大家似乎可以彻底摆脱电阻器晶体管了。但实际情况呢?复杂的规则让大家不堪其扰。暂且不谈设计方案中针对不同芯片的规则,找到与之匹配的版图和验证工具就是天方夜谭。

Virtuoso Stuido 现已将 Pegasus 验证工具集成至版图编辑工具,具体特性包括:

●针对每种形状和布线的签核质量 DRC 和 LVS,让一切触手可及。

●仿真精确的路径规划,支持 2nm 和 GAA 拓扑。

● 全新水平的版图自动化工具。复杂的工作交给我们,您只需专注设计本身。

Virtuoso ADE 产品套件和 Spectre 仿真平台的持续创新可以满足工艺迁移需求,助力实现设计中心化及优化,支持全新的统计学方法论,并兼容最新GPU云计算硬件

VirtuosoStudio

归根结底,大家如果像我一样对模拟有深厚的感情,我相信都会想亲自尝试下 Virtuoso Studio,甚至会无意识的爱上它。Virtuoso 与大家携手度过了 90 年代,千禧年和 10 年代。进入到第四个十年,Virtuoso Studio 会继续为您带来创新的解决方案,帮助大家设计出更好的世界,这是我们的承诺!

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 模拟设计
    +关注

    关注

    1

    文章

    54

    浏览量

    18374
  • 数字化
    +关注

    关注

    8

    文章

    7713

    浏览量

    60888

原文标题:Virtuoso Studio 引领模拟设计变革

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    Virtuoso Studio Device-Level自动布局布线解决方案

    基于 Cadence 30 年的行业知识和领先地位,全新人工智能定制设计解决方案 Virtuoso Studio 采用了多项创新功能和新的基础架构,实现无与伦比的生产力,以及超越经典设计界限的全新集成水平。在本文中,您将了解优异的模拟设
    的头像 发表于 01-09 12:22 605次阅读
    <b class='flag-5'>Virtuoso</b> <b class='flag-5'>Studio</b> Device-Level自动布局布线解决方案

    模拟设计中噪声分析的11个误区

    电子发烧友网站提供《模拟设计中噪声分析的11个误区.pdf》资料免费下载
    发表于 11-28 10:25 0次下载
    <b class='flag-5'>模拟设</b>计中噪声分析的11个误区

    鸿蒙原生应用开发-DevEco Studio远程模拟器的使用

    重新申请资源。具体步骤如下: 1.需要登录华为开发者联盟账户 2.登录过程 查看和使用模拟器资源 在Single Device中,单击设备运行按钮,启动远程模拟设备(同一时间只能启动一个设备)。 单击
    发表于 11-10 17:01

    模拟设计中噪声分析的11个误区,你知道吗?

    模拟设计中噪声分析的11个误区,你知道吗? 噪声是电路设计中不可避免的一个因素,因此,在进行模拟电路设计时,噪声分析是非常重要的。噪声分析的目的是确定电路中的各种噪声源,并计算这些噪声源对电路性能
    的头像 发表于 10-20 14:37 215次阅读

    基于virtuoso搭建反相器

    首先,在相应终端下键入virtuoso,启动后出现以下窗口。
    的头像 发表于 10-18 15:47 1027次阅读
    基于<b class='flag-5'>virtuoso</b>搭建反相器

    Cadence 数字和定制/模拟设计流程获 TSMC 最新 N2 工艺认证

    的生产力 基于 AI 驱动的 Virtuoso Studio 的定制/模拟流程支持电路优化,功能经过增强,可将设计迁移吞吐量提升 3 倍 双方的共同客户正在积极使用 N2 PDK 来开发 AI、大规模计算
    的头像 发表于 10-10 16:05 303次阅读

    Cadence 定制/模拟设计迁移流程加速 TSMC 先进制程技术的采用

    ● AI 驱动的 Cadence Virtuoso Studio 助力 IC 设计在 TSMC 的制程技术之间实现迁移时自动优化电路 ●  新的生成式设计技术可将设计迁移时间缩短
    的头像 发表于 09-27 10:10 350次阅读

    Cadence Virtuoso版图设计工具之Virtuoso CIW界面介绍

    Cadence Virtuoso定制设计平台的一套全面的集成电流(IC)设计系统,能够在多个工艺节点上加速定制IC的精确芯片设计,其定制设计平台为模拟、射频及混合信号IC提供了极其方便、快捷而精确的设计方式。
    的头像 发表于 09-11 15:14 3993次阅读
    Cadence <b class='flag-5'>Virtuoso</b>版图设计工具之<b class='flag-5'>Virtuoso</b> CIW界面介绍

    Virtuoso Studio 大神集结!寻找对平台了如指掌的你(第四期)

    关于 Virtuoso Studio  人们对智能化极致的需求让芯片设计面临着巨大压力,一方面是复杂的芯片设计流程,另一方面是产品快速迭代下紧迫的上市时间。为了解决这些问题,Cadence 日前推出
    的头像 发表于 09-01 12:20 481次阅读
    <b class='flag-5'>Virtuoso</b> <b class='flag-5'>Studio</b> 大神集结!寻找对平台了如指掌的你(第四期)

    模拟设计中噪声分析的误区

    噪声是模拟电路设计的一个核心问题,它会直接影响能从测量中提取的信息量,以及获得所需信息的经济成本。遗憾的是,关于噪声有许多混淆和误导信息,可能导致性能不佳、高成本的过度设计或资源使用效率低下。今天我们就聊聊关于模拟设计中噪声分析的11个由来已久的误区。
    的头像 发表于 08-30 10:33 301次阅读
    <b class='flag-5'>模拟设</b>计中噪声分析的误区

    Virtuoso Studio 大神集结!寻找对平台了如指掌的你(第三期)

    关于 Virtuoso Studio  人们对智能化极致的需求让芯片设计面临着巨大压力,一方面是复杂的芯片设计流程,另一方面是产品快速迭代下紧迫的上市时间。为了解决这些问题,Cadence 日前推出
    的头像 发表于 07-11 12:15 257次阅读
    <b class='flag-5'>Virtuoso</b> <b class='flag-5'>Studio</b> 大神集结!寻找对平台了如指掌的你(第三期)

    Cadence 数字和定制/模拟设计流程获得 Samsung Foundry SF2 和 SF3 工艺技术认证

    已经过 SF2 和 SF3 流程认证 ●  Cadence 数字全流程针对先进节点实现了最佳 PPA 结果 ● Cadence 定制/模拟工具,包括基于 AI 的 Virtuoso Studio
    的头像 发表于 07-05 10:10 355次阅读

    Cadence Virtuoso Studio流程获得Samsung Foundry认证,支持先进工艺技术的模拟IP自动迁移

    内容提要 1 轻松实现节点到节点的设计和 layout 迁移 2 将定制/模拟设计迁移速度提升 2 倍 3 Cadence Virtuoso Studio 针对所有 Samsung Foundry
    的头像 发表于 07-04 10:10 508次阅读

    Cadence基于AI的Cadence Virtuoso Studio设计工具获得认证

    ● Samsung Foundry 有众多 PDK 系列,可搭配 Virtuoso Studio 用于简化模拟、定制和射频设计,最高支持 SF 2nm 技术 ● Virtuoso
    的头像 发表于 06-30 10:08 778次阅读

    快来测测你对 Virtuoso Studio 了解多少?(第二期)

    关于 Virtuoso Studio  人们对智能化极致的需求让芯片设计面临着巨大压力,一方面是复杂的芯片设计流程,另一方面是产品快速迭代下紧迫的上市时间。为了解决这些问题,Cadence 日前推出
    的头像 发表于 06-13 12:15 621次阅读
    快来测测你对 <b class='flag-5'>Virtuoso</b> <b class='flag-5'>Studio</b> 了解多少?(第二期)